ImageVerifierCode 换一换
格式:DOCX , 页数:10 ,大小:135.16KB ,
资源ID:9626682      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/9626682.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(哈工大数电期末试题+答案.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

哈工大数电期末试题+答案.docx

1、哈工大数电期末试题+答案得分一、选择与填空(共9分)1函数表达式Y=,则其对偶式为(不必化简):Y = 。2图1-2为CMOS工艺数字逻辑电路,写出F的表达式:F= 。 图1-2 图1-33图1-3为 (逐次逼近型、双积分型、流水线型)A/D转换器的转换示意图,转换结果为 。4对于一个8位D/A转换器,若最小输出电压增量为0.01V,当输入代码为01001101时,输出电压uo= V,分辨率= 。5已知时钟脉冲频率为fcp,欲得到频率为0.25fcp的矩形波,哪种电路一定无法实现该功能( )A四进制计数器; B四位二进制计数器;C单稳态触发器; D施密特触发器。6用555定时器构成的单稳态触发

2、器,在3管脚OUT端获得稳态输出时,电路内部与7管脚连接的放电管VT工作在 区。A放大; B饱和; C截止7某EPROM有8条数据线,10条地址线,其存储容量为 字节。得分二、简答题。1电路如图2-1所示。,R取值合适,写出F的表达式(不必化简)。图2-12卡诺图化简:,()3在图2-3中,用一片74LS160和一片74LS161,配合必要的逻辑门电路,构成128进制计数器。要求:使用置数方式,且74LS160为低位芯片,74LS161为高位芯片。图2-3得分三、(10分)一个保险箱有3个按键,当3个键都不按下时,保险箱关闭,不报警;当只有一个按键按下时,保险箱仍关闭,但报警;当有2个按键按下

3、时,保险箱打开,不报警;当三个按键同时按下时,保险箱打开,但要报警。试设计此逻辑电路。要求:输入变量为A、B、C,按键按下取值为“1”,否则取值为“0”。输出变量分别为保险箱开锁信号X和报警信号Y,保险箱打开时X=1,关闭时X=0;报警时Y=1,不报警时Y=0。1列写真值表,并用输入变量A, B, C最小项和的形式分别表示输出X和Y;2在图3(a)中,用最小项译码器74LS138和与门实现该逻辑电路;3在图3(b)中,用双4选1数据选择器74LS153和非门实现该逻辑电路(要求变量A, B接入选择变量输入端)。 图3(a) 图3(b)得分四、(7分)电路如图4所示,设电路均为TTL工艺,74L

4、S85为四位数码比较器。其中A4和B4为高位;当A4A3A2A1=B4B3B2B1时,YA=B=1,否则YA=B=0。 1说明虚线框中电路作为独立电路模块时的功能;2若希望以Q4Q3Q2Q1作为输出,电路构成七进制计数器,则I4 I3 I2 I1应取多少?并画出完整的状态转换图,判断电路能否自启动。图4得分五、由中规模16进制加法计数器74LS163和2/8分频异步计数器74LS93构成的电路如图5所示。(11分)1给出虚线框内电路中74LS163的输出Qd Qc Qb Qa的完整状态转换表和完整状态转换图,并说明构成几进制计数器;2用D触发器和必要的门电路实现虚框内的电路功能,给出驱动方程即

5、可,不必画出电路图;3若图中时钟CP的频率为1792Hz,计算74LS163的输出Qd的频率和占空比;4分别计算图中74LS93的输出和的频率。图5得分六、(12分)由2/5分频异步计数器74LS90和存储器构成的电路如图6(a)所示。1画出QDQCQBQA的状态转换图(画出技术循环内的状态即可);2设初始时刻QDQCQB,QA=0 0 0 0 ,给定时钟CP,D3、D2、D1、D0的波形如图6(b)所示。请用A3、A2、A1、A0的与或标准型分别表示D3、D2、D1、D0(按A3A2A1A0的顺序确定最小项编号),并在图6(a)中画出ROM阵列中的存储内容。3图6(a)中检测电路的输入如图6

6、(b)所示,D3与D2,D1与D0分别为两组方波信号,试设计该检测电路,要求当X接D0、Y接D1时,Z稳定后输出为1;当X接D2,Y接D3时,Z稳定后输出为0。图6(a)图6(b)得分七、(6分)1下列Verilog语言描述的逻辑电路图程序缺少三条语句,请根据图7-1所示的电路图将程序补充完整。(3分)module circuit1(clk, Dsr, Q, Qsr);input clk, Dsr;output Qsr;output4:1 Q;reg 4:1 Q;reg Qsr;always (posedge clk)begin 图7-1 endendmodule 2根据下面的Verilog语言描述的电路功能,在图7-2中画出Q的波形(设起始时刻Q为高电平)。(3分) module circuit2(Q, clk, rst);input rst, clk;output Q;reg Q;always (negdge clk)begin if(rst)Q=0;else Q=Q;endendmodule图7-2得分八、(6分) 图8所示是一个时钟发生电路。设触发器的初始状态Q=0。1分析该电路中虚线框内为何种电路,并指出二极管D1和D2的作用;2画出图中u1、u2及u3的波形;3计算u1、u2及u3的时钟频率。图8

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1