ImageVerifierCode 换一换
格式:DOCX , 页数:15 ,大小:124.36KB ,
资源ID:8953288      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/8953288.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(电工电子综合实验报告.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

电工电子综合实验报告.docx

1、电工电子综合实验报告电工电子综合实验II实验报告 题目:电子计时器电路设计专业:自动化一、 实验名称电子计时器电路设计二、 实验目的(1)掌握常见集成电路工作原理和使用方法。(2)学会单元电路的设计和单元电路之间组合的方法。三、实验内容及要求内容:1、设计安装调试秒脉冲发生器电路(f1=1hz,f2=2hz,f3=500hz,f4=1khz)。2、设计安装调试四位BCD码译码显示电路。3、设计安装调试一小时六十进制计数器(05959)整点计数电路。4、设计安装调试任意状态清零和快速校分电路(防抖动)。5、设计安装调试整点报时电路5953、5955、5957低声报时,5959高声报时。6、联接试

2、验15设计电路试验实现一小时电子计时器电路。要求:1、 设计正确、布局合理、排线整齐、功能齐全。四:电路设计框图数字计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,其中控制电路可以分为校分电路、清零电路和报时电路。其具体的原理框图如下:译码显示电路脉冲发生电路报时电路 计时电路 清零电路 校分电路 五:各部分原理图1、 脉冲发生电路给计数器提供计数脉冲。需要产生1Hz的脉冲信号提供给数字计时器单元。这里采用NE555集成电路和分频器CD4040构成:NE555芯片产生振荡,所产生的振荡频率通过CD4040进行分频可得到的1Hz的信号源。脉冲发生电路2、 数字计时器:计时

3、器是本设计的基础电路,由分十位计数器、分个位计时器、秒十位计数器、秒个位计数器构成。因为CD4518BCD码计数器是模为10的计数器所以分个位计数器和秒个位计数器直接用CD4518BCD码计数器实现十进制计数功能;而分和秒的十位计数器为六进制计数器,可将CD4518BCD和74LS00做成一个从00000101的模六计数器。实现模6的计数器采用同步清零方法即当计数到第6个脉冲(Q0Q1 Q2 Q3 = 0101),下个脉冲来就马上进行清零,电路图如下:接D触发器 Q校分电路总信号数字计时电路3、译码显示器:根据CD4511的逻辑功能表可知,当 输入为1而输入为0时其7个输出端分别输出一定的信号

4、。只需将这些信号接入八段数码管相对应的引脚即可使其显示我们所需要的数字。所以可得如下电路:译码显示电路4、报时器:用需要报时的时刻所对应的计数器的输出作为触发信号来驱 动蜂鸣器报时,因为需要在59分53秒、59分55秒、59分57秒各报出一个低音,在59分59秒报出一个高音。具体设计过程如下:将各时刻各位对应的二进制码作如下图的比较:时刻分十位Y8Y7Y6Y5分个位Y4Y3Y2Y1秒十位Q8Q7Q6Q5秒个位Q4Q3Q2Q1音高频率59530101100101010011低500 Hz59550101100101010101低500 Hz59570101100101010111低500 Hz5

5、9590101100101011001高1kHz电路以1为高电平,0为低电平。要使蜂鸣器发出声音要给它送入一个高电平,应此:1. 由上表可以看出分十位,分个位,秒十位均相同,必须将各部分1信号相与,因此Y7Y5Y4Y1 Q7Q5相与。2. 将秒个位的3(0011)、5(0101)、7(0111)取或,通过卡诺图的化简可得应该从秒个位取Q1(Q2+ Q3)。3. 将2中所得结果和1中所得结果相与,所得的结果再和500Hz的信号(f3) 相与就可得到在59分53秒、59分53秒、59分57秒报出低音的驱动信号Y7Y5Y4Y1 Q7Q5Q1(Q2+ Q3)f3。4. 秒个位的9(1001)由卡诺图化

6、简为Q1Q4,与1中结果相与,再与1KHz的信号(f4)相与就得到在59分59秒报出高音的驱动信号Y7Y5Y4Y1 Q7Q5 Q1Q4f4。5将3和4中得到的信号取或,就可以得到最终的报时驱动信号设蜂鸣器的输入信号为M则有如下关系:M= Y7Y5Y4Y1 Q7Q5Q1 从逻辑表的是可见是一些与非门的组成所以可采用芯片 74LS00, 74LS20, 74LS21来实现。其报时器电路如图:整点报时电路5:校分电路校分电路要实现的功能:电路中存在一个开关,当开关打到“正常”档时,计数器正常计数;当开关打到“校分”档时,分计数器进行快速校分(即分计数器可以不受秒计数器的进位信号控制,而选通一个频率较

7、快的校分信号进行校分),而秒计数器保持。在任何时候,拨动校分开关,可以进行快速校分。即令计时器分为快速计数,而秒位保持。由于D触发器的输出端只在时钟的上升沿变化,而其他时刻保持上一次的电平,故可以用其构成防颤抖电路,在校分电路中有其应用。在电路中添加一个D触发器效果会比较好。 在这里我们采用74LS74 D触发器,它包括了两个触发器,校分电路中用到一个,而清零电路中也可用到一个,可以很好的防抖动。以下是它的原理图:校分电路6:清零电路清零电路为了考虑到防抖动,因此在这里也采用触发器来实现。因为前面74LS74还有一端没有用着,正好可以利用剩余的部分接到开关上来实现同步清零。正常状态下,开关打在

8、高电平,电路正常工作。当需要清零时,打到低电平位置,Q端输出低电平,根据前面计时电路的电路图,可以分析出秒和分的十位得以清零。输出高电平,直接输出到4518的Cr端。根据CD4518的功能表当Cr端为高电平时,进行清零。所以秒和分的个位得以清零。电路图如下:清零电路整体实验电路图如下: 六、实验所用元器件及清单1、清单:集成电路NE5551片CD40401片CD45182片CD45114片74LS741片74LS003片 74LS201片74LS212片电阻30028只1k1片3 k1片电容0.047f1片LED共阴双字屏2块2.1 NE555集成电路:NE555是一种很常用的集成电路,用途十

9、分广泛。在本电路中,构成计时器的发生器(信号源)。NE555功能表:(引脚4 )Vi1(引脚6)Vi2(引脚2)VO(引脚3)00101禁止111保持2.2 CD4040集成电路:CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频率的2-12-12,在电路中利用其与NE555组合构成脉冲发生电路,其引脚图如图2所示。图2 CD4040引脚图其中VDD为电源输入端,VSS为接地端,CP端为输入端,CR为清零端,Q1Q12为输出端,其输出信号频率分别为输入信号频率的2-12-12。2.3 CD4518集成电路CD4518时一种常

10、用的8421BCD码加法计数器。每一片CD4518集成电路中集成了两个相互独立的计数器,其引脚图如图3。图3 CD4518引脚图CD4518逻辑功能表:输入输出CRCPENQ3Q2Q1Q0清零10000计数01BCD码加法计数保持00保持计数00BCD码加法计数保持01保持2.4 CD4511集成电路:CD4511是一种8421BCD码向八段数码管各引脚码的转换器。当在其四个输入端输入8421BCD码时,其7个输出端可直接输出供7段数码管使用的信号。其引脚图如图4所示。图4 CD4511引脚图2.5 74LS74集成电路: 74LS74集成电路是一种D触发器。其引脚图如图5所示:图5 74LS

11、74引脚图74LS74功能表:输入输出CPD清零0101置“1”1010送“0”11001送“1”11110保持011保持不允许00不确定2.6 74LS00集成电路:74LS00是一种十分常见的集成电路,其中集成了4个与非门。其引脚图如下:图6 74LS00引脚图2.7 74LS20集成电路:74LS20是一种与非门集成电路,与74LS00不同的是它的每个与非门有4个输入端。其引脚图如下:图7 74LS20引脚图2.8 74LS21集成电路:这是一种常见的集成电路,芯片集成两个与门,每个与门有4个输入端,其引脚图如下:图8 74LS21引脚图2.9 电阻,电容:本实验使用的是色环电阻:300,1k和3k ;0.047f 的电容。七、实验总结与心得在进行本次实验之前,我根据您提供的元器件,查阅相关资料,了解了各元器件的功能表及引脚布局。在multisim软件上进行了连线并进行了仿真测试,经过多次调试修改后,得到了预期的结果。正是有了仿真测试,使得我在实际连线的时候心里更加有底。也就很快的在第一天下午的时候就将实际电路连接好并调试成功。但是我也不是一次性就成功地,这次试验让我明白了,在做实验时一定要专心谨慎和有耐心。才能得到预期的实验结果,因为一旦因为粗心大意导致的错误在有大量元器件的电路中是很难发现的,无论是做实验还是学习或者工作我们都应该养成认真仔细的好习惯。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1