ImageVerifierCode 换一换
格式:DOCX , 页数:21 ,大小:262.83KB ,
资源ID:749493      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/749493.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数电选择题讲解.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数电选择题讲解.docx

1、数电选择题讲解1、 , ,它们的逻辑关系是( A )。A. B. C. D.和互为对偶式2、由集电极开路门构成的逻辑电路如图所示,则它所完成的逻辑功能是F( C )。A、AB B、 C、 D、3、74LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出 =B。 .00010000, B. 1110111 C. 111101114、引起组合逻辑电路中竟争与冒险的原因是( D )A、逻辑关系错; B、 干扰信号; C、电路延时; D、电源不稳定。5、时序逻辑电路中一定包含 A 。A. 触发器 B. 组合逻辑电路C. 移位寄存器 D. 译码器6、如图时序电路的初始状

2、态为,经过2个时钟脉冲作用后其状态为。BA、 B、C、 D、 7、如果一个半导体储存器中有m位地址线,则应有( )个储存单元,若输出位数为n位,则其存储容量为( )位。( D )A:m、mn B:2m、2n C:2m、2n D:2m、 2mn8、下列哪种电路没有稳态(A ) A 多谐振荡器 B 单稳态触发器 C 基本RS触发器9施密特触发器常用于对脉冲波形的(C )。 A延时和定时 B. 计数与寄存 C整形与变换 10、某计数器由四个触发器组成,触发器时钟脉冲及输出端、的波形如图所示,高位到低位依次是到,则该计数器是(C )计数器。A 十二进制加法 B 十二进制减法 C 十进制加法 D 十一进

3、制加法1、A 2、C 3、B 4、C 5、A 6、B 7、D 8、A 9、C 10、C1、在何种情况下,“或非”运算的结果是逻辑“0”。( D ) A全部输入为“0” B全部输入为“1” C. 任一输入为“0”,其他输入为“1” D. 任一输入为“1”2、在下列逻辑电路中,不是组合逻辑电路的是( D )。A. 译码器 B. 编码器 C. 全加器 D.寄存器3、逻辑数F=A+B,当变量的取值为( C )时,将出现冒险现象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=04、时序逻辑电路中一定是含( A )A. 触发器 B. 组合逻辑电路 C. 移位寄存器 D. 译码

4、器5、83线优先编码器(74LS148)中,8条输入线同时有效时,优先级最高为I7线,则 输出线的状态是( A ) A. 000 B. 010 C. 101 D. 1116、下列触发器中没有约束条件的是_D_ _。 基本触发器 主从触发器 钟控触发器 边沿触发器7、在CP作用下,欲使T触发器具有Qn+1=的功能,其T端应接(A ) A、1 B、 0 C、 D、 8、由集电极开路门构成的逻辑电路如图所示,则它所完成的逻辑功能是F( C )。A .AB B. C. D. 9、用n个触发器构成计数器,可得到最大计数长度是( C )。 A. n B. 2n C . 2n D. 2n-110、如果触发器

5、的次态仅取决于CP( A )时输入信号的状态,就可以克服空翻。A. 上升(下降)沿 B. 高电平 C. 低电平 D. 无法确定1、D 2、D 3、C 4、A 5、A 6、D 7、A 8、C 9、C 10、A1、,, 它们的逻辑关系是( A )。A. B. C. D.和互为对偶式2、由集电极开路门构成的逻辑电路如右图所示,则它所完成的逻辑功能是F( A)。A、AB B、 C、 D、3、可以代换下图所示组合电路的一个门电路是B。A. 与非门 B. 或非门 C. 与或非门 D. 异或门4、设所给电路均为TTL电路,能实现逻辑功能的电路是( D )。、 A B C D 5、74LS138是3线-8线译

6、码器,译码输出为低电平有效,若输入A2A1A0=100时,输出 =B。 .00010000, B. 11101111 C. 11110111 D.100000006、引起组合逻辑电路中竟争与冒险的原因是( D )A、逻辑关系错; B、 干扰信号; C、电路延时; D、电源不稳定。7、时序逻辑电路中一定包含 A 。A. 触发器 B. 组合逻辑电路 C. 移位寄存器 D. 译码器8、在CP作用下,欲使T触发器具有=的功能,其T端应接( A ) A、1 B、 0 C、 D、 9、如图时序电路的初始状态为,经过两个时钟脉冲作用后其状态为( B )。A、 B、C、 D、 10、在同步计数器中,各触发器状

7、态改变时刻( A )。A、相同 B、不相同 C、与触发器有关 D、与电平相同11、下列哪种电路没有稳态( C ) A. 基本RS触发器 B.单稳态触发器 C .多谐振荡器 D.施密特触发器12、某计数器由四个触发器组成,触发器时钟脉冲及输出端、的波形如图所示,高位到低位依次是到,则该计数器是( C )计数器。A 、十二进制加法 B、 十二进制减法 C、 十进制加法D 、十一进制加法13、一个振荡器电路中晶振元件的标称频率是6MHz,电容为30PF,则该电路输出信号的频率是( A )A、6 MHZ B、2MHZ C、3MHZ D、12MHZ 14、用n个触发器构成计数器,可得到最大计数长度是(

8、C )。 A. n B. 2n C . 2n D. 2n-115、将一个最大幅值为5V的模拟信号转换为数字信号,要使模拟信号每变化10mV,数字信号的最低发生变化应选用( D )位的A/D转换器。A、6 B、7 C、8 D、9123456789101112131415AABDBCAABACCACD1、555定时器输出状态的改变有 A 现象,回差电压为 。A.滞回, B.滞回, C.落差, D. 落差, 2、电路为CMOS门电路,要想使,选择正确答案。 B A. 正确,错误,错误,错误 B. 错误,错误, 错误,错误C. 正确,正确,正确,错误 D. 正确,正确, 错误,错误3、 八选一数据选择

9、器组成电路如下图所示,该电路实现的逻辑函数是Y= D 。A. B. C. D. 4、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y= C 。A、AB B、 C、 D、A+B 5、七段显示译码器是指 B 的电路。A. 将二进制代码转换成09数字 B. 将BCD码转换成七段显示字形信号 C. 将09数字转换成BCD码 D. 将七段显示字形信号转换成BCD码6、同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者 B 。 A.没有触发器 B. 没有统一的时钟脉冲控制 C.没有稳定状态 D. 输出只与内部状态有关C7、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用_B_。AD触发器

10、 B.多谐振荡器 C.单稳态触发器 D.施密特触发器8、一个T触发器,在T=1时,加上时钟脉冲,则触发器 D 。A、保持原态 B、置0 C、置1 D、翻转9、组合逻辑电路通常由 A 组合而成。A. 门电路 B. 触发器 C. 计数器 D. 寄存器10、指出下列各式中哪个是四变量、的最小项 C A、ABC;B、A+B+C+D;C、ABCD;D、A+B+D 11、最小项的逻辑相邻最小项是 A 。A. B. C. D. 12、在移位寄存器中采用并行输出比串行输出 A 。A、快 B、慢 C、一样快 D、不确定13、下图中,满足Q =Q 的触发器是_D_。14、十六路数据选择器,其地址输入端有 C 个。

11、A. 16 B. 2 C. 4 D. 815、用8421码表示的十进制数65,可以写成 C 。A65 B. 1000001BCD C. 01100101BCD D. 100000121、A 2、B 3、D 4、C 5、B6、B 7、B 8、D 9、A 10、C11、A 12、A 13、D 14、C 15、C1、函数F=AB与G=+AB()互为对偶式互为反函数相等以上答案都不对2、函数F=AB+C+C+D+的最简与或式为()10ABAB+3、下列电路中,不属于时序电路的是()1 移位寄存器触发器一位全加器十进制计数器4、一个二十进制译码器,规定输出为低电平有效,当输入代码DCBA=1001时其输

12、出Y0Y1Y2Y3Y4Y5Y6Y7Y8Y9()1 1111111110 00000000012 0000001001 11111101105、下列电路中,只有()不能实现Qn+1= 1 CP CP 1 CP CP 6、用555定时器构成的施密特触发器,若电压控制端不外接固定电压,则其上限阈值电压与下限阈值电压为( )1 VT+=VCC,VT-=VCC VT+=VCC,VT-=VCCVT+=VCC,VT-=VCC VT+=VCC,VT-=VCC7、如果一个二进制编码器有6位输出代码,则该编码器最多可以对()个输入信号进行编码。81632648、在10位D/A转换器中,其分辨率是() 9、下列电路

13、中,对应于F=的逻辑电路为() A F F A F A F A F B B B B 10K (TTL) 1M (CMOS) 10、一个移位寄存器初态为0000,若输入始终为1,则经过4个移位脉冲后其状态为()1 00010111111011111、 2、; 3、; 4、; 5、; 6、; 7、 ; 8、; 9、; 10、; 1、555定时器输出状态的改变有 现象,回差电压为 。A.滞回, B.滞回, C.落差, D. 落差, 2、电路为CMOS门电路,要想使,选择正确答案。 A. 正确,错误,错误,错误 B. 错误,错误, 错误,错误C. 正确,正确,正确,错误 D. 正确,正确, 错误,错误3、 八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y= 。A. B. C. D. 4、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y= 。A. AB B. C. D. A+B 5、七段显示译码器是指 的电路。A. 将二进制代码转换成09数字 B. 将BCD码转换成七段显示字形信号 C. 将09数字转换成BCD码 D. 将七段显示字形信号转换成BCD码6、同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者 。 A.没有触发器 B. 没有统一的时钟脉冲控制 C.没有稳定状态 D.

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1