1、工艺及版图设计课程设计华侨大学电子工程系集成电路工艺及版图设计课程设计报告设计课题:姓 名:Ma Jialu 马佳路专 业: 10集成 学 号: 1015251022日 期 2012 年12月 29 日2012 年12月30日 指导教师:黄伟伟华侨大学厦门专用集成电路与系统重点实验室-2012-目 录1设计的任务与要求12.电路原理图与模块划分13.模块电路版图设计53.1 模块1电路原理图63.2 使用棍棒图对模块1电路进行预布图63.3模块1实际版图63.4模块2电路原理图63.5 使用棍棒图对模块2电路进行预布图63.6模块2实际版图63.7模块3电路原理图63.8 使用棍棒图对模块3电
2、路进行预布图63.9模块3实际版图64.整体电路版图及验证104.1整体电路版图布局方案64.2整体电路版图布局64.3 DRC验证结果64.4 LVS验证结果65.经验体会15一设计任务与要求:设计任务:本实验的任务为设计一个电压源电路的版图设计要求:1.分层次划分电路图2.使用棍棒图进行版图预布图设计3.基于CSMC 0.5um DPTM工艺完成模块电路版图设计4.基于CSMC 0.5um DPTM工艺完成整体电路版图设计并完成DRC/LVS验证二电路原理图与电路模块划分:整体电路图如下图所示:由一个OSCRING电路与CHOPOP电路,开关电路电阻阵列和BJT阵列五个模块构成。本电路主要
3、需要完成下列4部分版图设计1 CHOPOP版图2 OSCRING版图3 19:19:2的比例电阻阵列4 10:1的比例BJT三模块电路版图设计:3.1 CHOPOP电路原理图组成说明Dummy备注1开关电路4个NMOS否低度匹配2电流镜1:2:2 PMOS偏置电流镜否低度匹配3输入对管3:3 PMOS输入对管否共质心匹配4输入对管2:2 NMOS输入对管否共质心匹配5电阻rhr1k否6电容面积7其他3.2CHOPOP的棍棒图预布图3:3 PMOS输入对管1:2:2 PMOS偏置电流镜3:3输入对管2:2输入对管3.3 CHOPOP电路的实际版图版图面积约80um X 70um 3.4 OSCR
4、ING电路原理图:组成说明Dummy备注1开关电路4个NMOS否低度匹配2电流镜1:2:2 PMOS偏置电流镜否低度匹配3输入对管3:3 PMOS输入对管否共质心匹配4输入对管2:2 NMOS输入对管否共质心匹配5电阻rhr1k否6电容面积7其他3.5OSCRING电路的实际版图3.6 电阻阵列电路图修改后的电阻阵列电路图:电路修改:将原有19:19:2电阻改为38:38:(1/2)X4的比例电阻列,外加Dummy电阻电阻材料:1K的非掺杂非硅化的高阻Poly电阻3.7 电阻阵列棍棒图预布图3.8 电阻阵列实际版图版图面积:330um X 18um3.9BJT电路图3.10 BJT模块棍棒图预
5、布图3.11 BJT模块实际电路图版图面积:80um X 130um 四整体电路版图设计及验证:4.1 整体版图布局方案(大致画出模块之间走线图,注意金属1和金属2区分开用不同颜色或形状的线区分)4.2 整体版图结构版图面积约:460um X 120um4.2 DRCDRC.Result说明:DRC所示两个错误为金属覆盖率错误DRC Summary报告4.3 LVSLVS ReportLVS端口/连线/器件数量报告(原始报告)LVS端口/连线/器件数量报告(最终报告)五课程设计体会总结:记得老师曾说版图是一门艺术,刚开始还不太理解,经过一个学期近十个练习和最后的课程设计之后,终于体会到了此门艺术的博大精深。在这里你必须通盘考虑事情,不管是布局,匹配,走线,还是最终的面积和性能,虽然可以选择性的顾此失彼,但要布出高性能的版图还是很不容易的当然要想真正把版图学好,仅仅经过一个学期的学习是远远不够的,此门课程也应该和数字集成电路技术和将要学习的模拟集成电路技术一起,成为本专业的专业基础课,进而成为本专业学生的基本的专业素养。
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1