ImageVerifierCode 换一换
格式:DOCX , 页数:7 ,大小:147.86KB ,
资源ID:6600756      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6600756.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电子实习报告.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字电子实习报告.docx

1、数字电子实习报告数字电子实习报告 实习项目 智力抢答器的设计 所属课程 数字系统设计 指导老师 实习日期 2011年7月42011年7月8 班 级 自动化09-1 学 号 姓 名 一、设计内容及要求 简要说明在进行智力竞赛抢答时,需要将参赛选手分成若干组进行抢答。抢答时需要一个抢答器,用来判断第一个抢答,确定是否在规定时间内回答问题,以及犯规时发出报警信号。设计的关键是准确地判断第一抢答信号和锁存。在得到第一抢答信号后应立即进行电路封存,使其他组抢答无效。设计任务与要求 1、设计一个可以同时容纳4组参赛的智力抢答器。每组设有一个抢答开关,供抢答者使用。设计要求如下:2、可同时供四组抢答,并用一

2、位LED显示组号。 3、各组的抢答信号应能自锁和互锁。4、设有抢答开始开关,当有主持人复位后抢答才是有效的,否则视为犯规,此时声响报警,并能用一位LED显示犯规组号。5、抢答时限30s,到时不能再抢答;回答问题限时30s,从抢答有效开始计时,时间到有声响报警,报警时间5s。抢答时限和答题限时设有数显倒计时显示。6、设有犯规电路,对提前抢答和超时抢答进行声光报警,并显示组别。二、抢答器设计方案1、设计方案抢答器具有锁存、定时、显示和报警功能。即当主持人宣布抢答开始并按下开始按钮后倒计时30秒,若有选手按动抢答按钮,锁存器锁存相应的选手编码,并进行互锁及自锁功能,同时用LED数码管把选手的编码以及

3、开始抢答时间的倒计时剩余时间显示出来。若选手提前抢答或者超时抢答时在相应的数码管上显示组号以及用扬声器报警来提示主持人及选手有人犯规。2、系统框图 当主持人宣布开始,定时电路开始秒脉冲电路的作用而进行30s倒记时,并通过译码器在显示器中显示。如果30s倒计时期间,没有选手进行抢答,计时结束后,由扬声器报警5s后结束。在30s倒计时期间,当选手首先按抢答键时,可通过触发锁存电路被触发并锁存,在输出端产生相应的开关电平信息,同时为防止其它开关随后触发而产生紊乱,最先产生的输出电平变化又反过来将触发电路锁定,然后在译码器中译码,将触发器输出的数据转换为数码管需要的逻辑状态。最后在显示电路中显示出所按

4、键选手的号码。抢答键按下时,计数器自动置数30s开始答题倒计时。如果在答题30s以内没有回答完问题,视为犯规,30s结束时,由扬声器报警5s,并由一位数码管显示答题超时组号。若在主持人按下复位键之前按抢答键视为超前抢答犯规,由数码管显示犯规组号,并且扬声器报警5s。框图如下:四、单元电路设计1、抢答电路该电路完成两个功能:一是分辨出选手按键的先后,并锁定74175优先抢答者的编号,同时用LED灯显示选手编号;二是要使其他选手随后的按键操作无效。工作原理为:当主持人zhuchiren宣布开始抢答并按下复位键时且没有选手抢答时,74175锁存器的清零端为高电平,时钟端信号为输出信号或非之后和时钟脉

5、冲相与后的信号。此时输出端全为0,或非之后为1,所以时钟端为脉冲信号,锁存器正常工作。当有其中一位选手按下抢答键后,输出有一个高电平,或非之后为0,0与cl为0,所以clk为低电平,输出被锁存,并通过74148芯片8线3线编码器输出正抢答成功选手的组别并在数码管上持久显示。2、提前抢答报警电路工作原理:此时,主持人没按复位键zhuchiren,zhuchiren为低电平,经一个反相器接到74175锁存器,输出为0,clk端只有cl脉冲保持有效,此时锁存器正常工作。若有人提前抢答,锁存器输出有一个高电平,经或非后为0,clk端为低电平,输出保持,抢答选手被锁存住,送至74148译码器译码,输出端

6、接数码显示,这样,就把提前抢答犯规的选手号码用数码管显示出来。并且对于提前抢答电路,74175输出信号接扬声器,若有高电平,扬声器会自动报警,予以提示。3、超时答题组号显示电路工作原理:主持人按下zhuchiren复位键时,74175锁存器正常工作,当有一名选手抢答时,抢答组号被锁存住,并送至74148准备译码。此时计时器计时,timeout为高电平,74148译码器使能为高电平,不进行译码。当三十秒倒计时结束时,timeout为0,此时74148工作,将锁存器传送来的抢答成功信号译出来,并从数码管显示,并且接至扬声器,由5s倒计时电路控制扬声器进行5s报警。4、定时电路定时电路分为两部分一是

7、30秒倒计时,二是5秒报警30秒倒计时原理:节目主持人通过按复位键来进行抢答倒计时,定时30秒。74192为可预置的十进制同步加/减计数器,双时钟,异步清零,异步预置数,同步计时。左片为高位,预置为3,右片为低位,预置为0,脉冲为1HZ。因为要倒计时,UP接高电平,低位DN接1HZ脉冲,高位DN接低位的BON,实现借位。用抢答信号和复位控制信号经过一个异或门控制置位端。实现:有人超前抢答时不计时,复位键按下时,开始三十秒倒计时,当有人成功抢答时,计数器自动置位,重新开从三十秒进行答题倒计时。5秒报警原理:输入端预置为5,脉冲为1HZ,实现5s计时,控制扬声器响5s报警。UP端接高电平,DN接1

8、HZ脉冲和借位端相与的信号。当30s倒计时结束时,timeout为低电平,BON为1,脉冲有效,计数器开始计数,此时输出不全为0接至扬声器,产生报警。当计时结束时,BON端产生借位,变为低电平,DN端脉冲输入无效,输出为0,扬声器报警停止。5、报警电路 工作原理:此电路接至扬声器,若有选手在主持人按下复位键之前抢答,或者30s倒计时结束,都会产生有效脉冲使扬声器报警;另外,30s结束时,自动启动5s倒计时,使扬声器报警5s。6、显示电路工作原理:对应试验箱上的六位数码管,此显示驱动支持六位段码信息输入,并且对应试验箱上的动态扫描形式控制。时钟输入端控制片选扫描频率,设置为1KHZ足够稳定显示六

9、位数字。D0、D1两位输入回答倒计时,D3显示提前抢答组号,D4显示答题超时组号。D5是抢答成功的组号。五、设计仿真软件介绍Max+plus是Altera公司提供的第三代PLD开发系统。Altera是世界上最大的可编程序逻辑器件的供应商之一。Max+plus界面友好,使用便捷,在Max+plus上可以完成设计输入,元件适配,时序仿真,编程下载整个流程。主要特点介绍如下:1)开放的界面Max+plus支持与Cadence,Exemplarlogic,Mentor Graphics,Synplicty,Viewlogic和其他公司所提供的EDA工具接口。2)与结构无关使用者无需精通器件内部的复杂结

10、构,只需用自己熟悉的设计输入工具,如原理图或硬件描述语言进行设计。Max+plus将这些设计转换为目标结构所要求的格式,设计处理一般在数分钟内完成。3)完全集成化Max+plus的设计输入,处理与校验功能全部集成在统一的开发环境下,这样可以加快动态调试,缩短开发周期。4)丰富的设计库Max+plus提供包括74系列的全部器件和多种特殊的逻辑功能以及新型的参数化的兆功能模块库。可以大大减少设计工作量。5)模块化工具6)硬件描述语言六、心得体会 转眼间一周的实习结束了,经过这一周的实习让我学会了很多,可以说是一个研发的过程,从题目的给出,到问题的分析,再到问题的求解设计,再到最后的验证优化。整个过程都让我学到了很多很多。 这次实习锻炼了我发现问题时的思考问题解决问题的能力,更加锻炼了我自己的自学能力,在整个实习过程中用到的知识虽然都是学过的,但是这些东西都是理论上的与实际应用还存在很大的不同因此需要查阅很多的资料,最终经过自己网上查阅资料以及像同学询问把这些东西弄明白。设计过程中,遇到好多问题,都是理论分析中所没有想到的,但在实际操作中又不能忽略的,这种问题只能通过优化设计电路进行改善。通过这次实习我发现理论好实际应用也不一定能很好的完成所以在以后的学习中要把理论跟实际结合起来你能拘泥于课本。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1