ImageVerifierCode 换一换
格式:DOCX , 页数:33 ,大小:421.47KB ,
资源ID:4640246      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/4640246.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(protel pcb制图课程设计模板.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

protel pcb制图课程设计模板.docx

1、protel pcb制图课程设计模板目录1protel简介22电路原理图绘制4 2.1电路原理图4 2.2原理图的绘制过程5 2.3遇到的问题5 2.4小结53印刷版电路的设计6 3.1印刷电路板的设计过程6 3.2 遇到的问题6 3.3小结6 3.4元件清单7 3.5网络表84.总结105.附录11 5.1 PCB全图11 5.2 PCB topoverlayer12 5.3 PCB toplayer13 5.4 PCB bottomlayer145.6 PCB铺地图155.7 PCB未铺地图15Protel简介Altium(前身为Protel国际有限公司)由Nick Martin于1985

2、年始创于澳大利亚,致力于开发基于PC的软件,为印刷电路板,提供辅助的设计。PCB(printed circuit board印刷电路板)。Altium 公司成功进行公开募股(IPO),于1999年8月在澳大利亚股票市场上市。所筹集的资金用于在2000年1月收购适当的公司和技术,包括收购ACCEL Technologies公司、Metamor公司、Innovative CAD Software公司和TASKING BV公司等。产品简介:Protel是目前EDA行业中使用最方便,操作最快捷,人性化界面最好的辅助工具。在中国用得最多的EDA工具,电子专业的大学生在大学基本上都学过protel 99s

3、e,所以学习资源也最广,公司在招聘新人的时候用Protel新人会很快上手。在电子行业的CAD软件中,它当之无愧地排在众多EDA软件的前面,是电子设计者的首选软件,它较早就在国内开始使用,在国内的普及率也最高,有些高校的电子专业还专门开设了课程来学习它,几乎所有的电子公司都要用到它,许多大公司在招聘电子设计人才时在其条件栏上常会写着要求会使用PROTEL。早期的PROTEL主要作为印制板自动布线工具使用,运行在DOS环境,对硬件的要求很低,在无硬盘286机的1M内存下就能运行,但它的功能也较少,只有电原理图绘制与印制板设计功能,其印制板自动布线的布通率也低,而现今的PROTEL已发展到PROTE

4、L99(网络上可下载到它的测试板),是个庞大的EDA软件,完全安装有200多M,它工作在WINDOWS95环境下,是个完整的板级全方位电子设计系统,它包含了电原理图绘制、模拟电路与数字电路混合信号仿真、多层印制电路板设计(包含印制电路板自动布线)、可编程逻辑器件设计、图表生成、电子表格生成、支持宏操作等功能,并具有Client/Server (客户/服务器)体系结构,同时还兼容一些其它设计软件的文件格式,如ORCAD,PSPICE,EXCEL等,其多层印制线路板的自动布线可实现高密度PCB的100布通率。在国内PROTEL软件较易买到,有关PROTEL软件和使用说明的书也有很多,这为它的普及提

5、供了基础。 Altium声称中国有73%的工程师和80%的电子工程相关专业在校学生正在使用其所提供的解决方案,而目前正版率只有3%左右。产品历史:1985 年 诞生 dos 版 Protel 1991 年 Protel for Widows 1997 年 Protel98 这个 32 位产品是第一个包含 5 个核心模块的 EDA 工具 1999 年 Protel99 构成从电路设计到真实板分析的完整体系。 2000 年 Protel99se 性能进一步提高,可以对设计过程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更强大。 2003 年 Protel 20

6、04 对Protel DXP进一步完善。 2006 年 Altium Designer 6.0成功推出,集成了更多工具,使用方便,功能更强大,特别在PCB设计这一块性能大大提高。 2008年 Altium Designer Summer 8.0 将ECAD和MCAD两种文件格式结合在一起,Altium在其最新版的一体化设计解决方案中为电子工程师带来了全面验证机械设计(如外壳与电子组件)与电气特性关系的能力。还加入了对OrCAD和PowerPCB的支持能力。2.1原理图2.2原理图绘制过程2.2.1新建一个*.DDB,我所做的所有内容就都会存在里面。2.2.2接着点开documents文件夹,新

7、建一个*.SCH文件,便可以开始设计原理图。2.2.3添加元件库,我所做的为4端口UART及扫描驱动电路设计所要用的库有 4 Port Serial Interface.ddb2.2.4接着找到元件然后放到合适的地方。在放置的时候可以按tab键来设置元件的属性,同时在标网络标号时tab键也有很好的用途,设置好第一个A0时,点出来以后就会按顺序出来。2.2.5用电线连接起来,此时须注意要用的是线而不是绘图板的线。不然的话将没有任何的连接效果。2.2.6连接好线之后,可以放置好激励源,就可以开始检查原理图的电气规则有什么错误了。2.2.7在tools菜单栏中有个erc选项可以检查电气规则。2.3期

8、间遇到的问题2.3.1在添加元件的时候发现要手动的寻找一个元件比较困难,于是我就用了左边一个find功能,设置好路径后就可以在整个库里寻找找到后按place按钮就可以放在原理图中。2.3.2在电气规则检查中我的错误最开始的有112个,我先检查了一遍电路图,我发现有一小段线没有连接上去,我接上去以后,错误减少到了60个。我检查了每个管脚都连上了线,后来我看了好久,终于发现我的有几个网络标号的字母写错了,在我改正以后我把错误减少到了4个。2.3.3在确定连线绝对没有连错的时候,我把文件复制到了别人的电脑里,发现错误没有了。在小组的努力下,我们在网上搜索了一下解决的方案,发现要通过更改元件管脚的属性

9、才可以。就是把管脚的input类型改成passive。2.4小结 在画电路原理图的过程中,要注意各个元器件之间的摆放,还要注意连线,还要注意管脚与管脚的连接关系。在检查错误的时候,如果是warning则可以忽略,不过也要认真检查。原理图一定要好好检查,这是第一步,也是最重要的一步。3.1pcb版的制作过程3.1.1 生成元件清单,用edit菜单下的export to spread功能就可以输出元件的清单。在第一个选项中选择part,第二个选项菜单中选中footprint和partType还有Designator便可以导出元件的数目,名称还有在pcb元件封装库中管脚的名称。3.1.2 在确定好所

10、有的元件都已经正确而且在库中有元件时,便可以用design里的create nestlist按钮,便可以生成网络表,可以看出来那些东西是连线在一起的。3.1.3 然后在文件夹中新建一个pcb文件,设置好布线的参数(在design里的rules设置好参数)然后在design里面有个load nets,按钮就可以帮刚刚生成的网络表导出在pcb板中。在view中的fitboard就可以看到生成的结果。(在此之前要在pcb中添加好库文件,不然不能生成相应的元件。)3.1.4 蓝色的线就是表示要连接的地方,这时我们可以在keepoutlayer那里画一个边框,然后把元件往里面拖,合理的布局好,尽量设计得

11、小一点、紧密点。3.1.5接着就可以布线了,此时可以选择自动布线在auto route里的route all便可以布线成功了,当然可以选择手动布线,在蓝色线相连的地方都布上线。3.1.6然后用tools里的design rule check检测看一下有没有错误,如果没有错误就可以了。3.2 期间遇到的问题3.2.1在生成元件清单的时候,发现有很多管脚没有封装,我在网上查阅了相关资料之后,设置好了管脚和。成功生成了元件清单和网络表。3.2.2在布局的时候,如果有元件重叠就会变成绿色也就是有错误,此时只要分开就可以了。3.2.3在布线的时候要注意管脚和线的距离,还有穿孔的大小。3.2.4自动布局和

12、自动布线给我们提供了很大的方便。3.2.5在检测错误的时候,要根据要求设置好有关的参数,测出错误以后再改正。3.3小结 在这部分过程中,最重要的是每个元件都要在pcb元件库中有封装。保证能在pcb板中能生成元件。在布局的时候还要合理,穿孔的大小要合适。关于元件库的问题就是一定要用PCB库里面有的元件才可以画出PCB板。3.4元件清单ObjectKindPathDesignatorFootPrintPartTypePartSheet1.SchX1XTAL11.8432MhzPartSheet1.SchR2AXIAL0.41K5PartSheet1.SchRES1AXIAL0.41MPartShe

13、et1.SchU2DIP141488PartSheet1.SchU3DIP141488PartSheet1.SchU4DIP141488PartSheet1.SchU5DIP141489PartSheet1.SchU6DIP141489PartSheet1.SchU7DIP141489PartSheet1.SchU8DIP141489PartSheet1.SchU9DIP141489PartSheet1.SchnDB37RA/FDB37PartSheet1.SchU1PGA68X11_SKTTL16C554PartSheet1.SchC4RAD0.20.1uFPartSheet1.SchC3R

14、AD0.20.1uFPartSheet1.SchC2RAD0.20.1uFPartSheet1.SchC1RAD0.20.1uFPartSheet1.SchC13RAD0.220pFPartSheet1.SchC14RAD0.250pFPartSheet1.SchC10RAD0.20.1uFPartSheet1.SchC5RAD0.20.1uFPartSheet1.SchC9RAD0.20.1uFPartSheet1.SchC8RAD0.20.1uFBill of Material for Sheet1.BomUsed Part Type Designator Footprint Descri

15、ption= = = = =8 0.1uF C1 C2 C3 RAD0.2 Capacitor 0.2 pitch C4 C5 C8 C9 C101 1.8432Mhz X1 XTAL11 1K5 R2 AXIAL0.41 1M RES1 AXIAL0.41 20pF C13 RAD0.2 Capacitor 0.2 pitch1 50pF C14 RAD0.2 Capacitor 0.2 pitch3 1488 U2 U3 U4 DIP14 TTL-RS232 DRIVER5 1489 U5 U6 U7 DIP14 1489 RS232-TTL CONVERTOR U8 U91 DB37 n

16、 DB37RA/F1 TL16C554 U1 PGA68X11_SKT3.5网络表*PGA68X11_SKTTL16C554C1RAD0.20.1uFC2RAD0.20.1uFC3RAD0.20.1uFC4RAD0.20.1uFC5RAD0.20.1uFC8RAD0.20.1uFC9RAD0.20.1uFC10RAD0.20.1uFC13RAD0.220pFC14RAD0.250pFR2AXIAL0.41K5RES1AXIAL0.41MU2DIP141488U3DIP141488U4DIP141488U5DIP141489U6DIP141489U7DIP141489U8DIP141489U9D

17、IP141489X1XTAL11.8432MhznDB37RA/FDB37(+12VC5-1C10-1U2-14U3-14U4-14)(-12VC8-1C9-1U2-1U3-1U4-1)(A0*-34)(A1*-33)(A2*-32)(CTSA*-11U5-11)(CTSB*-25U7-3)(CTSC*-45U8-6)(CTSD*-59U9-8)(D0*-66)(D1*-67)(D2*-68)(D3*-1)(D4*-2)(D5*-3)(D6*-4)(D7*-5)(DCDA*-9U5-3)(DCDB*-27U6-6)(DCDC*-43U7-8)(DCDD*-61U8-11)(DSRA*-10U5

18、-8)(DSRB*-26U6-11)(DSRC*-44U8-3)(DSRD*-60U9-6)(DTRA*-12U2-4U2-5)(DTRB*-24U3-2)(DTRC*-46U3-12U3-13)(DTRD*-58U4-9U4-10)(GND*-6*-23*-40*-57C1-2C2-2C3-2C4-2C5-2C8-2C9-2C10-2C13-2C14-2U2-7U3-7U4-7U5-7U6-7U7-7U8-7U9-7n-17n-18n-19n-36n-37)(J1U5-1n-1)(J2U5-10n-20)(J3U5-4n-2)(J4U2-8n-21)(J5U2-3n-3)(J6U5-13n-

19、22)(J7U2-6n-4)(J8U6-1n-23)(J11U6-4n-5)(J12U6-13n-24)(J13U6-10n-6)(J14U3-6n-25)(J15U2-11n-7)(J16U7-1n-26)(J17U3-3n-8)(J18U7-4n-27)(J21U7-10n-9)(J22U8-1n-28)(J23U7-13n-10)(J24U4-3n-29)(J25U3-8n-11)(J26U8-4n-30)(J27U3-11n-12)(J28U8-10n-31)(J31U8-13n-13)(J32U9-4n-32)(J33U9-1n-14)(J34U4-11n-33)(J35U4-6n-

20、15)(J36U9-10n-34)(J37U4-8n-16)(J38U9-13n-35)(Net*_15*-15)(Net*_16*-16)(Net*_18*-18)(Net*_20*-20)(Net*_21*-21)(Net*_37*-37)(Net*_49*-49)(Net*_50*-50)(Net*_52*-52)(Net*_54*-54)(Net*_55*-55)(NetC13_1*-35C13-1RES1-2X1-2)(NetC14_1C14-1R2-1RES1-1X1-1)(NetR2_2*-36R2-2)(RIA*-8U6-3)(RIB*-28U7-6)(RIC*-42U8-8)

21、(RID*-62U9-11)(RTSA*-14U2-9U2-10)(RTSB*-22U3-4U3-5)(RTSC*-48U4-2)(RTSD*-56U4-12U4-13)(RXA*-7U5-6)(RXB*-29U6-8)(RXC*-41U7-11)(RXD*-63U9-3)(TXA*-17U2-2)(TXB*-19U2-12U2-13)(TXC*-51U3-9U3-10)(TXD*-53U4-4U4-5)(VCC*-13*-30*-47*-64C1-1C2-1C3-1C4-1U5-14U6-14U7-14U8-14U9-14)4.总结Protel99se被现代电子设计者们广泛的使用,我们作为电

22、子信息工程专业的学生,理应熟练掌握这种实用性好、专业性强的软件,为此老师组织我们进行了Protel99se的学习。经过对Protel99se一周的学习和应用,开始的无法上手,现在已经对其性能应用有初步了解,虽然期间遇到了很多问题,但是通过同学之间的讨论都解决了,所以觉得受益匪浅。在老师指导软件的初步操作技能之后,我们开始设计了。开始是按设计图布线,第一次做用的汉化版,所以熟悉的也要快点,在设计的时候就出现了问题,最后才发现是连接导线到总线的时候没有用上总线接入线,后来从头改过之后终于完成。开始也不知道要封装,所以第一次没有封装,然后进行ERC电气检查,有很多错误,然后返回SCH制作页面,发现是

23、有2个网络标号标记错误和一条总线断掉,修改错误后再检查就没问题了。紧接着是制作网络表,这时我是靠观看视频来学习的,再是创建PCB电路板,这时就发现有很多错误,这时我才知道元件需要仔细设置管脚(Footprint),即元件的封装,我上网搜了一个封装表,里面有很多封装形式,电阻电容都有它各自的封装形式,于是我对它们进行封装,再制作网络表导入PCB,发现还是有问题,后来才发现,我们Protel99se软件本身就有一个PCB封装库,一些常用元件就有它自己的封装,如果没有封装形式,就需要按照元件实际大小进行封装设计,比如TL16C554在封装库就有它自己的封装形式,它的封装形式就是PGA68X11_SK

24、T,这在封装库中libraries是可以找到的,这时再对SCH文件中进行封装,制作网络表,从60个错误剩下了只有4个错误了,这4个错误都和电阻R1有关,经过分析,最后发现是最开始做SCH文件时,自己编辑电阻管脚长度忘记管脚NODE的标记,这样再对它进行修改后,网络表中就没有错误了。导入PCB的制作,PCB的制作有很多规则,首先要满足可行性,再是要节省,画出板的大小后,就可以将元件添加进去了,第一次手动布线,花了很长时间还是做不好,最后采用了自动布线,我想,一块好的PCB需要人的手动布线,好的手动布线需要人长时间的训练磨出来的,制作好PCB后是铺地,最后制作的PCB板完整完成了。附 录5.1全图 5.2丝印层(topoverlayer)5.3顶层(TopLayer)5.4底层(BottomLayer)5.5铺地图:5.6未铺地图:参考文献1. 王彦平:Protel99电路设计指南 清华大学出版社2000版;2. 朱定华:Protel 99 SE原理图和印制板设计 清华大学出版社2007版;3. 万华清:Protel 99 SE电路设计 人民邮电出版社2007版

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1