ImageVerifierCode 换一换
格式:DOCX , 页数:12 ,大小:141.53KB ,
资源ID:3583436      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/3583436.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(EDA技术课程设计题目.docx)为本站会员(b****4)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

EDA技术课程设计题目.docx

1、EDA技术课程设计题目 EDA技术课程设计 一、课程设计目的EDA技术是电气自动化、自动控制、机械电子类专业重要的专业课之一,它不但要求有较高的理论水平,而且还要求有较强的实际动手能力。本课程的主要目的是提高实践能力,包括提高VHDL语言的编程能力(电子设计自动化)及对接口等硬件的理解分析能力和设计能力。一般来讲,课程设计比教学实验复杂一些,涉及的深度更广并更加接近实用。目的是通过课程设计的综合训练,培养学生实际分析问题、编程和动手能力,最终帮助学生系统掌握该门课程的主要内容,更好的完成教学任务。二、课程设计要求: 1、课程设计要求扎扎实实完成,绝不走过场。2、培养独立思考,独立动手,独立查阅

2、资料,严谨治学,一丝不苟的工作作风,培养会检索查阅资料,使用资料的能力,严禁抄袭,不求甚解。3、培养形成独立分析问题,解决问题的能力,为毕业后工作打好基础。4、有关问题按课程设计大纲要求进行。三、 课程设计时间及安排课程设计集中在二周(10天)进行。为保证达到预计的教学任务及目的,以小组为单位分别进行资料的收集、方案论证、电路设计、编程、调试、实验及改进。具体进度及要求安排如下:时 间内 容第1天布置课题,落实任务,确定课题及组织形式,收集课题相关的技术资料。第2天方案论证、分析、讨论第34天电路设计、设计各模块程序框图第5天软件设计第6天软件设计、调试第7天调试第8天调试,整理资料、写课程设

3、计报告第9天写课程设计报告第10天递交课程设计报告、总结四、课程设计的考查设计成绩根据平时考勤、阶段性进度检查、质疑,设计说明书最后验收,最终设计答辩多个环节 综合评定。在集中调试期间,学生不得无故请假或缺勤,缺勤累计达三分之一者,指导教师可直接定为设计成绩不及格。五、课程设计说明书(报告)撰写要求1、 课程设计计算说明书正文基本要求:(1)书写整洁、论述清楚、计算正确(2)论述方面内容应图文并茂、重点突出2、 课程设计计算说明书应包括以下内容:(1)设计题目及封面:主要填写工程名称,编写人、编制日期等。(2)目录(3)摘要:论文的主要内容(4)设计的各个部分论述(并附有各个模块的源程序)(5

4、)设计总结和心得体会(6)参考资料(资料编号、作者、书名、出版单位、出版年月)设计题目一:电子秒表的设计一、设计题目电子秒表的设计二、设计目的1、熟悉VHDL语言2、学习电子秒表的设计,调试,仿真以及对仿真波形的调试三、设计要求(数字钟的功能)1 具有时,分,秒,计数显示功能,以24小时循环计时;2 设置启动、停止开关,具有启动和停止计时操作的功能;3 要求计时精度为0.01S,最长时间24H;4 具有清零,调节小时、分钟功能;(拓展功能选做)5 具有整点报时功能,整点报时的同时LED灯花样显示。(拓展功能选做)四、设计方案及原理:数字钟的基本工作原理: 数字钟以其显示时间的直观性、走时准确性

5、而受到了人们的欢迎并很快走进了千家万户。作为一种计时工具,数字钟的基本组成部分离不开计数器,在控制逻辑电路的控制下完成预定的各项功能。数字钟的基本原理方框图如下:(1)时基T 产生电路:由外部产生的频率非常稳定的脉冲,经整形、稳定电路后,产生一个频率为 1Hz的、非常稳定的计数时钟脉冲。 (2)控制逻辑电路:产生调时、调分信号及位选信号。 调时、调分信号的产生:由计数器的计数过程可知,正常计数时,当秒计数器( 60进制)计数到59 时,再来一个脉冲,则秒计数器清零,重新开始新一轮的计数,而进位则作为分计数器的计数脉冲,使分计数器计数加1。(3)计数显示电路:由计数部分、数据选择器、译码器组成,

6、是时钟的关键部分。 计数部分: 由两个 60进制计数器和一个24 进制计数器组成,其中60 进制计数器可用6 进制计数器和10 进制计数器构成;24 进制的小时计数同样可用6 进制计数器和10 进制计数器得到:当计数器计数到24 时,“2”和“4”同时进行清零,则可实现24 进制计数。 数据选择器:用3-8译码器实现多路数据选择器,因为本用到了8个数码管 。 显示译码:八段数码管译码器的显示原理。 。 五、参考资料:1.阎石,数字电子技术基础(第四版).高等教育出版社,1998.112.康华光,电子技术基础(数字部分)第四版.高等教育出版社 ,20003.王道宪,CPLD/FPGA可编程逻辑器

7、件应用与开发,北京,国防工业出版社,20044.郑崇勋,数字系统故障对策与可靠性技术,北京,国防工业出版社,19955.欧阳星明,数字逻辑,武汉 ,华中科技大学出版社 2000 6.张昌凡等,可编程逻辑器件及VHDL设计技术,广州,华南理工大学出版社,2001 7.李景华等,可编程逻辑器件与 EDA 技术,沈阳,东北大学出版社,2000 8. 卢毅、赖杰,VHDL与数字电路设计,科学出版社9. 谭会生、张昌凡,EDA技术及应用,西安电子科技大学出版社10. 辛春艳,VHDL硬件描述语言,国防工业出版社 11李中发,数字电子技术,北京,中国水利水电出版社,2001.712夏路易、石宗义, 电路原

8、理图与电路板设计教程 Protel 99 SE,北京,2002.6设计题目二: 交通灯控制器一、设计题目 四种信号灯的交通灯控制器 二、设计目的1、熟悉VHDL语言2、学习十字路口交通灯的设计,调试,仿真以及对仿真波形的调试三、设计要求设计一个具有四种信号灯的交通灯控制器。设计要求是:由一条主干道和一条支干道汇 合成十字路口,在每个入口处设置红、绿、黄、左拐允许四盏信号灯,红灯亮禁止通行,绿灯亮允许通行,黄灯亮则给行驶中的车辆有时间停在禁行线外,左拐灯亮允许车辆向左拐弯。 信号灯变换次序为:主支干道交替允许通行,主干道每次放行 40S,亮 5S 黄灯让行驶中的 车辆有时间停到禁行线外,左拐放行

9、 15 秒,亮 5S 红灯;支干道放行 30S,亮5S 黄灯,左 拐放行 15 秒,亮 5S 红灯。各计时电路为倒计时显示。 系统框图如图2.1所示。 图2.1 具有四种信号灯的交通灯控制器系统框图四、设计原理 此设计问题可分成定时模块、主控电路、译码驱动电路和扫描显示几部分。 定时模块中设置40 秒、30 秒、15 秒、5 秒计时电路,倒计时可以用减法计数器实现。 状态表如表1 所示。表1 交通灯控制器状态表状态主干道支干道时间/SS0绿灯亮,允许通行红灯亮,禁止通行40S1黄灯亮,停车红灯亮,禁止通行5S2左拐灯亮,允许左行红灯亮,禁止通行15S3黄灯亮,停车红灯亮,禁止通行5S4红灯亮,

10、禁止通行绿灯亮,允许通行30S5红灯亮,禁止通行黄灯亮,停车5S6红灯亮,禁止通行左拐灯亮,允许左行15S7红灯亮,禁止通行黄灯亮,停车5 由于主干道和支干道红灯亮的时间分别为55 秒和 65 秒,所以,还要设置 55 秒、65 秒 倒计时显示电路。 可以进行主控电路和译码显示电路的设计,注意这里的状态数为8 个, 要用三个JK 触发器才能完成主控时序部分的设计。 设置主干道红灯显示信号 LA1,黄灯显示信号LA2,绿灯显示信号LA3,左拐灯信号LA4;支干道红灯显示信号LB1,黄灯显示信号LB2,绿灯显示信号LB3,左拐灯信号LB4。 设置系统使能信号EN,时钟信号clk。 硬件系统示意图如

11、图2所示。 图2 具有四种信号灯的交通灯控制器硬件系统示意图 五、参考资料:1.阎石,数字电子技术基础(第四版).高等教育出版社,1998.112.康华光,电子技术基础(数字部分)第四版.高等教育出版社 ,20003.王道宪,CPLD/FPGA可编程逻辑器件应用与开发,北京,国防工业出版社,20044.郑崇勋,数字系统故障对策与可靠性技术,北京,国防工业出版社,19955.欧阳星明,数字逻辑,武汉 ,华中科技大学出版社 2000 6.张昌凡等,可编程逻辑器件及VHDL设计技术,广州,华南理工大学出版社,2001 7.李景华等,可编程逻辑器件与 EDA 技术,沈阳,东北大学出版社,2000 8.

12、 卢毅、赖杰,VHDL与数字电路设计,科学出版社9. 谭会生、张昌凡,EDA技术及应用,西安电子科技大学出版社10. 辛春艳,VHDL硬件描述语言,国防工业出版社 11李中发,数字电子技术,北京,中国水利水电出版社,2001.712夏路易、石宗义, 电路原理图与电路板设计教程 Protel 99 SE,北京,2002.6设计题目三: 智力抢答器的设计一、设计题目 智力抢答器的设计 二、设计目的1、熟悉VHDL语言2、学习智力抢答器的设计,调试,仿真以及对仿真波形的调试三、设计要求1) 设计制作一个可容纳四组参赛者的数字智力抢答器,每组设置一个抢答按钮供抢答者使用。2) 电路具有第一抢答信号的鉴

13、别和锁存功能。在主持人将系统复位并发出抢答指令后,若参加者按抢答开关,则该组指示灯亮并用组别显示电路显示抢答者的组别。此时,电路具备自锁功能,使别组的抢答开关不起作用。3) 设置计分电路。每组在开始时预置成100分,抢答后主持人计分,答对一次加10分。4) 设置犯规电路。对提前抢答和超时抢答的组别鸣喇叭示警,并由组别显示电路显示出犯规组别。四、设计方案 根据系统设计要求可知,系统的输入信号有:各组的抢答按钮A、B、C、D,系统清零信号CLR,系统始终信号CLK,计分复位端RST,加分按钮端ADD,计时预置控制断LDN,计时使能端EN,计时预置数据调整按钮TA、TB;系统的输出信号有:四个组抢答

14、成功与否的指示灯控制信号输出口LEDA、LEDB、LEDC、LEDD,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号若干。本系统应具有的功能有:第一抢答信号的鉴别和锁存功能;抢答计时功能;各组得分的累加和动态显示功能;抢答犯规记录功能。系统框图如图3.1所示。 图 3.1 抢答器系统框图 五、设计提示 此设计问题可分为第一信号鉴别锁存模块、答题计时模块、计分电路模块和扫描显示模 块四部分。 第一信号鉴别锁存模块的关键是准确判断出第一抢答者并将其锁存,在得到第一信号后 将输入端封锁,使其它组的抢答信号无效,可以用触发器或锁存器实现。设置抢答按钮

15、K1、 K2、K3、K4,主持人复位信号reset,扬声器驱动信号out。reset=0 时,第一信号鉴别锁存电路、答题计时电路复位,此状态下,若有抢答按钮按 下,鸣笛示警并显示犯规组别;reset=1时,开始抢答,由第一信号鉴别锁存电路形成第一 抢答信号,进行组别显示,控制扬声器发出音响,并启动答题计时电路,若计时时间到主持 人复位信号还没有按下,则由扬声器发出犯规示警声。 计分电路是一个相对独立的模块,采用十进制加减计数器、数码管数码扫描显示,设 置复位信号 reset1、加分信号 up、减分信号 down,reset1=0 时,所有得分回到起始分(10分),且加分、减分信号无效;rese

16、t1=1时,由第一信号鉴别锁存电路的输出信号选择进行 加减分的组别,每按一次up,第一抢答组加一分;每按一次down,第一抢答组组减一分。 硬件系统示意图如图3.2 所示。图3.2抢答器硬件系统示意图五、参考资料:1.阎石,数字电子技术基础(第四版).高等教育出版社,1998.112.康华光,电子技术基础(数字部分)第四版.高等教育出版社 ,20003.王道宪,CPLD/FPGA可编程逻辑器件应用与开发,北京,国防工业出版社,20044.郑崇勋,数字系统故障对策与可靠性技术,北京,国防工业出版社,19955.欧阳星明,数字逻辑,武汉 ,华中科技大学出版社 2000 6.张昌凡等,可编程逻辑器件

17、及VHDL设计技术,广州,华南理工大学出版社,2001 7.李景华等,可编程逻辑器件与 EDA 技术,沈阳,东北大学出版社,2000 8. 卢毅、赖杰,VHDL与数字电路设计,科学出版社9. 谭会生、张昌凡,EDA技术及应用,西安电子科技大学出版社10. 辛春艳,VHDL硬件描述语言,国防工业出版社 11李中发,数字电子技术,北京,中国水利水电出版社,2001.712夏路易、石宗义, 电路原理图与电路板设计教程 Protel 99 SE,北京,2002.6设计题目四: 量程自动转换数字式频率计的设计一、设计题目 量程自动转换数字式频率计的设计 二、设计目的1、熟悉VHDL语言2、学习频率计的设

18、计,调试,仿真以及对仿真波形的调试三、设计要求1) 频率计的测量范围为1,量程分10、100和1000三档(最大读数分别为9.99、99.9、999)。2) 要求量程可根据被测量的大小自动转换。即当计数器溢出时,产生一个换档信号,让整个计数时间减少为原来的1/10,从而实现换档功能。3) 要求实现溢出报警功能。即当频率高于999时,产生一报警信号,点亮LED灯,从而实现溢出报警功能。四、设计方案1、频率计的工作原理常用的测量频率的方法有两种,一个是测周期法,一个是测频率法。测周期法需要有基准系统时钟频率,在待测信号一个周期内,记录基准时钟频率的周期数,则被测频率可表示为:=/ 测频率法就是在一

19、定的时间间隔内内,得到这个周期信号重复变化的次数,则被测频率可表示为=/ 本设计采用的是直接测频率的方法。2、频率计的系统框图频率计的系统设计可以分为4位10进制计数模块、闸门控制模块、译码显示模块和可自动换档基准时钟模块,其系统框图如图所示。 其中,可自动换档模块为闸门控制模块提供3个档也就是3个测量范围的基准时钟信号,通过计数器的最高位溢出情况来判定工作在第几档。闸门控制模块根据基准时钟信号产生基准时钟信号周期2倍的周期使能信号,随后为锁存器产生一周期性地锁存信号,再然后为计数模块产生一周期性地清零信号。4位10进制计数模块在使能信号和清零信号的控制下对被测信号的波形变化进行计数,若产生溢

20、出则为自动换档模块输出一换档信号。译码显示模块负责不闪烁的显示被测信号的频率以及数字频率计目前工作的档位。五、参考资料:1.阎石,数字电子技术基础(第四版).高等教育出版社,1998.112.康华光,电子技术基础(数字部分)第四版.高等教育出版社 ,20003.王道宪,CPLD/FPGA可编程逻辑器件应用与开发,北京,国防工业出版社,20044.郑崇勋,数字系统故障对策与可靠性技术,北京,国防工业出版社,19955.欧阳星明,数字逻辑,武汉 ,华中科技大学出版社 2000 6.张昌凡等,可编程逻辑器件及VHDL设计技术,广州,华南理工大学出版社,2001 7.李景华等,可编程逻辑器件与 EDA 技术,沈阳,东北大学出版社,2000 8. 卢毅、赖杰,VHDL与数字电路设计,科学出版社9. 谭会生、张昌凡,EDA技术及应用,西安电子科技大学出版社10. 辛春艳,VHDL硬件描述语言,国防工业出版社 11李中发,数字电子技术,北京,中国水利水电出版社,2001.712夏路易、石宗义, 电路原理图与电路板设计教程 Protel 99 SE,北京,2002.6

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1