ImageVerifierCode 换一换
格式:DOCX , 页数:23 ,大小:20.75KB ,
资源ID:29763307      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/29763307.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(软件设计师计算机组成与体系结构.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

软件设计师计算机组成与体系结构.docx

1、软件设计师计算机组成与体系结构 模拟 软件设计师计算机组成与体系结构选择题第1题:阵列处理机属于_计算机。A.SISDB.SIMDC.MISDD.MIMD参考答案:B 第2题:采用_不能将多个处理机互连构成多处理机系统。A.STD总线B.交叉开关C.PCI总线D.Centronic总线参考答案:C 每一条指令都可以分解为取指、分析和执行3步。已知取指时间t取指=5t,分析时间t分析=2t,执行时间t执行=5t。如果按顺序方式从头到尾执行完500条指令需 (3) t;如果按照执行k、分析k+1、取指k+2重叠的流水线方式执行指令,从头到尾执行完500条指令需 (4) t。第3题:A.5590B.

2、5595C.6000D.6007参考答案:C 第4题:A.2492B.2500C.2510D.2515参考答案:C 第5题:两个同符号的数相加或异符号的数相减,所得结果的符号位SF和进位标志CF进行_运算为1时,表示运算的结果产生溢出。A.与B.或C.与非D.异或参考答案:D 高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为 (6) %。若地址变换表如表8-1所示,则主存地址为8888888H时,高速缓存地址为 (7) H

3、。第6题:A.90B.95C.97D.99参考答案:D 第7题:A.488888B.388888C.288888D.188888参考答案:D 第8题:某指令流水线由5段组成,各段所需要的时间如图8-1所示。连续输入10条指令时的吞吐率为_。A.10/70tB.10/49tC.10/35tD.10/30t参考答案:C 第9题:若内存按字节编址,用存储容量为32k8比特的存储器芯片构成地址编号为A0000HDFFFFH的内存空间,则至少需要_片。A.4B.6C.8D.10参考答案:C 第10题:设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为t。采用常规标量单流水线处理机,若连续执

4、行10条指令,则共需时间_t。A.8B.10C.12D.14参考答案:C 某计算机的时钟频率为400MHz,测试该计算机的程序使用4种类型的指令。每种指令的数量及所需指令时钟数(CPI)如表8-2所示,则该计算机的指令平均时钟数约为 (11) ;该计算机的运算速度约为 (12) MIPS。第11题:A.1.85B.1.93C.2.36D.3.75参考答案:B 第12题:A.106.7B.169.5C.207.3D.216.2参考答案:C 第13题:某计算机指令字长为16位,指令有双操作数、单操作数和无操作数3种格式,每个操作数字段均用6位二进制数表示,该指令系统共有m条(m16)双操作数指令,

5、并存在无操作数指令。若采用扩展操作码技术,那么最多还可设计出_条单操作数指令。A.26B.(24-m)26-1C.(24-m)26D.(24-m)(26-1)参考答案:B 第14题:_不属于计算机控制器中的部件。A.指令寄存器(IR)B.程序计数器(PC)C.算术逻辑单元(ALU)D.程序状态字寄存器(PSW)参考答案:C 第15题:在CPU与主存之间设置高速缓冲存储器Cache,其目的是_。A.扩大主存的存储容量B.提高CPU对主存的访问效率C.既扩大主存容量又提高存取速度D.提高外存储器的速度参考答案:B 第16题:下面的描述中,_不是RISC设计应遵循的设计原则。A.指令条数应少一些B.

6、寻址方式尽可能少C.采用变长指令,功能复杂的指令长度长而简单指令长度短D.设计尽可能多的通用寄存器参考答案:C 第17题:指令流水线将一条指令的执行过程分为4步,其中第1、2和4步的经过时间为t,如图8-2所示。若该流水线顺序执行50条指令共用153t,并且不考虑相关问题,则该流水线的瓶颈第3步的时间为_t。A.2B.3C.4D.5参考答案:B 第18题:系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续处理业务的系统而言,其_。A.响应时间越短,作业吞吐量越小B.响应时间越短,作业吞吐量越大C.响应时间越长,作业吞吐量越大D.响应时间不会影响作业吞吐量参考答案:B 在指令系

7、统的各种寻址方式中,获取操作数最快的方式是 (19) 。若操作数的地址包含在指令中,则属于 (20) 方式。第19题:A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址参考答案:B 第20题:A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址参考答案:A 第21题:系统响应时间和作业吞吐量是衡量计算机系统性能的重要指标。对于一个持续处理业务的系统而言,_,表明其性能越好。A.响应时间越短,作业吞吐量越小B.响应时间越短,作业吞吐量越大C.响应时间越长,作业吞吐量越大D.响应时间不会影响作业吞吐量参考答案:B 若每一条指令都可以分解为取指、分析和执行3步。已知取指时间t取指=4t,分析时间t分析

8、=3t,执行时间t执行=5t。如果按串行方式执行完100条指令需要 (22) t;如果按照流水方式执行,执行完100条指令需要 (23) t。第22题:A.1190B.1195C.1200D.1205参考答案:C 第23题:A.504B.507C.508D.510参考答案:B 第24题:若内存地址区间为4000H43FFH,每个存储单元可存储16位二进制数,该内存区域用4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是_。A.51216bitB.2568bitC.25616bitD.10248bit参考答案:C 第25题:在计算机体系结构中,CPU内部包括程序计数器(PC)、存储器数据寄

9、存器(MDR)、指令寄存器(IR)和存储器地址寄存器(MAR)等。若CPU要执行的指令为:MOV R0,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是_。A.100R0B.100MDRC.PCMARD.PCIR参考答案:C 第26题:现有4级指令流水线,分别完成取指、取数、运算、传送结果4步操作。若完成上述操作的时间依次为9ns、10ns、6ns、8ns,则流水线的操作周期应设计为_ns。A.6B.8C.9D.10参考答案:D 第27题:内存按字节编址,地址从90000H到CFFFFH,若用存储容量为16k8bit的存储器芯片构成该内存,至少需要_片。A.2B.4C.

10、8D.16参考答案:D 第28题:CPU中的数据总线宽度会影响_。A.内存容量的大小B.系统的运算速度C.指令系统的指令数量D.寄存器的宽度参考答案:B 第29题:利用高速通信网络将多台高性能工作站或微型机互连构成机群系统,其系统结构形式属于_计算机。A.单指令流单数据流(SISD)B.多指令流单数据流(MISD)C.单指令流多数据流(SIMD)D.多指令流多数据流(MIMD)参考答案:D 第30题:内存采用段式存储管理有许多优点,但“_”不是其优点。A.分段是信息的逻辑单位,用户不可见B.各段程序的修改互不影响C.地址变换速度快,内存碎片少D.便于多道程序共享主存的某些段参考答案:C 第31

11、题:计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于_。A.静态数据区B.代码区C.栈区D.堆区参考答案:B 第32题:计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x的阶码大于y的阶码,则应将_。A.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移B.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移C.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移D.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术右移参考答案:D 第33题:在CPU中,_可用于传送和暂存用户数据,为ALU执行算术逻辑运算

12、提供工作区。A.程序计数器B.累加寄存器C.程序状态寄存器D.地址寄存器参考答案:B 第34题:下面关于在I/O设备与主机间交换数据的叙述,_是错误的。A.在中断方式下,CPU需要执行程序来实现数据传送任务B.在中断方式和DMA方式下,CPU与I/O设备都可同步工作C.在中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求参考答案:C 第35题:下面关于校验方法的叙述,_是正确的。A.采用奇偶校验可检测数据传输过程中出现一位数据错误的位置并加以纠正B.采用海明校验可检测数据传输过程中出现一位数据错误的位置并加以纠正C.采用

13、海明校验,校验码的长度和位置可随机设定D.采用CRC校验,需要将校验码分散开并插入数据的指定位置中参考答案:B 第36题:Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由_完成。A.硬件B.软件C.用户D.程序员参考答案:A 第37题:海明校验码是在n个数据位之外增设k个校验位,从而形成一个k+n位的新的码字,使新的码字的码距比较均匀地拉大。n与k的关系是_。A.2k-1n+kB.2n-1n+kC.n=kD.n-1k参考答案:A 第38题:假设某硬盘由5个盘片构成(共有8个记录面),盘面有效记录区域的外直径为30cm,内直径为10cm,记录位密度为250位

14、/mm,磁道密度为16道/mm,每磁道分16个扇区,每扇区512字节,则该硬盘的格式化容量约为_MB。A.B.C.D.参考答案:B 第39题:_是指按内容访问的存储器。A.虚拟存储器B.相联存储器C.高速缓存(Cache)D.随机访问存储器参考答案:B 第40题:处理机主要由处理器、存储器和总线组成,总线包括_。A.数据总线、地址总线、控制总线B.并行总线、串行总线、逻辑总线C.单工总线、双工总线、外部总线D.逻辑总线、物理总线、内部总线参考答案:A 第41题:计算机中常采用原码、反码、补码和移码表示数据,其中,0编码相同的是_。A.原码和补码B.反码和补码C.补码和移码D.原码和移码参考答案

15、:C 第42题:某指令流水线由5段组成,第1、3、5段所需时间为t,第2、4段所需时间分别为3t、2t,如图8-3所示,那么连续输入n条指令时的吞吐率(单位时间内执行的指令个数)TP为_。A.B.C.D.参考答案:B 第43题:以下关于CPU的叙述中,错误的是_。A.CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制B.程序计数器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果C.CPU中的控制器决定计算机运行过程的自动化D.指令译码器是CPU控制器中的部件参考答案:B 第44题:以下关于CISC(Complex Instruction Set Computer,复杂指令集计

16、算机)和RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是_。A.在CISC中,其复杂指令都采用硬布线逻辑来执行B.采用CISC技术的CPU,其芯片设计复杂度更高C.在RISC中,更适合采用硬布线逻辑执行指令D.采用RISC技术,指令系统中的指令种类和寻址方式更少参考答案:A 浮点数的一般表示形式为N=2EF,其中E为阶码,F为尾数。以下关于浮点表示的叙述中,错误的是 (45) 。两个浮点数进行相加运算,应首先 (46) 。第45题:A.阶码的长度决定浮点数表示的范围,尾数的长度决定浮点表示的精度B.工业标准IEEE 754浮点数数

17、格式中阶码采用移码表示,尾数采用原码表示C.规格化指的是阶码采用移码表示,尾数采用补码表示D.规格化表示要求将尾数的绝对值限定在区间0.5,1)参考答案:C 第46题:A.将较大的数进行规格化处理B.将较小的数进行规格化处理C.将这两个数的尾数相加D.统一这两个数的阶码参考答案:D 第47题:以下关于校验码的叙述中,正确的是_。A.海明码利用多组数位的奇偶性来检错和纠错B.海明码的码距必须大于等于1C.循环冗余校验码具有很强的检错和纠错能力D.循环冗余校验码的码距必定为1参考答案:A 第48题:以下关于Cache的叙述中,正确的是_。A.在容量确定的情况下,替换算法的时间复杂度是影响Cache

18、命中率的关键因素B.Cache的设计思想是在合理成本下提高命中率C.Cache的设计目标是容量尽可能与主存容量相等D.CPU中的Cache容量应大于CPU之外的Cache容量参考答案:B 第49题:为实现程序指令的顺序执行,CPU_中的值将自动加1。A.指令寄存器(OR)B.程序计数器(PC)C.地址寄存器(AR)D.指令译码器(ID)参考答案:B 第50题:以下关于计算机系统中断概念的叙述中,正确的是_。A.由I/O设备提出的中断请求和电源掉电都是可屏蔽中断B.由I/O设备提出的中断请求和电源掉电都是不可屏蔽中断C.由I/O设备提出的中断请求是可屏蔽中断,电源掉电是不可屏蔽中断D.由I/O设

19、备提出的中断请求是不可屏蔽中断,电源掉电是可屏蔽中断参考答案:C 第51题:计算机中的浮点数由3部分组成:符号位S,指数部分E(称为阶码)和尾数部分M。在总长度固定的情况下,增加E的位数、减少M的位数可以_。A.扩大可表示的数的范围同时降低精度B.扩大可表示的数的范围同时提高精度C.减小可表示的数的范围同时降低精度D.减小可表示的数的范围同时提高精度参考答案:A 第52题:计算机指令一般包括操作码和地址码两部分,为分析执行一条指令,其_。A.操作码应存入指令寄存器(IR),地址码应存入程序计数器(PC)B.操作码应存入程序计数器(PC),地址码应存入指令寄存器(IR)C.操作码和地址码都应存入

20、指令寄存器(IR)D.操作码和地址码都应存入程序计数器(PC)参考答案:C 第53题:关于64位和32位微处理器,不能以2倍关系描述的是_。A.通用寄存器的位数B.数据总线的宽度C.运算速度D.能同时进行运算的位数参考答案:C 第54题:在输入输出控制方法中,采用_可以使得设备与主存间的数据块传送无须CPU干预。A.程序控制输入输出B.中断C.DMAD.总线控制参考答案:C 第55题:若某计算机采用8位整数补码表示数据,则运算_将产生溢出。A.-127+1B.-127-1C.127+1D.127-1参考答案:C 第56题:若内存容量为4GB,字长为32,则_。A.地址总线和数据总线的宽度都为3

21、2B.地址总线的宽度为30,数据总线的宽度为32C.地址总线的宽度为30,数据总线的宽度为8D.地址总线的宽度为32,数据总线的宽度为8参考答案:A 第57题:设用2k4位的存储器芯片组成16k8位的存储器(地址单元为0000H3FFFH,每个芯片的地址空间连续),则地址单元081FH所在芯片的最小地址编号为_。A.0000HB.0800HC.2000HD.2800H参考答案:B 第58题:编写汇编语言程序时,下列寄存器中程序员可访问的是_。A.程序计数器(PC)B.指令寄存器(IR)C.存储器数据寄存器(MDR)D.存储器地址寄存器(MAR)参考答案:A 第59题:在正常情况下,操作系统对保

22、存有大量有用数据的硬盘进行_操作时,不会清除有用数据。A.磁盘分区和格式化B.磁盘格式化和碎片整理C.磁盘清理和碎片整理D.磁盘分区和磁盘清理参考答案:C 第60题:在CPU中用于跟踪指令地址的寄存器是_。A.存储器地址寄存器(MAR)B.存储器数据寄存器(MDR)C.程序计数器(PC)D.指令寄存器(IR)参考答案:C 第61题:指令系统中采用不同寻址方式的目的是_。A.提高从内存获取数据的速度B.提高从外存获取数据的速度C.降低操作码的译码难度D.扩大寻址空间并提高编程灵活性参考答案:D 第62题:在计算机系统中采用总线结构,便于实现系统的积木化构造,同时可以_。A.提高数据传输速度B.提高数据传输量C.减少信息传输线的数量D.减少指令系统的复杂性参考答案:C 第63题:原码表示法和补码表示法是计算机中用于表示数据的两种编码方法,在计算机系统中常采用补码来表示和运算数据,原因是采用补码可以_。A.保证运算过程与手工运算方法保持一致B.简化计算机运算部件的设计C.提高数据的运算速度D.提高数据的运算精度参考答案:B

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1