1、数字电子技术数字电子技术(高起专)习题1、单选题1、数字信号是( B )。(A) 时间和幅值上连续变化的信号 (B) 时间和幅值上离散的信号 (C) 时间上连续、幅值上离散变化的信号 (D) 时间上离散、幅值上连续变化的信号2、TTL与非门高电平输出电流IOH 的参数规范值是( B )。(A) 200 (B) 400 (C) 800 (D) 10003、 用不同数制的数字来表示2007,位数最少的是( D )。(A) 二进制 (B) 八进制 (C) 十进制 (D) 十六进制4、 格雷码的优点是( C )。(A) 代码短 (B) 记忆方便 (C) 两组相邻代码之间只有一位不同 (D) 同时具备以
2、上三者5、TTL门电路的开门电阻的典型值为( B )。(A) 3k (B) 2k (C) 700 (D) 3006、门电路输入端对地所接电阻RROFF时,相当于此端( B )。(A) 接逻辑“1” (B) 接逻辑“0” (C) 接2.4V电压 (D) 逻辑不定7、若将输入脉冲信号延迟一段时间后输出,应用( B )电路。(A) 施密特触发器 (B) 单稳态触发器 (C) 多谐振荡器 (D) 集成定时器8、 格雷码与奇偶校验码又被称为( D )。(A) 有权码 (B) 符号码 (C) 无权码 (D) 可靠性代码9、如果把D触发器的输出反馈连接到输入D,它输出Q的脉冲波形的频率为CP脉冲频率f的 (
3、 D )。(A) 二倍频 (B)不变 (C) 四分频 (D) 二分频10、 已知,选出下列可以肯定使的取值( D )。(A) (B) (C) (D)11、 2007个1连续异或的结果是( B )。(A) 0 (B) 1 (C) 不唯一 (D) 逻辑概念错误12、已知二输入逻辑门的输入A、B和输出F的波形如下图所示,这是哪种逻辑门的波形?( C )。 (A) 与非 (B) 或非 (C) 同或 (D) 与13、 在函数的真值表中,的状态共有多少个?( C )。(A) 2 (B) 4 (C) 7 (D) 1614、改变( A )值,不会改变555构成的多谐振荡器电路的振荡频率。(A) 电源VCC (
4、B) 电阻R1 (C) 电阻R2 (D) 电容C15、在下图所示逻辑电路图中,能实现逻辑函数的是( C )。16、用卡诺图化简具有无关项的逻辑函数时,若用圈1法,在包围圈内的 是按 处理;在包围圈外的 是按 处理。( B )(A)1,1 (B) 1,0 (C) 0,0 (D) 不确定。17、 数字电路中,晶体管的工作于( D )状态。 (A) 放大 (B) 饱和 (C) 截止 (D) 开关18、 要使JK触发器的输出Q从1变成0,它的输入信号JK应为( B )。(A) 00 (B) 01 (C) 10 (D) 无法确定19、 如果把触发器的JK输入端接到一起,该触发器就转换成( B )触发器。
5、(A) D (B) T (C) RS (D) T 20、 三极管开关电路中,影响开关速度的主要因素是( C )。 (A) td (B) tr (C) ts (D) tf21、n位环形移位寄存器的有效状态数是( A )。(A) n (B) 2n (C) 4n (D) 2n22、小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为( A )。(A) 2n (B) 22n (C) 22n (D) 22n (D) 22n (D) 2n100、如果把触发器的JK输入端接到一起,该触发器就转换成( A )触发器。(A) D (B) T (C) RS (D) T101、欲把并行数据转换成串行数据,可用
6、( C )。(A) 计数器 (B) 分频器 (C) 移位寄存器 (D) 脉冲发生器102、(195)H表示( D )。(A) 二进制数 (B) 十进制数 (C) 八进制数 (D) 十六进制数 103、8421BCD码10000111表示的十进制数是( C )。(A) 131 (B) 103 (C) 87 (D) 13104、对于JK型触发器下列说法正确的是( A )。(A) 当,时具有计数的功能 (B) 当,时 (C) 当,时 (D) 当,时 105、利用2个74LS138和1个非门,可以扩展得到1个( A )线译码器。(A) 4-16 (B) 3-8 (C) 2-4 (D) 无法确定。2、判
7、断题1、(T)多谐振荡器常作为脉冲信号源使用。2、(F)两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器 3、(F)三态门输出为高阻时,其输出线上电压为高电平4、(F)RS触发器、JK触发器均具有状态翻转功能 5、(F)D/A的含义是模数转换6、(T)主从JK触发器在CP=1期间,存在一次性变化。7、(F)主从RS触发器在CP=1期间,R、S之间不存在约束。8、(T)利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。 9、(T)数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。10
8、、(T)施密特触发器有两个稳态。11、(F)二进制数1001和二进制代码1001都表示十进制数。 12、(F)D/A转换器是将模拟量转换成数字量。 13、(T)多谐振荡器常作为脉冲信号源使用。14、(F)A+AB=A+B15、(F)当输入9个信号时,需要3位的二进制代码输出。 16、(F)一个RAM有10根地址线,有4根数据线,存储容量是4K4。17、(F) 如果与非门输入端均为高电平,那么它所带的是拉电流负载 。18、(T)单稳态触发器它有一个稳态和一个暂稳态。 20、(T)在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。21、(T)约束项就是逻辑函数中不允许出现的变量取值组
9、合,用卡诺图化简时,可将约束项当作1,也可当作 0。22、(T)D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。 23、(F)时序电路不含有记忆功能的器件。 24、(T)计数器除了能对输入脉冲进行计数,还能作为分频器用。 25、(F)触发器的输出状态完全由输入信号决定。26、(T)模拟量送入数字电路前,须经A/D转换。27、(T)优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。28、(T)在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。 29、(T)约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。 30、(F
10、)时序电路不含有记忆功能的器件。 31、(F)A/D转换器是将数字量转换成模拟量。 32、(T)计数器除了能对输入脉冲进行计数,还能作为分频器用。 33、(T)八位二进制数可以表示256种不同状态。 34、(T)函数F连续取100次对偶,F不变。35、(T)正“与非”门也就是负“或非”门。 36、(F)逻辑变量的取值,1比0大。 37、(T)D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。 38、(F)八路数据分配器的地址输入(选择控制)端有8个。39、(F)因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 40、(T)一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。 41、(T)优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。 42、(F)BCD码即8421码。43、(T)若DAC的最大输出电压是10V,能分辨的最小输出电压是10mV,则该转换器输入数字的位数至少为10。44、(T)1001个“1”连续异或的结果是1。45、(F)TTL与非门与CMOS与非门的逻辑功能不一样。
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1