1、编码译码显示电路的设计与安装实验报告编码、译码显示电路设计与安装实验报告姓名欧阳志刚学号 20101138班级通信101专业通信技术指导教师林梅实验时间第8周 电子信息工程系2011-2012学年第一学期实验目的及原理:1.了解编码译码器的功能和特点。2.掌握编码译码器的工作原理。3.掌握集成编码译码器的逻辑功能。4.掌握集成编码译码器的级联方法。 实验一 编码器一、实验目的和任务:验证编码器的逻辑功能。(2)掌握中规模集成电路构成组合逻辑电路的方法。二、实验设备与器材:TTL集成编码器芯片74LS148等 74LS148编码器I0I7是8个输入端,Y1Y3是3个输出端,EI是使能输入端,EO
2、是使能输出端,GS是优先标志输出端。按下表逐项测试74LS148的逻辑功能。74LS148管脚排列图:74LS148的功能表:输入 输出SI0”I1I2I3I4I5I6I7Y0Y1Y2YsYEX1XXXXXXXX11111011111111111010XXXXXXX0000100XXXXXX01001100XXXXX011010100XXXX0111011100XXX01111100100XX011111101100X11111111111000111111111110三、实验步骤及内容:(1)74LS148编码器I0I7是8个输入端,Y1Y3是3个输出端,EI是使能输入端,EO是使能输出端,
3、GS是优先标志输出端。 (2) 输入端通过逻辑电平开关设定0、1,输出端接发光二极管。接好连线后,接通电源,将EI设为“0”,顺序改变输入状态,记录输出;将EI设为“1”重复以上实验步骤,并做好记录,特别注意EO和GS的输出。 四、原理图: 实验二 译码器实验目的及原理:1.了解译码器的功能和特点。2.掌握译码器的工作原理。3.掌握集成译码器的逻辑功能。4.掌握集成译码器的级联方法。实验器材:TTL集成编码器芯片74LS138 74LS138是3/8译码器,即对3个输入信号进行译码。得到8个输出状态,G1,G2A,G3B,为数据允许输出端,G2A,G2B低电平有效。G1高电平有效A,B,C为译
4、码信号输出端,Y0-Y7为译码输出端,低电平有效。74ls138引脚图 3线-8线译码器74LS138的功能表74LS138级联原理图如下: 实验三 显示数码管实验器材:直流稳压电源,电平开关。数码管,芯片74LS48,导线。 74LS48芯片是一种常用的七段数码管译码器驱动器A3、A2、A1、A0为译码器的输入端,YaYg为输出端,/为灭灯输入/灭零输出端,为灭零输入端,为试灯输入端,它们是为了便于使用而设置的控制信号。74LS48芯片:74LS48引脚图:74ls48引脚功能表七段译码驱动器功能表十进数或功能输入BI/RBO输出备注 LTRBID C B A abcdefg0HH0 0 0
5、 0H111111011Hx0 0 0 1H01100002Hx0 0 1 0H11011013Hx0 0 1 1H11110014Hx0 1 0 0H01100115Hx0 1 0 1H10110116Hx0 1 1 0H00111117Hx0 1 1 1H11100008Hx1 0 0 0H11111119Hx1 0 0 1H111001110Hx1 0 1 0H000110111Hx1 0 1 1H001100112Hx1 1 0 0H010001113Hx1 1 0 1H100101114Hx1 1 1 0H000111115Hx1 1 1 1H0000000BIxxx x x xL00000002RBIHL0 0 0 0L00000003LTLxx x x xH11111114实验原理图如下:七段数码管引脚图:焊接正反面:结论:(1)通过这次实验我们学会了验证编码译码器的逻辑功能。(2)掌握了编码译码器的使用方法(3)掌握中规模集成电路构成组合逻辑电路的方法、
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1