ImageVerifierCode 换一换
格式:DOCX , 页数:14 ,大小:16.97MB ,
资源ID:25179037      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/25179037.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(ISE101软件操作步骤.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

ISE101软件操作步骤.docx

1、ISE101软件操作步骤1新建工程(gngchng)1双击ISE图标,打开(d ki)ISE ,进入主界面2新建一个(y )工程会看到如下(rxi)对话框建立一个(y )工程名,注意文件的存储路径必须是英文,不能含有(hn yu)汉字,选择next,进入(jnr)下一个对话框选择相应的FPGA的型号,选择next,一直选择next,直到finish,然后(rnhu)将会看到如下界面3在工程(gngchng)suorce for的下面的空白处单击,添加新的文件。如下图所示。选择(xunz) new source 之后将会看到如下对话框给文件添加工程(gngchng)名,选择 Verilog Mo

2、dule ,注意(zh y)file name的工程名要加后缀.v,选择next,一直(yzh)到finish。然后将会看到如下界面2添加程序1选择合适(hsh)的程序输入进去,注意保存。2再在source for的空白处单击,新建一个(y )new source选择(xunz)后,将会看到如下对话框选择(xunz) test bench waveform ,file name 的文件名加下划线,作为与其他(qt)文件的区分。然后(rnhu)一直next,直到看到如下对话框。在Initial Length of Test Bench中可以选择所要仿真的时间(shjin)长度。点击finish后

3、就会看到如下界面。有蓝色部分的是可以选择的,你能选择你所需要(xyo)仿真的数据。3仿真(fn zhn)程序1选定(xun dn)后,点击Source框下的的Source for,如下图所示。选择(xunz)Source for选项下地 Behavooral Simulation。Processes框下的Processes然后再在Source框下选择lizi.v。打开Xilinx ISE Similtor下的子文件,双击Similate Behavioral Model,进行仿真。在最下面(xi mian)的栏目中将会显示程序运行得进度,以及是否会出现错误。仿真完成后就会出现(chxin)如下

4、界面4给文件(wnjin)加核Source框下的空白处右击,添加一个(y )source for 文件,与前面相同,然后会看到如下对话框。选择你所需要添加(tin ji)的核,注意file name的文件名必须是你所添加的核的文件名。然后选择(xunz)next,会出现如下对话框。选择你添加(tin ji)的核,点击next,直到出现如下对话框在Nember of Control Parts下选择所需要(xyo)添加的核的个数,然后finish.添加(tin ji)成功的核会显示(xinsh)在Source框中,如下图所示添加其他(qt)核的步骤也是这样,不同的是改变Nember of Con

5、trol Parts选项中的数字。5 Constraints 1添加时钟(shzhng),在Processes中选择User Constraints下的“Floorplan IO”并双击。在弹出的对话框中,然后将时钟CLK托动到“AJ15”然后关闭对话框保存就可以完成对时钟的添加了。(如果是组合逻辑,就不需要时钟约束)6 synthesize your design在ISE里进行(jnxng)综合,在processes窗口中双击SynthesizeXST,如果有错误(cuw)就按照报错点修改,直到没有错误。7 implement your design 双击“Implement Design”

6、实现(shxin)设计。8 Generate Programming File双击“Generate Programming File” 生成(shn chn)bit文件9Analyze Design Using Chipscope 1试在Processes窗口(chungku)中选择双击“Analyze Design Using Chipscope”进入ChipScope Pro Analyzer窗口,点击图标检查连接情况。2然后下载bit文件(wnjin)到板子上,单击菜单栏中的“Device”,在下拉菜单中选择所用(su yn)器件,在所用(su yn)器件名上右击然后选“Configure”,在弹出的对话框中单击“Select New File”,在工程(gngchng)目录中选择.bit文件,单击打开。3 双击VIO Console,进入(jnr)VIO Consle窗口,进行观测调试,验证实验的准确性。内容总结(1)1新建工程1双击ISE图标,打开ISE ,进入主界面2新建一个工程会看到如下对话框建立一个工程名,注意文件的存储路径必须是英文,不能含有汉字,选择next,进入下一个对话框选择相应的FPGA的型号,选择next,一直选择next,直到finish,然后将会看到如下界面3在工程suorce for的下面的空白处单击,添加新的文件

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1