ImageVerifierCode 换一换
格式:DOCX , 页数:6 ,大小:499.82KB ,
资源ID:22741617      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/22741617.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数电期末考试B卷Word格式.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数电期末考试B卷Word格式.docx

1、五 总 分评分一、 选择题(2分/题,共10题)1分别用842lBCD码表示(10011000)2为( )。A. 230 B. 98 C. 980 D. 1202在何种输入情况下,“与非”运算的结果是逻辑0。( )A全部输入是0 B. 任一输入是0 C. 仅一输入是0 D. 全部输入是13. 以下表达式中符合逻辑运算法则的是( )。A. CC=C2 B. 1+1=10 C. A+1=1 D. 014在正逻辑条件下,如图所示逻辑电路为( )。A“与”门 B“或”门 C“非”门 D“与非”门5.一个16选1的数据选择器,其地址输入(选择控制输入)端有( )个。A.1 B.2 C.4 D.166用四

2、选一数据选择器实现函数,应使( )。A.I0=I2=0,I1=I3=1 B.I0=I2=1,I1=I3=0C.I0=I1=0,I2=I3=1 D.I0=I1=1,I2=I3=07在下列逻辑电路中,不是组合逻辑电路的有( )。A. 寄存器 B.编码器 C. 译码器 D. 全加器8同步时序电路和异步时序电路比较,其差异在于后者( )。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关9欲使D触发器按工作,应使输入D=( )。A.0 B.1 C.Q D.10.N个触发器可以构成能寄存( )位二进制数码的寄存器。A.N-1 B.N C.N+1 D.2N二、 填空题(1

3、分/空,共15空)1.数字信号与模拟信号相反,其参量取值是 变化的。2.逻辑代数中3种基本的逻辑运算为 、 、 。3.在实际应用中的逻辑门,正逻辑关系是用高电平H代表逻辑 ,低电平L代表逻辑 。4.逻辑函数Y=A(B+C)1的对偶函数是 。5.CMOS反相器是由 管和 管组成的互补电路。6.半导体数码显示器的内部接法有两种形式:共 接法和共 接法。7.RS触发器的特性方程为 约束条件为 。8.数字电路按照是否有记忆功能通常可分为两类: 、 。三、 判断题(1分/题,共5题)1.八进制数(18)8比十进制数(18)10小。2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。3.数据选择

4、器和数据分配器的功能正好相反,互为逆过程。4.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。5.异步时序电路具有统一的时钟CP控制。四、 分析题(7分/题,共5题)1. 请用卡诺图化简逻辑函数为最简与或式。2. 请分析下图所示TTL门电路的逻辑功能,并写出其逻辑表达式。3. 分析如图所示的组合逻辑电路(1)写出输出函数Y的逻辑函数表达式(2)列出输出函数Y的真值表(3)说明电路的逻辑功能4. 主从JK触发器,其输入CP、J、K的波形如图所示,试画出输出的波形。设触发器的初始状态为“0”态,且忽略门的传输延迟时间。5. 分析下图,指出该电路工作过程及逻辑功能(74LS161:

5、4位同步二进制加法计数器)。74LS161逻辑功能表CPS1S2工作状态清零预置数保持保持(CO=0)计数五、 综合题(10分/1题,15分/2题,共2题)1. 试用两片3线8线译码器74LS138扩展为4线16线译码器(1) 画出逻辑电路图(2) 简要描述电路工作原理74LS138逻辑功能表输 入输 出S1 A2 A1 A00 11 0 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 1 1 1 1 1 1 10 1 1 1 1 1 1 11 0 1 1 1 1 1 11 1 0 1 1 1 1 11 1 1 0 1 1 1 11 1 1 1 0 1 1 11 1 1 1 1 0 1 11 1 1 1 1 1 0 11 1 1 1 1 1 1 02. 分析如图所示时序逻辑电路,触发器和门电路为TTL电路,假定D为串行数码1011。(3) 写出电路激励函数、状态方程(4) 画出状态转换表、时序波形图(5) 说明电路的逻辑功能

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1