1、IC工艺及版图设计课程设计华侨大学电子工程系集成电路工艺及版图设计课程设计报告设计课题: 姓 名: Ma Jialu 马佳路 专 业: 10集成 学 号: 22 日 期 2012 年12月 29 日2012 年12月30日 指导教师: 黄伟伟 华侨大学厦门专用集成电路与系统重点实验室-2012-1设计的任务与要求115 模块1电路原理图6 利用棍棒图对模块1电路进行预布图6模块1实际版图6 模块2电路原理图6 利用棍棒图对模块2电路进行预布图6模块2实际版图6 模块3电路原理图6 利用棍棒图对模块3电路进行预布图6模块3实际版图610整体电路版图布局方案6整体电路版图布局6 DRC验证结果6
2、LVS验证结果615一设计任务与要求:设计任务:本实验的任务为设计一个电压源电路的版图设计要求:3.基于CSMC DPTM工艺完成模块电路版图设计4.基于CSMC DPTM工艺完成整体电路版图设计并完成DRC/LVS验证 二电路原理图与电路模块划分:整体电路图如以下图所示:由一个OSCRING电路与CHOPOP电路,开关电路电阻阵列和BJT阵列五个模块组成。本电路要紧需要完成以下4部份版图设计1CHOPOP版图2OSCRING版图319:19:2的比例电阻阵列410:1的比例BJT三模块电路版图设计: CHOPOP电路原理图组成说明Dummy备注1开关电路4个NMOS否低度匹配2电流镜1:2:
3、2 PMOS偏置电流镜否低度匹配3输入对管3:3 PMOS输入对管否共质心匹配4输入对管2:2 NMOS输入对管否共质心匹配5电阻rhr1k否6电容面积7其他的棍棒图预布图3:3 PMOS输入对管 1:2:2 PMOS偏置电流镜 3:3输入对管 2:2输入对管 CHOPOP电路的实际版图版图面积约80um X 70um OSCRING电路原理图:组成说明Dummy备注1开关电路4个NMOS否低度匹配2电流镜1:2:2 PMOS偏置电流镜否低度匹配3输入对管3:3 PMOS输入对管否共质心匹配4输入对管2:2 NMOS输入对管否共质心匹配5电阻rhr1k否6电容面积7其他电路的实际版图 电阻阵列
4、电路图修改后的电阻阵列电路图:电路修改:将原有19:19:2电阻改成38:38:(1/2)X4的比例电阻列,外加Dummy电阻电阻材料:1K的非搀杂非硅化的高阻Poly电阻 电阻阵列棍棒图预布图 电阻阵列实际版图版图面积:330um X 18um电路图 BJT模块棍棒图预布图 BJT模块实际电路图版图面积:80um X 130um 四整体电路版图设计及验证: 整体版图布局方案 (大致画出模块之间走线图,注意金属1和金属2区分开用不同颜色或形状的线区分) 整体版图结构版图面积约:460um X 120um DRC说明:DRC所示两个错误为金属覆盖率错误DRC Summary报告 LVSLVS ReportLVS端口/连线/器件数量报告(原始报告)LVS端口/连线/器件数量报告(最终报告)五课程设计体会总结:记得教师曾说版图是一门艺术,刚开始还不太明白得,通过一个学期近十个练习和最后的课程设计以后,终于体会到了此门艺术的博大精深。在那个地址你必需通盘考虑情形,不管是布局,匹配,走线,仍是最终的面积和性能,尽管能够选择性的顾此失彼,但要布出高性能的版图仍是很不容易的固然要想真正把版图学好,仅仅通过一个学期的学习是远远不够的,此门课程也应该和数字集成电路技术和将要学习的模拟集成电路技术一路,成为本专业的专业基础课,进而成为本专业学生的大体的专业素养。