1、16触发器根据逻辑功能的不同,可分为_、_、_、_、_等。17根据不同需要,在集成计数器芯片的基础上,通过采用_、_、_等方法可以实现任意进制的技术器。184. 一个 JK 触发器有 个稳态,它可存储 位二进制数。 19若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。20 把JK触发器改成T触发器的方法是 。21N个触发器组成的计数器最多可以组成 进制的计数器。22基本RS触发器的约束条件是 。23对于JK触发器,若,则可完成 T 触发器的逻辑功能;若,则可完成 D 触发器的逻辑功能。二数制转换(5分):1、()()()2、()()()3、()()( )4、()原码()反码=( )
2、补码5、()原码()反码=( )补码三函数化简题:(5分)1、 化简等式,给定约束条件为:2 用卡诺图化简函数为最简单的与或式(画图)。四画图题:1试画出下列触发器的输出波形 (设触发器的初态为0)。 (12分) 1.2.3.2已知输入信号X,Y,Z的波形如图3所示,试画出的波形。图3 波形图五分析题(30分)1、分析如图所示组合逻辑电路的功能。2试分析如图3所示的组合逻辑电路。 (15分)1). 写出输出逻辑表达式;2). 化为最简与或式;3). 列出真值表;4). 说明逻辑功能。3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。()图447
3、4161组成的电路如题37图所示,分析电路,并回答以下问题 (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。(74161的功能见表) 题37图六设计题:(30分)1要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。2. 试用JK触发器和门电路设计一个十三进制的计数器, 并检查设计的电路能否自启动。(14分)七(10分)试说明如图 5所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。 (10分) 图5答案:一填空题1 真值表、逻辑图、逻辑表达式、卡诺图;20;3施密特触发器、单稳
4、态触发器4高5与 、或 、非6最高7同步型 、主从型 ;8积分型单稳态9TTL 、 CMOS ;10两、0 ;11功能扩展电路、功能综合电路 ;12半 13本位(低位),低位进位14该时刻输入变量的取值,该时刻电路所处的状态15同步计数器,异步计数器16RS触发器 ,T触发器 ,JK触发器 ,T触发器,D触发器17反馈归零法,预置数法,进位输出置最小数法18两 , 一 19多谐振荡器 20J=K=T212n22RS=0二数制转换():1、()()()2、()()()3、()()( )4、()原码()反码=( )补码5、()原码()反码=( )补码三化简题:1、利用摩根定律证明公式反演律(摩根定
5、律):2、画出卡诺图化简得 2 五分析题20分)11、写出表达式2、画出真值表3、当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。(1)逻辑表达式(2)最简与或式:(3) 真值表A B C Y1Y20 0 00 0 110 1 00 1 11 0 01 0 1 1 1 01 1 1(4)逻辑功能为:全加器。3. )据逻辑图写出电路的驱动方程: 2) 求出状态方程:3) 写出输出方程:C4) 列出状态转换表或状态转换图或时序图:5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,
6、每经过16个时钟脉冲作用后输出端C输出一个脉冲,所以,这是一个十六进制记数器,C端的输出就是进位。 CP Q3 Q2 Q1 Q0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 15 1 1 1 1 15 016 0 0 0 0 0 0解:(1)状态转换表:Qn3Qn2Qn1Qn0Qn+13Qn+12Qn+11Qn+10状态转换图:000000010010001101000101011001111000100110101011Q3Q2Q1Q0(2)功能:11进制计数器。从0000开始计数,当Q3Q2Q1Q0 为1011时,通过与非门异步清零,完成一个计数周期。1、画出真值表2写出表达式3画出逻辑图2.解:根据题意,得状态转换图如下:所以:能自启动。因为:七, ,波形如图5 所示 图 5
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1