1、A16XmmcCMD1/GPG6在IO状态下,命令/响应(SD/SDIO/MMC卡接口通道1)A17CmmcCDN0/GPG0在I状态下,卡删除(SD/SDIO/MMC卡接口通道0)A18CmmcCLK0/GPG0在O状态下,时钟(SD/SDIO/MMC卡接口通道0)A19XspiMOSI0/GPC2在IO状态下,SPI主设备输出线路SPI(2通道)A20Xi2cSCL/GPC8在IO状态下,IIC总线时钟(IIC总线具体信号)A21XuTXD2/GPB1在O状态下,UART 2传输数据输出(UART具体信号)A22XuRTSN0/GPA3在O状态下,UART 0请求发送数据信号A23XuTX
2、D0/GPA1在O状态下,UART 0传输数据输出A24NC_DB1NC_BB2XpcmSIN1/GPE3在I状态下,PCB串行数据输入B3XpcmEXTCLK1/GPE1在I状态下,可选参考时钟B4XpcmSIN0/GPD3B5XpcmEXTCLK0/GPD1B6XM1DATA0外部存储器接口(S3C6410共享存储器端口)B7XM1DATA3B8VDDM1存储端口1的IO VDD;电压1.82.5B9B10XM1DATA13B11ARM1176核和缓存的内部VDD,该点电压未定B12XM1DATA16在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置B13XM1
3、DATA17B14XM1DQS2在IO状态下,存储器端口1DRAM数据选通B15XM1DATA22B16XmmcDATA1_2/GHP4B17VDDMMCUSB .OTG .PHY 的内部VDD;电压2.53.3B18XmmcDATA0_0/GHP2在IO状态下,数据(SD/SDIO/MMC卡接口通道0)B19XspiMISO1/GPC4在IO状态下,SPI主设备输入线路B20XspiMISO0/GPC0B21XuTXD3/GPB3在O状态下,UART 3传输数据输出B22XuTXD1/GPA5在O状态下,UART 1传输数据输出B23XciYDATA7/GPF12在I状态下,在8位模式下,像
4、素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具体信)B24XciYDATA5/GPF10B25NC_FC1XM0ADDR0在O状态下,存储器端口1DRAM地址总线S3C6410 共享存储器端口( DRAM0)具体信号C2ARM1176核和缓存的内部VDD,该点电压未定(TBD)C3XpcmSOUT1/GPE4C4XpcmFSYNC1/GPE2在O状态下,PCM同步指示字的开始C5XpcmEXTCLK1/GPE0C6XM1DATA4S3C6410 共享存储器端口(DRAM1)具体信号C7XM1DATA2C8XM1DATA5C9XM1DATA7C10C11
5、XM1DATA14C12XM1DATA10C13XM1DATA19C14C15XM1DATA20C16XmmcDATA1_6/GHP8存储设备C17XmmcDATA1_1/GHP3C18XmmcDATA0_2/GHP4C19XspiMOSI1/GPC6C20XspiCS0/GPC3在IO状态下,SPI片选(只对于从模式)C21VDDEXTPCM的IO VDD音频(I/F-I2S,AC97);电压3.3C22XuRTSN1/GPA7在O状态下,UART 1请求发送数据信号C23XpwmECLK/GPF13在I状态下,PWM定时器外部时钟调制解调器接口(PWM 具体信号)C24XciYDATA2/
6、GPF7C25XciYDATA0/GPF5D1XM0ADDR2在O状态下,存储器端口0DRAM地址总线S3C6410 共享存储器端口(DRAM0)具体信号D2XM0ADDR3D3D6XpcmFSYNC0/GPD2D7D8D9XM1DQS0D10XM1DATA15D11XM1DATA11D12XM1DATA8D13VDDID14XM1DQM2D15XM1DATA21D16XM1DATA23D17XspiCS1/GPC7D18D19XuRXD2/GPB0在I状态下,UART 2接受数据输入D20XuRXD0/GPA0在I状态下,UART 0接受数据输入D23XpwmTOUT1/GPF15在O状态下
7、,PWM定时器输出D24XciVSYNC/GPF4在I状态下,垂直同步,通过相机处理器A驱动D25XciHREF/GPF1在I状态下,水平同步,通过相机处理器A驱动E1XM0ADDR5E2E3E23XciYDATA1/GPF6E24XM1DATA28E25XM1DQS3F1XM0ADDR8/GPO8F2XM0ADDR6/GPO6F3F4VDDM0存储端口0的IO VDD;F22XciPCLK/GPF2在I状态下,像素时钟,通过相机处理器A驱动F23XM1DATA24F24XM1DATA25F25XM1DATA26G1XM0ADDR10/GPO10G2XM0ADDR11/GPO11G3G4XM0
8、ADDR7/GPO7G8XM1DQM1G9XM1DQS1G10G11XmmcDATA1_5/GHP7G12XmmcDATA0_3/GHP5G13XmmcCMD0/GPG1G14Xi2cSDA在IO状态下,IIC总线数据G15XIRSDBW/GPB4在O状态下,IrDA收发控制信号(关机和带宽控制)(IrDA具体信号)G16XuCTSN0/GPA2在I状态下,UART 0清除发送数据信号G17XciYDATA6/GPF11G18XciYDATA3/GPF8G22XciCLK/GPF0在O状态下,主时钟相机处理器AG23XM1DATA29在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,
9、通过系统p控制器设置G24XM1DATA27G25XM1DATA30H1H2XM0ADDR13/GPO13H3XM0ADDR15/GPO15H4XM0ADDR12/GPO12H7XM0ADDR4H8VSSIPG;内部逻辑接地&ARM1176核和缓存H9XmmcDATA1_7/GHP9H10XmmcDATA1_3/GHP5H11XmmcDATA1_0/GHP2H12XspiCLK1/GPC5在IO状态下,SPI时钟作为通道1H13XmmcDATA0_1/GHP3H14XspiCLK0/GPC1在IO状态下,SPI时钟作为通道0H15XuCTSN1/GPA6在I状态下,UART 1清除发送数据信号
10、H16XpwmTOUT0/GPF14H17XciYDATA4/GPF9H18VSSPERIP;USB主设备,SDMMC,主设备I/F,LCD,PCM,外部I/F和系统控制器H19XciRSTN/GPF3在O状态下,软件复位到相机处理器A驱动H22XM1DQM3H23XM1DATA31H24XM1ADDR0H25XM1ADDR3J1XM0AP/GPQ8存储器端口0DRAM自动预充电J2XM0WEN在O状态下,存储器端口1DRAM写入有效J3J4XM0ADDR14/GPO14J7VSSMEM存储器端口0和1的IO接地J8XM0ADDR9/GPO9J11CmmcCLK1/GPG0在O状态下,时钟(S
11、D/SDIO/MMC卡接口通道1)J12J13J14XuRXD3/GPB2在I状态下,UART 3接受数据输入J15XuRXD1/GPA4在I状态下,UART 1接受数据输入J18J19J22XM1ADDR9J23XM1ADDR2J24XM1ADDR1J25XM1ADDR6K1XM0DATA15在IO状态下,存储器端口0DRAM低于半数据总线K2K3K4XM0DATA14K7XM0DQM1K8K18XM1ADDR7K19XM1ADDR11K22XM1ADDR13K23XM1ADDR8K24XM1ADDR12K25XM1ADDR5L1XM0DQM0在O状态下,存储器端口0DRAM数据屏蔽L2XM
12、0DATA13L3XM0SMCLK/GPp1在O状态下,存储器端口DRAM0时钟L4XM0OEN存储器端口0 CF 输出有效选通S3C6410 共享存储器端口(CF)具体信号L7XM0DATA10在IO状态下,存储器端口0共同数据线L8XM0DATA12L9L17L18XM1CSN1在O状态下,存储器端口1DRAM片选支持高达2个存储页L19XM1ADDR4L22XM1RASN在O状态下,存储器端口1DRAM行地址选通L23XM1CSN0L24XM1CASN在O状态下,存储器端口1DRAM列地址选通L25XM1ADDR15M1M2XM0DATA8M3XM0DATA11M4XM0DATA9M7XM0DATA2M8XM0DATA4M9M17XM1ADDR14S3C6410 共享存储器端口( DRAM1)具体
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1