1、55 动态控制部551 内部模块图552 时序图56 部561 内部模块图57 存储器部571 内部模块图572 时序图58 581 内部模块图59 510 6 数据处理61 收发信息62 写入存储器7 矩阵资料1 适用本仕样书适用于显示装置的控制板,说明其机能。电光显示装置是指,通过控制的矩阵显示文字、图画。图为显示的是电光显示装置系统概略图。图电光显示装置系统概略图本系统由控制部、显示部以及电源部构成。控制部和外部的接口带有,进行和等的数据交换。此外,还进行向显示部的控制以及显示部的数据传送。显示部通过从控制部接收数据,控制矩阵。电源部将变换为,给控制部以及显示部供电。22 系统内部接口电
2、光显示装置系统内的主控制板和显示屏,以及各显示屏之间,全部用共通的串行接口连接。串行接口是由数据时钟信号、帧脉冲信号、面切換信号、串行数据信号构成。显示部由块显示屏构成。图就是显示屏的内部构成图。各个显示屏由矩阵和作为其控制部的控制板构成。控制板的内部带有系统时钟(),通过内部复位()初始化。图显示屏内部构成图3 外部接口来自外部的输入信号为 _ :数据时钟信号() _ :帧脉冲信号 _ :面切换信号 _ :串行数据信号数据为个时钟传送位(与数据时钟信号同步)的串行数据。块显示屏构成的显示部,矩阵()行的数据为 行数据(点)(块)(色)位面由行构成。因此,面的数据为面数据(位)(行)位数据以帧
3、脉冲信号为基准,以帧为単位传送。帧数据为位。这是行色的数据。帧数据(点)(块)位因此,传送1帧数据需要时钟。各个控制板中,数据时钟计数,锁存数据。锁存的数据写入存储器。面数据(位)为(位)(位帧)(帧)分割为帧传送。控制板带有容纳面数据的存储器,存储器以面数据为单位划分领域。帧数据传送完成后,面切换信号变化,切换使用存储器领域。32 LED驱动信号矩阵依靠 _15:0 :红数据信号 _15:绿数据信号 _15:通用驱动信号驱动。向外部的输出信号为 _ :数据时钟信号 _ : _ : _ :_在内部变换为位平行数据,但是其最上位变为_,_,_通过_进行再同步。 34 输入输出信号表表位输入输出信
4、号表。表控制版输入输出信号表NamediractInitfromtonoteCLK_INI主控制版以及前段LED控制版-数据时钟输入FP_INH帧脉冲输入BANK_IN面切换输入1: BANK_B, 0:BANK_ADATA_IN串行数据输入CLK_OUTO次段LED控制版数据时钟输出FP_OUT帧脉冲输出BANK_OUT存储器面切换输出DATA_OUT串行数据输出电源V电源部电源图为时序图。0 1 2 3 4图外部接口时序图相对于 _,_,_,_延迟个时钟。_相对于 _延迟6个时钟,相对于_延迟个时钟。4 机能概要控制板机能大致如下划分。1) 输入接口部获取来自外部的信号。2) 输出接口部向
5、次段显示屏发送信号。3) 存储器写入控制部通过来自输入接口部的信号,控制向存储器部的数据写入。4) 存储器读出控制部通过来自动态控制部的时间信号,控制存储器部的数据读出。5) 动态控制部读出来自存储器部的数据,控制矩阵的动态开灯。然后生成存储器读出控制部的时间信号。6) 部通过,选择存储器读出地址写入地址。7) 存储器部相对于在部选择的地址,进行数据的读出写入。8) DRIVE驱动矩阵开灯的存储器。9) OSC生成系统时钟,使控制板内部使各个信号同步。10) RST生成控制板内的上电复位信号。其间,)在内构成。图为控制板的机能模块图。DATA_IN data_b s_data DATA_OUT
6、FP_IN fp_b FP_OUTBANK_IN bank_b p_data BANK_OUTCLK_IN clk_b CLK_OUT we w_add re red_data add grn_data com_drv r_add sclk rst FPGADRIVESEL部存储器矩阵LEDDRVEled_clk动态控制部RSTOSCDC5Vm_bank存储器读取控制部r_datafp_pbank_pclk_p存储器写入控制部BUFF输入接口部图控制板机能模块图5 各时钟机能表位输入接口部的各个机能模块概要。表输入接口部各机能模块概要nameplaceNoteLATCHInput I/F输入信
7、号通过数据时钟的下降沿锁存时间。SYNC以输入信号为基础生成与系统时钟同步的信号。S/P输入串行数据变换为16位平行数据。输入接口部获取来自外部的信号,传送到输出接口部、存储器部以及存储器写入控制部。来自外部的信号为了进行波形整形,通过控制板上的缓冲接收,放到内部。输入信号除去_,在部一起锁存。_和锁存信号_,_在内部使用,所以在部和(系统时钟)同步,作为_,_,_送出到存储器写入控制部。锁存_在部进行串行平行变换,作为位平行数据_15:0送出到存储器部。此时_0作为_,与_,_,_一起传送到输出接口部。图为内部模块图。向输出端子data_b data_l s_datafp_b fp_lban
8、k_b bank_lclk_b p_data fp_p clk_p bank_psclkxrst向输入端子向存储器向存储器写入控制部图输入接口部内部模块图表为输入输出信号表。表输入接口部输入输出信号表activeTo系统时钟Low上电复位clk_b输入Buff数据时钟fp_bHigh帧脉冲bank_b面切换(BANK)BANK_A / 0:BANK_Bdata_b数据(DATA)s_data(p_data0) 输出接口部串行数据fp_lINTfp_b锁存信号bank_lbank_b锁存信号data_ldata_b锁存信号存储器写入部clk_b同步信号fp_b同步信号bank_b同步信号p_data15:0DATA平行信号512 时序图图为,部的时序图,图为部的时序图。clk_b data_b 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22data_l 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22p_data15 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 :p_data0 0 1 2 3 4 5 6s_data 0 1 2 3 4 5 6图输入接口部, 时序图
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1