1、【6-4】分析图.4所示电路,列出真值表,写出特性方程,说明其逻辑功能。 图64 1.真值表(P=时,保持;1时,如下表) 2特性方程Qn13.该电路为锁存器(时钟型D触发器)。C=0时,不接收D的数据;CP=1时,把数据锁存,但该电路有空翻。【-5】试画出在图6.5所示输入波形的作用下,上升和下降边沿JK触发器的输出波形。设触发器的初态为“”。 图 6.5解:见图6.5()所示。 图6.() 【66】试画出图P6.(a)所示电路,在图(b)给定输入下的Q端波形,设触发器初态为“”。 () ()图6.见图6(b)所示。图6.()【6-7】根据特性方程,外加与非门将D触发器转换为J触发器,应如何
2、实现?若反过来将JK触发器转换为触发器,应如何实现?J-K触发器特性方程 触发器特性方程 触发器转换为-K触发器 如图6.7(a)所示。-K触发器转换为D触发器 ,如图6.7(b)所示。(a) (b)图6.【6-】电路如图6.8(a)所示,触发器为维持阻塞型D触发器,各触发器初态均为“0”。1在图()中画出P作用下的Q 和Z的波形;2.分析与P的关系。(a) (b)图68、P作用下的输出 Q1和Z的波形如下图; 、Z对C三分频。【6-】电路如图6.9(a)所示,试在图()中画出给定输入波形作用下的输出波形,各触发器的初态均为“0”;根据输出波形,说明该电路具有什么功能?(a) ()图6.9输出
3、波形图见图6.(c)图.(c)【610】电路如图.所示,试在图(b)中画出给定输入波形作用下输出端0和1的波形,设各触发器的初态均为“”。 () (b)图6.1输出波形图见图6.10(c)图6.10(c)【6-1】电路如图1所示,试在图(b)中画出给定输入波形作用下输出端Q0 和波形,各触发器的初态均为“0”。 (a) (b)图6.1见图611()所示。该电路输入每出现一次下降沿,1端就输出一个宽度等于时钟周期的脉冲。图61(b)第7章 时序逻辑电路【7-】已知时序逻辑电路如图7.所示,假设触发器的初始状态均为0。(1 )写出电路的状态方程和输出方程。(2) 分别列出X=0和X=1两种情况下的
4、状态转换表,说明其逻辑功能。(3) 画出=时,在CP脉冲作用下的Q、Q2和输出Z的波形。图71电路的状态方程和输出方程 2分别列出X=0和X=1两种情况下的状态转换表,见题表.1所示。逻辑功能为当X=0时,为2位二进制减法计数器;当=1时,为3进制减法计数器。3X=1时,在CP脉冲作用下的Q1、和输出Z的波形如图.1(b)所示。题表7.1 X=0 =Q2 Q Q Q1 0 0 0 1 0 1 0 0 1 0 0 0 图7.1(b)【2】电路如图7.所示,假设初始状态aQc=000。() 写出驱动方程、列出状态转换表、画出完整的状态转换图。(2) 试分析该电路构成的是几进制的计数器。图.2 1.
5、写出驱动方程 2写出状态方程 3.列出状态转换表见题表.2,状态转换图如图7.()所示。4由FFa、F和c构成的是六进制的计数器。【7-3】在二进制异步计数器中,请将正确的进位端或借位端(Q或)填入下表触发方式计数器类型加法计数器减法计数器上升沿触发由()端引出进位由( )端引出借位 下降沿触发由( )端引出进位由()端引出借位 题表7-3【7-4】电路如图7.4(a)所示,假设初始状态QQ1000。 1 试分析由FF1和FF构成的是几进制计数器; 2.说明整个电路为几进制计数器。列出状态转换表,画出完整的状态转换图和C作用下的波形图。 (a) ()图7.1、由FF1和F0构成的是三进制加法计
6、数器(过程从略) 、整个电路为六进制计数器。状态转换表(略),完整的状态转换图 和CP作用下的波形图如下图。【7-5】某移位寄存器型计数器的状态转换表如表75所示。请在图7.中完成该计数器的逻辑图,可以增加必要的门电路。要求:写出求解步骤、画出完整的状态转换图。(为高位) 表. 图7.5(1)根据状态转换表画次态卡诺图,求出状态方程。; ; (2)由状态方程写驱动方程。; ; ; 【6】在图7.6()所示电路中,由D触发器构成的六位移位寄存器输出Q6 5 Q4Q3 QQ1的初态为100,触发器FF的初态为0,串行输入端DSR=。请在图7. (b)中画出A、Q及B的波形。 (a) ()图7.波形
7、图如图76(b)所示。图.6(b)【-7】分析图7.所示电路,说明它们是多少进制计数器? (a) (b)图7.7图(a),状态转换顺序DQCBA=0234560,是进制计数器;图(b),QDQCQBQA6789111121456,是进制计数器;【7-8】分析图.8所示电路的工作过程1.画出对应CP的输出QadQb的波形和状态转换图(采用二进制码的形式、Q为高位)。 按QQQcb顺序电路给出的是什么编码?3. 按dQcQQa顺序电路给出的编码又是什么样的? 图7.1状态转换图为2按adQQb顺序电路给出的是5421码。. 按QcQba顺序电路给出的编码如下00001010001110001001
8、101011110000【7-0】试用2片4位二进制计数器4LS160采用清零法和置数法分别实现1进制加法计数器。答案略。【7-】图.9为由集成异步计数器74LS90、74S93构成的电路,试分别说明它们是多少进制的计数器。 (a) (b) (c)图. 解:图(a),状态转换顺序QQCB=12,是3进制计数器;图(),状态转换顺序QDQC=013,是4进制计数器;图(c),是37进制计数器。【-1】图.2所示为一个可变进制计数器。其中74LS13为线/8线译码器,当S1且时,进行译码操作,即当A2AA0从00到111变化时,依次被选中而输出低电平。4S153为四选一数据选择器。试问当MN为各种不同取值时,可组成几种不同进制的计数器?简述理由。图.114个J触发器构成二进制加法计数器,当计数到 Q4Q32=1000时,74S1满足使能条件,对QQ2Q1的状态进行译码,译码器的输出Y经过选数据选择器74LS1,在N的控制下,被选中的Y信号,以低电平的形式对计数器清零。不同的MN即可改变图7.1所示电路的计数进制,具体见下表。M N进制0 0八0 1九1 0十四1 十五
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1