ImageVerifierCode 换一换
格式:DOCX , 页数:20 ,大小:759.31KB ,
资源ID:10637031      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/10637031.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理测验考试重点以及题库总结.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理测验考试重点以及题库总结.docx

1、计算机组成原理测验考试重点以及题库总结 计算机组成原理考试重点以及题库总结第一章重点一:计算机系统由硬件和软件两部分组成,软件又分为系统软件和应用软件。重点二:冯诺依曼机的组成与特点1. 冯诺依曼机由控制器、运算器、存储器、输入设备和输出设备五部分组成。2. 数据和指令存储在存储器,按地址访存。3. 指令和数据用二进制表示。4. 指令由操作码和地址码组成。5. 存储程序6. 以运算器为中心重点三:区分存储字、存储字长、机器字长、CPI、MIPS、FLOPS存储字:存储单元中二进制代码的组合。存储字长:存储单元中二进制代码的位数。机器字长:CPU 一次能处理数据的位数,与CPU中的寄存器位数有关

2、CPI:执行一条指令所需时钟周期数MIPS:每秒执行百万条指令FLOPS:每秒浮点运算次数题库中对应的习题:1、存储字是指() A、存放在一个存储单元中的二进制代码组合 B、存放在一个存储单元中的二进制代码位数 C、存储单元的个数 D、机器指令的位数2、存储字长是指() A、存放在一个存储单元中的二进制代码组合 B、存放在一个存储单元中的二进制代码位数 C、存储单元的个数 D、机器指令的位数3、电子计算机的发展已经经历了四代,四代计算机的主要元器件分别是()A、电子管、晶体管、中小规模集成电路、激光器件B、晶体管、中小规模集成电路、激光器件、光介质C、电子管、晶体管、中小规模集成电路、大规模集

3、成电路D、电子管、数码管、中小规律集成电路、激光器件4、完整的计算机系统应包括() A 运算器、存储器、控制器 B 外部设备和主机 C 主机和应用程序 D 配套的硬件设备和软件系统5、下列()不属于系统程序。 A 数据库系统 B 操作系统 C 编译程序 D 以上三种都属于系统程序6、下列()属于应用软件。 A 操作系统 B 编译程序 C 连接程序 D 文本处理7、下列选项中,描述浮点数操作速度的指标是( ) A、MIPS B、CPI C、IPCS D、MFLOPS第三章重点一:总线的分类,系统总线的分类。按照连接部件的不同,总线分为片内总线、系统总线、通信总线。按照传输信息的不同,系统总线分为

4、地址总线、数据总线、控制总线。按照传输方式的不同,通信总线分为串行通信总线、并行通信总线。长距离传输一般用串行通信总线。重点二:总线判优的3种方式以及特点。集中式总线判优分为链式查询、计数器定时查询、独立查询3种。1.链式查询方式对电路敏感,离总线控制部件越近,设备优先级越高2.计数器查询方式:当请求总线的设备地址与计数器一致时,获得总线使用权。当计数器从0开始,设备的优先级就按0、1、2、3.、n的顺序降序排列,也就是设备号越小优先级越高。重点三:比特率和波特率的计算比特率:单位时间内传输二进制有效信息的位数。波特率:单位时间内传输二进制信息的总位数。在异步串行传输系统中,假设每秒传输120

5、个数据帧,其字符格式规定包含1个起始位,7个数据位,1个奇校验位,1个终止位,则波特率和比特率为?比特率: 120*7=840bps 波特率:120*(1+7+1+1)=1200bps题库中对应的习题:1.在链式查询方式下,越靠近控制器的设备()A、得到总线使用权的机会越多,优先级越高B、得到总线使用权的机会越少,优先级越低C、得到总线使用权的机会越多,优先级越低得到总线使用权的机会越少,优先级越高2.在异步串行传输系统中,假设每秒传输120个数据帧,其字符格式规定包含1个起始位,7个数据位,1个奇校验位,1个终止位,则比特率为( )。A、1200波特 B、120波特 C、10波特 D、840

6、波特3在三种集中式总线裁决中,( )方式对电路故障最敏感A、链式查询 B、计数器定时查询 C、独立请求 D、都一样4.在计数器定时查询方式下,若计数从0开始,则()。A、设备号小的优先级越高B、每个设备使用总线的机会相等C、设备号大的优先级越高以上说法均不正确5.在异步串行传输系统中,假设每秒传输120个数据帧,其字符格式规定包含1个起始位,7个数据位,1个奇校验位,1个终止位,则波特率为( )。A、1200波特 B、120波特 C、10波特 D、840波特第四章重点一:ram和rom的特点与区别ram可读可写,断电丢失信息。Rom只读。重点二:各种存储设备之间的性能比较寄存器、主存、cach

7、e、外存之间速度、容量、价格的比较。重点三:动态ram的三种刷新方式动态ram的刷新方式有3种,集中式、分散式、异步式。重点四:缓存命中率的影响因素缓存命中率和缓存的容量与块长相关。重点五:汉明码的有关计算(根据原始代码长度求插入检测位的位数、求汉明吗)原始代码长度插入检测位的位数122435114重点六:有关存储的小计算(计算数据线地址线根数、计算小芯片个数)重点七:缓存地址映射(大题类型)重点八:CPU与存储的连接(大题类型)对应的题库习题:1.组成32M8位的存储器,需要1M4位的存储芯片( )片。 A8 B、16 C、32 D、642. 计算机的存储系统是指( )ARAM B、ROM

8、C、主存储器 D、Cache、主存储器和外存储器3. 以下器件中存取速度最快的是( )A、Cache B、主存 C、寄存器 D、磁盘4. 在下列几种存储器中,CPU可直接访问的是( )A、主存储器 B、磁盘 C、磁带 D、光盘5. 在存储器层次结构中,存储器从速度最快到最慢的排列顺序是( )A、寄存器-主存-Cache-辅存 B、寄存器-主存-辅存-CacheC寄存器-Cache-辅存-主存 D、寄存器-Cache-主存-辅存6. 计算机的存储器采用分级方式是为了( )。A、减少主机箱的体积 B、解决容量、价格、速度三者之间的矛盾C保存大量数据方便 D、操作方便7. 动态RAM的特点是( )A

9、、工作中存储内容动态地变化B、工作中需要动态地改变访存地址C、每隔一定时间刷新一遍D每次读出后需根据原存内容全部刷新一遍8. DRAM的刷新是以( )为单位进行的A、存储单元 B、行 C、列 D、存储元9. 某SRAM芯片,其存储容量为64K16位,该芯片的地址线和数据线数目为( )A、64、16 B、16、64 C、64、8 D、16、1610. 4片16K8位的存储芯片,可设计为( )容量的存储器A、32K16位 B、16K16位 C、32K8位 D、8K16位11. 设CPU地址总线有24根,数据总线有32根,用512K8位的RAM芯片构成该机的主存储器,则该机主存最多需要( )片这样的

10、存储芯片。A、256 B、512 C、64 D、12812已知预发送的信息为9位,若采用基本的汉明校验编码,则需加入( )位检测位。A、4 B、5 C、6 D、913. 和静态RAM相比,动态RAM具有()优点A、容量能随应用任务需要动态变化B、成本低、功耗低C、掉电后内容不会丢失D、内容不需要再生14. 某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现用2K8位的ROM芯片和4K4位的RAM芯片来设计该存储器,则需要上述规则的ROM芯片数和RAM芯片数分别是()A、1、15 B、2、15 C、1、30 D、2、3015. 用存储容量为16K1位的存储器芯片来组

11、成一个64K8位的存储器,则在字方向和位方向上分别扩展了()倍A、4和2 B、8和4 C、2和4 D、4和816. 下列因素中,与Cache的命中率无关的是()A、Cache块的大小 B、Cache的容量C、主存的存取时间 D、以上都无关17. 存储芯片的容量是8K16,则其容量也可用字节表示为( )。A、8KB B、16KB C、32KB D、128KB18. 一个8位的计算机系统以16位来表示地址,则该计算机系统有()个地址空间。 A 256 B 65535 C 65536 D 13107219对于128*128矩阵的存储芯片进行刷新时,若存取周期为0.5s,刷新周期为2ms,则下列选项中

12、,错误的( )。A 集中刷新的死区时间为64s B分散刷新没有死区时间C 异步刷新每隔15s刷新一行 D三种刷新方式中,异步刷新效率最高20、假设主存容量为512K *16位,Cache容量为2K*16位,块长为4个16位的字,访存地址为字地址。(1)在直接映射关系下,设计主存的地址格式。(2)在全相联映射关系下,设计主存的地址格式。(3)在二路组相联映射关系下,设计主存的地址格式。(4)在四路组相联映射关系下,设计主存的地址格式。21、假设主存容量为512K *16位,Cache容量为2K*16位,块长为4个16位的字,访存地址为字节地址。(1)在直接映射关系下,设计主存的地址格式。(2)在

13、全相联映射关系下,设计主存的地址格式。(3)在二路组相联映射关系下,设计主存的地址格式。(4)在四路组相联映射关系下,设计主存的地址格式。22、设CPU有16根地址线,8根数据线,用表示访存信号(低电平有效), 用作读/写控制信号(高电平为读,低电平为写),现有下列存储芯片:1K*4位RAM、2K*8位RAM、4K*8位RAM、2K*8位ROM、4K*8位ROM、8K*8位ROM及74138译码器和各种门电路。画出CPU与存储器的连接图,要求主存地址空间分配:6000H6FFFH为系统程序区;7000H7FFFH为用户程序区。(1)合理选择上述存储芯片,说明各选几片。(2)详细画出存储芯片的片

14、选逻辑图。23、设CPU有16根地址线,8根数据线,用表示访存信号(低电平有效), 用作读/写控制信号(高电平为读,低电平为写),用16K8位的存储芯片组成该CPU的最大存储空间。共需几片存储芯片?画出CPU与主存连接图。24、按配偶原则配置 1011和1101 的汉明码。第六章重点:求原反补移码、0的原反补移码、移位运算、定点加减法(大题题型)、浮点加减法(大题题型)、溢出判断。1、十进制数89对应的二进制数是( )A、1011001 B、1011100 C、1001010 D、10011012、若二进制数为1111.101,则相应的十进制数为( )A、15.625 B、15.5 C、14.

15、625 D、14.53、补码定点整数1001 0101右移一位后的值为( )A、0100 1010 B、0100 1010 1 C、1000 1010 D、1100 10104、在下列有关补码和移码关系的叙述中,( )是不正确的A、相同位数的补码和移码表示具有相同的数据表示范围B、零的补码和移码表示相同C、同一个数的补码和移码表示,其数值部分相同,符号相反D、一般用移码表示浮点数的阶码,而补码表示定点整数5、计算机内的减法是用( )来实现的A、将被减数加到减数上 B、从被减数中减去减数C、补数的相加 D、从减数中减去被减数6、在机器数( )中,零的表示形式是唯一的。A、原码 B、补码 C、补码

16、和移码 D、原码和反码7、设机器数采用补码表示(含1位符号位),若寄存器内容为9BH,则对应的十进制数为()A、-27 B、-97 C、-101 D、1558、一个16位无符号二进制数的表示范围是()A、065536 B、065535 C、-3276832767 D、-32768327689、计算机内部的定点数大多用补码表示,以下是一些关于补码特点的叙述I、零的表示是唯一的II、符号位可以和数值部分一起参加运算III、和其真值的对应关系简单、直观IV、减法可以用加法来实现在以上叙述中,()是补码表示的特点A、I和II B、I和III C、I和II和III D、I和II和IV10、原码定点整数0

17、101 0101左移2位后的值为()A、0100 0111 B、0101 0100 C、0100 0110 D、0101 010111、两补码相加,采用1位符号位,则当()时,表示结果溢出A、最高位有进位B、最高位进位和次高位进位异或结果为0C、最高位为1D、最高位进位和次高位进位异或结果为112、原码乘法是()A、先取操作数绝对值相乘,符号位单独处理B、用原码表示操作数,然后直接相乘C、被乘数用原码表示,乘数取绝对值,然后相乘D、 乘数用原码表示,被乘数取绝对值,然后相乘13、设机器字长为8位(含1位符号位),X=+53,Y=-67,计算X-Y补和X+Y补,并还原成真值。14、设有浮点数X=

18、25(9/16),Y=23(5/16),阶码用5位(含2位符号位)补码表示,尾数用6位(含2位符号位)补码表示。(1)写出X与Y的浮点数表示。(2)求真值X+Y=?要求写出完整的浮点运算步骤。第七章重点一:扩展码技术(课本例7.1)重点二:指令寻址方式指令寻址有两种,顺序寻址和跳转寻址。顺序寻址由pc加1实现,跳跃寻址由跳转指令实现。重点三:十种数据寻址的特点,EA的求法,访存次数。(大题) 立即寻址:形式地址 A 就是操作数,指令执行阶段不访存,立即数为补码形式,可正可负。 直接寻址:EA = A,执行阶段访问一次存储器 隐含寻址:指令字中少了一个地址字段,可缩短指令字长。加法指令,操作数隐

19、藏在ACC中。 一次间接寻址:有效地址EA住在形式地址A所指向的存储单元中。执行指令阶段2次访存。常用在子程序返回。 寄存器寻址:EA = Ri 有效地址即为寄存器编号,执行阶段不访存,只访问寄存器,执行速度快 寄存器间接寻址:EA = ( Ri ) 有效地址在寄存器中,执行阶段1次访存,常用在循环程序 基址寻址:EA = ( BR ) + A BR 为基址寄存器,BR 内容不变,形式地址 A 可变 变址寻址:EA = ( IX ) +A IX 为变址寄存器,IX 内容可变,形式地址 A 不变,常用在处理数组问题 相对寻址:EA = ( PC ) + A 广泛用于转移指令重点四:RISC、CI

20、SC题库中对应的习题1、单地址指令中为了完成两个数的算术运算,除地址码指明一个操作数外,另一个数采用( )方式A、立即寻址 B、隐含寻址 C、间接寻址 D、基址寻址2、假定指令中地址码所给出的是操作数的有效地址,则该指令采用( )寻址方式A、立即 B、直接 C、基址 D、相对3、寄存器寻址方式中,操作数处于( )中。A、通用寄存器 B、主存 C、程序计数器 D、堆栈4、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是( )A、间接寻址 B、基址寻址 C、相对寻址 D、变址寻址5、某指令系统指令长为8位,每一个地址码3位,用扩展操作码技术。若指

21、令系统具有2条二地址指令,10条零地址指令,则最多有()条一地址指令A、20 B、14 C、10 D、66、以下几种寻址方式中,()方式取操作数最快A、直接寻址 B、寄存器寻址 C、相对寻址 D、变址寻址7、()方式便于数组的处理A、间接寻址 B、变址寻址 C、相对寻址 D、基址寻址8、设指令中的地址码为A,变址寄存器为X,基址寄存器为B,程序计数器为PC,则变址加间接寻址方式的操作数有效地址EA为()A、(X)+(A) B、(X+B) C、(X)+A) D、(A)+(PC)9、假设某条指令的一个操作数采用变址寻址方式,变址寄存器的内容为8H,指令中给出的形式地址为1200H,地址为1200H

22、的内存单元中内容为12FCH,地址为12FCH的内存单元的内容为38B8H,则该操作数的有效地址为()A、1200H B、1208H C、12FCH D、38B8H10、下列关于RISC的叙述中,错误的是()A、RISC普遍采用微程序控制器B、RISC大多数指令在一个时钟周期内完成C、RISC的内部通用寄存器数量相对CISC多D、RISC的指令数、寻址方式和指令格式种类相比CISC少11、对于CISC机和RISC机,以下说法错误的是()A、RISC机的指令条数比CISC机少B、RISC机器的指令的平均字长比CISC机器指令的平均字长短C、对大多数计算任务来说,RISC机器程序所用的指令条数比C

23、ISC机器少D、RISC机器和CISC机器都在发展12、基址寄存器的内容为3000H,变址寄存器的内容为02B0H,指令的地址码为002BH,程序计数器(存放当前正在执行的指令的地址)的内容为4500H,且存储器内存放的内容如下: 地址 内容 002BH 3500H 302BH 3500H 32B0H 5600H 32DBH 2800H 3500H 2600H 452BH 2500H(1)若采用基址寻址方式,则取出的操作数是什么?(3)若采用变址寻址(不考虑基址)方式,操作数的有效地址是什么?(3)若采用立即寻址方式,取出的操作数是什么?(4)若采用存储器间接寻址(不考虑基址)方式,取出的操作

24、数是什么?(5)若相对寻址用于转移指令,则转移地址是多少?13、假设指令字长为16位,操作数的地址码为6位,指令有零地址和一地址两种格式。(1)设操作码固定,零地址指令有512种,则一地址指令最多有几种?(2)采用扩展操作码技术,零地址指令有512种,则一地址指令最多有几种?第八、九、十章重点一:CPU的功能与结构CPU的结构:控制器、运算器、中断系统、寄存器CPU的功能:指令控制、操作控制、时间控制、数据加工、处理中断重点二:CPU中寄存器的作用通用寄存器、数据寄存器、地址寄存器、状态寄存器重点三:指令周期概念指令周期:取出并执行一条指令所需的全部时间,即CPU完成一条指令的时间。重点四:影

25、响流水线性能的因素数据相关、结构相关、控制相关重点五:计算流水线的加速比、吞吐率、效率(参考例8.1)重点六:多级时序、控制方式(课本385389页) 机器周期:以 访问一次存储器 的时间 为基准 将一个机器周期分成若干个时间相等的时间段(节拍、状态、时钟周期) 时钟周期是控制计算机操作的最小单位时间 一个指令周期包含若干个机器周期,一个机器周期包含若干个时钟周期 一个节拍的宽度正好等于一个时钟周期 CPU的控制方式分为同步控制、异步、联合、人工。同步控制中,每个机器周期中的节拍数(时钟周期)可以不等,这采用的是不定长的同步控制。重点七:MIPS的计算某计算机的CPU主频为8Mhz,每个机器周

26、期平均含2个时钟周期,每条指令的指令周期平均含2.5个机器周期,试问该机的平均指令执行速度为多少MIPS?解:由于主频为8MHz,所以时钟周期为1/8=0.125us,机器周期为0.1252=0.25us,指令周期为0.625us。平均指令执行速度为1/0.625=1.6MIPS重点八:组合逻辑控制单元和微程序控制单元的特点和区别重点九:微程序控制单元的基本组成控制存储器(CM):存放全部微程序。控存地址寄存器(CMAR):存放欲读出的微指令地址。控存数据寄存器(CMDR):存放从控制存储器读出的微指令。重点九:微指令的编码方式(直接编码、字段直接编码)某机的微指令格式中,共有8个控制字段,每

27、个字段可分别激活5,8,3,1种控制信号。分别采用直接编码和字段直接编码方式设计微指令的操作控制字段,并说明两种方式的操作控制字段各取几位。直接编码:所需位数为5+8+3+1=17位。(直接编码方式,所求的操作控制字段的总位数等于控制信号的总数)字段直接编码:因为每个字段都需要一个空状态,所以每个字段可以激活的状态分别为6、9、4、2种。6种状态需要3位二进制表示。9种状态需要4位二进制表示。4种状态需要2位二进制表示。2种状态需要1位二进制表示。因此,所需位数为3+4+2+1=10位。重点十:微操作加节拍(大题类型)题库中对应的习题:1、某机的微指令格式若包含5个控制字段,每字段可分别激活5

28、、8、3、1、7种控制信号,在采用字段直接编码方式设计中,操作控制字段共需( )位。A、25 B、12 C、13 D、242、CPU是指( )。A、运算器 B、控制器 C、运算器和控制器 D、运算器、控制器和主存3、状态寄存器用来存放( )。A、算术运算结果 B、逻辑运算结果 C、运算类型 D、算术逻辑运算指令及测试指令的结果状态4、控制器的功能是( )。A、产生时序信号 B、从主存取出一条指令 C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令。5、指令周期是指( )A、CPU从主存取出一条指令的时间B、CPU执行一条指令的时间C、CPU

29、从主存取出一条指令加上执行这条指令的时间D、时钟周期时间6、从取指令开始到指令执行完成所需的时间,称之为( )A、时钟周期 B、机器周期 C、访存周期 D、指令周期7、由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由( )来确定A、指令周期 B、存取周期 C、间址周期 D、中断周期8、以硬连线方式构成的控制器也称为( )A、组合逻辑控制器 B、微程序控制器C、存储逻辑控制器 D、运算器9、微程序控制器的速度比硬布线控制器慢,主要是因为( )A、增加了从磁盘存储器读取微指令的时间B、增加了从主存读取微指令的时间C、增加了从指令寄存器读取微指令的时间D、增加了从控

30、制存储器读取微指令的时间10、微程序控制存储器属于( )的一部分A、主存 B、外存 C、Cache D、CPU11、微程序存放在( )A、控制存储器 B、RAM C、指令寄存器 D、内存储器12、相对于微程序控制器,硬布线控制器的特点是()A、指令执行速度慢,指令功能的修改和扩展容易B、指令执行速度慢,指令功能的修改和扩展难C、指令执行速度快,指令功能的修改和扩展容易D、指令执行速度快,指令功能的修改和扩展难13、下列不会引起流水线阻塞的是()A、数据旁路 B、数据相关 C、条件转移 D、资源冲突14、某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期,假设CPU执行了100条指令,在其执行过程中,没有发生任何流水线阻塞,此时流水线的吞吐率A、0.25109 条令/秒 B、0.97109 条指令/秒 C、1.0109 条令/秒 D、1.03109 条指令/秒15、假设指令流水线分取指、译码、执行、回写4个过程段,若有10条指令连续进入流水线无阻塞流水执行,则采用流水方式执行获得的加速比为( )。A、4 B、3.08

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1