中国民航大学微机原理与接口技术真题收录.docx
《中国民航大学微机原理与接口技术真题收录.docx》由会员分享,可在线阅读,更多相关《中国民航大学微机原理与接口技术真题收录.docx(22页珍藏版)》请在冰豆网上搜索。
中国民航大学微机原理与接口技术真题收录
第一章
一、填空题
1、86的压缩BCD码表示形式为(86H)。
2、基本的ASCII码为____8__位编码,共有_27____个字符。
3、计算机中的总线包括____地址总线__、_____数据总线____和_控制总线__________。
4、计算机系统由____硬件___系统和__软件____系统两大部分组成。
5、CPU的字长与_____数据总线___有关;寻址空间与___地址总线______有关。
6、若CPU的数据线宽度为8位,则它的字长为__8__位;地址线宽度为16位,则它的寻址空间为____216B_____。
7、计算机语言分为_低级______语言、___中级____语言和_高级_______语言。
8、计算机软件分为______系统____软件和______应用___软件两大类。
9、8位有符号二进制数为正数时,符号位b7为___183__;为负数时,符号位b7为__-73___。
10、正数的原码、反码、补码___是相同的_____;
11、目前,微型计算机的核心部件是_CPU______。
二、名词解释
微机微处理器微型计算机系统汇编语言操作系统系统软件
BIUEUASCII码BCD码
三、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、8位二进制数的补码表示范围为-127~+127。
(X)。
-128~+127
2、CPU的寻址空间与它的数据线宽度有关(X)。
3、CPU的数据线宽度越宽,它的相对运行速度越快(√)。
4、寄存器和存储器都是CPU内部的存储单元(X)。
寄存器是CPU内部的存储单元
5、十进制数456的压缩BCD码表示形式为010001010110BCD(√)。
6、-100的8位二进制数原码值为11100100B,补码值为10011100B(√)。
7、回车符CR的ASCII码值是0DH(√)。
第二章
一、填空题
1、SP是一个(16)位寄存器。
Flags是一个(16)位寄存器。
控制标志位TF的含义为:
追踪标志,当TF置为1,CPU进入单步执行方式,即每执行一条指令,产生一个单步中断请求)。
2、设某一堆栈段中当前栈顶的逻辑地址为2000H:
0200H,在弹出两个字后栈顶的物理地址是(2000H:
01FCH)。
3、设双字12345678H的起始地址是0A0000H,则此双字中12H所在单元的物理地址是(0A0003H)。
4、在8086中,每一内存单元只能有一个(物理)地址,但可以有多个(逻辑)地址。
5、判断有符号数运算是否溢出应根据(OF)标志位。
6、8086CPU中,用于区分CPU是工作在最大模式还是最小模式的引脚是(MN/MX)。
7、8086CPU中的寄存器都是(16)位的。
8、总线周期是(CPU通过总线对存储器或IO接口进行一次访问所需要的时间)
二、名词解释
指令周期逻辑地址物理地址段地址偏移地址时钟周期标志寄存器
堆栈寄存器
三、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、内存的物理地址是唯一的,每一个内存单元可存放一个16位二进制数。
(X)
每一个内存单元可存放一个8位二进制数
2、存储器是计算机系统中不可缺少的部分。
(√)
3、8086CPU为16位处理器,一次可并行传送8位或16位二进制数。
(√)
4、8086CPU的数据总线和地址总线都是20位。
(X)
5、8086CPU的BIU中包含有一个16位的地址加法器。
(X)
8086CPU的BIU中包含有一个20位的地址加法器
6、因为8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为32位。
(x)
因为8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为20位
7、8086CPU可以通过改变指令指针IP的内容来改变执行顺序。
(√)
8、8086CPU的16位标志寄存器FR中每位均有确定含义。
(X)
9、8086CPU的基本读写总线周期由4个时钟周期组成。
(√)
10、8086CPU在一个存储单元中,可存入8位数据或者16位数据。
(x)
8086CPU在一个存储单元中,可存入8位数据.
11、8086CPU允许多个逻辑段重叠或交叉。
(X)
8086CPU允许多个逻辑段重叠
12、堆栈指针SP总是指向堆栈的栈顶。
(√)
13、8086CPU从功能结构上看,其由控制器、运算器、寄存器三部分组成。
(X)
8086CPU从功能结构上看,其由执行单元和总线接口单元组成.
14、寄存器寻址比存储器寻址的运算速度快(√)
四、单项选择题
1、8086CPU引脚中区分CPU进行存储器访问还是I/O访问的控制引脚是( B )。
A、MN/MXB、M/IO C、INTRD、NMI
2、若某数据段位于存储区38000H~47FFFH,则该数据段的段地址为()。
A.38000HB.47FFFHC.3000HD.3800H
3、程序设计中所使用的地址是(A)。
A.逻辑地址B.有效地址C.物理地址D.段基址
4、标志寄存器Flags中存放两类标志,即(B)。
A.符号标志、溢出标志B.控制标志、状态标志
C.方向标志、进位标志D.零标志、奇偶标志
5、下列有关指令指针寄存器的说法中,哪一个是正确的(B)。
A.IP存放当前正在执行的指令在代码段中的偏移地址
B.IP存放下一条将要执行的指令在代码段中的偏移地址
C.IP存放当前正在执行的指令在存储器中的物理地址
D.IP存放当前正在执行的指令在存储器中的段地址
6、某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据(A)
A.80HB.50HC.100D.100H
7、8088/8086CPU从功能结构上看,是由(D)组成的。
A、控制器和运算器B、控制器和运算器
C、控制器和20位物理地址加法器
D、执行单元和总线接口单元
8、8086CPU内部具有(B)个8位寄存器。
A、4B、8C、14D、20
9、8086CPU的标志寄存器中有(D)个有效位。
A、1B、3C、6D、9
10、8086CPU对存储器采用分段管理的方法,每个存储单元均拥有(D)两种地址。
A、实地址和虚拟地址B、20位地址和16位地址
C、逻辑地址和物理地址D、段基址和偏移地址
14、8086/8088CPU中,引脚RD和WR的作用是(C)
A、CPU控制数据传输的方向B、CPU实现存储器存储操作控制
C、CPU实现读或写操作时的控制线
D、CPU实现读地址数据线分离控制
15、8086CPU中,可屏蔽中断请求的控制引脚是(C)
A、NMIB、HOLDC、INTRD、INTA
16、8086CPU可访问(C)个字端口
A、1KB、32KC、64KD、1M
17、8086/8088CPU将数据压入堆栈时,栈区指针的变化为(c)
A、SS内容改变,SP内容不变B、SS内容不变,SP内容加2
C、SS内容不变,SP内容减2D、SS和SP内都容改变
18、在以下关于8086/8088对存储器进行分段管理的叙述中,不正确的是(D)。
A、1MB内存的空间可分为若干个64KB的段
B、段的大小根据具体需要而定,最大不超过64KB
C、段的起始地址能被16整除
D、段与段之间可以交叉
三、简答题
1、找出字符串“Pentium”的ASCII码,将它们依次存入从00510H开始的字节单元中,画出它们存放的内存单元示意图。
‘P’()
‘e’(65H)
‘n’()
….
‘m’()
00510H
00511H
2、有一双字87654321H在内存中的地址为30101H,画出其在8086系统的内存中存放的情况。
21H
43H
65H
87H
30101H
3、8086的标志寄存器分为6个状态标志位和3个控制标志位,它们各自的含义和作用是什么?
第三章
一、填空题
1、若要在DEBUG下显示偏移地址为2000H单元处的指令,相应命令应为:
(
U2000H)。
2、条件转移指令JNZ的测试条件是ZF==0。
3、MOV[BP],AL指令中,目的操作数为___寄存器间接___寻址方式,对___堆栈___段的数据进行操作。
4、当采用寄存器间接寻址时,使用通用寄存器BX、DI、SI时,可以默认不写的段寄存器是___DS___
5、采用寄存器间接寻址,当使用通用寄存器BP时,可以默认不写的段寄存器是SS______。
6、条件转移指令是一种短转移,其转移范围在___-128~+127内。
7、DECBYTEPTR[DI]指令中,操作数的数据类型是___内存操作。
8、循环指令LOOPZ终止循环的条件是____CX=0或者ZF=0______。
9、将AX寄存器清0的的逻辑指令是____xorax,ax____或__andax,0_
(2)_____。
10、已知AX=0202H、CX=0003H,执行指令SARAX,CL后,寄存器AX=_0040H_____。
二、名词解释
寻址方式指令系统源操作数目的操作数
三、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、立即寻址方式只能用于源操作数。
(√)
2、DOS所有的功能子程序调用都是利用INT21H中断指令。
(X)
3、指令“MOVAX,[BP]”的源操作数的物理地址为SS*16+BP。
(√)
4、指令指针寄存器IP是不能通过指令访问的。
(√)
5、代码段寄存器CS的内容可以被压入栈区,也可以将堆栈中的数据弹出至CS中。
(X)
代码段寄存器CS的内容可以被压入栈区,不可以将堆栈中的数据弹出至CS中
6、段内转移要改变IP、CS的值。
(X)
段内转移要改变IP的值
7、CS和IP中的内容是不能通过指令随意改变的,也就是CS和IP都不能用作目的操作数。
(√)
8、不能给段寄存器直接传送立即数。
(√)
9、MOV指令执行时会影响标志位。
(X)
MOV指令执行时不会影响标志位
10、堆栈存取操作是以字节为单位的。
当堆栈存入数据时,SP减1;当从堆栈中取出数据时,SP加1。
(X)
堆栈存取操作是以字为单位的。
当堆栈存入数据时,SP减2;当从堆栈中取出数据时,SP加2。
四、选择题
1、指令MOVAX,[3070H]中源操作数的寻址方式为(A)
A、寄存器间接寻址B、立即寻址 C、直接寻址 D、变址寻址
2、指令MOV[BX],AX中(B)
A、目的操作数是寄存器操作数B、源操作数是存储器操作数
C、目的操作数是存储器操作数D、源操作数是立即操作数
3、指令MOVAX,[BP]中(B)
A、源操作数存于数据段B、源操作数存于堆栈段
C、目的操作数存于数据段D、目的操作数存于堆栈段
4、BX是(B)
A、8位通用寄存器B、16位通用寄存器
C、16位段寄存器D、16位变址寄存器
5、下面4个寄存器中,不能作为间接寻址的寄存器是(B)
A、BXB、DXC、BPD、DI
6、设SS=2000H,执行下列程序段后SP=(A)
MOVSP,2000H
MOVAX,1234H
PUSHAX
A、21FFEHB、20000HC、22000HD、22002H
7、TEST与AND的区别是(B)。
A、TEST改变目标操作数B、TEST不改变目标操作数
C、都影响标志位D、TEST不变标志位
8、完成将BX清零,并使标志位CF清零的操作,下面错误的指令是(D)
A、SUBBX,BXB、XORBX,BX
C、MOVBX,00HD、ANDBX,00H
9、设SS=2000H,下列程序段执行后,AH中的数据在内存地址为(C)
MOVSP,2000H
MOVAX,1234H
PUSHAX
A、20000HB、22000HC、21FFEHD、21FFFH
10、设BL=05H,要使BL=0AH,应执行的指令是(C)
A、NOTBLB、ANDBLC、XORBL,0FHD、ORBL,0FH
11、在8086基址加变址的寻址方式中,基址寄存器可以为(B),变址寄存器可以为(D)。
如已知BX=2000H,SI=1234H,则指令MOVAX,[BX+SI+2]的源操作在(A)中。
(1)A、AX或CXB、BX或BPC、SI或BXD、DX或DI
(2)A、BC或CXB、CX或SIC、DX或SID、SI或DI
(3)A、数据段中偏移地址为3236H的字B、数据段中偏移地址为3234H的字
C、附加段中偏移地址为3236H的字D、附加段中偏移地址为3234H的字
12、PUSH操作数;其中操作数允许为(C)。
A、立即操作数B、字节内存操作数
C、字内存操作数D、字节寄存器操作数
五、分析题
执行以下程序段后,请填写每题
MOVSP,2000H
MOVAX,0F0H
MOVSI,1234H
MOVDX,5678H
PUSHSI
POPDI
SHLDX,1
TESTAX,DX
PUSHDX
┆
(1)SP=(D);
A、2000HB、1FFFHC、2001HD、1FFEH
(2)DH内容所在存储器的偏移地址为(A);
A、1FFFHB、1FFEHC、1FFDHD、1FFCH
(3)DL内容所在存储器的偏移地址为(B);
A、1FFFHB、1FFEHC、2000HD、1FFCH
(4)AX=(C);
A、0HB、78HC、0F0HD、56H
(5)DI=(A)。
A、1234HB、5678HC、2000HD、00F0H
(6)DX=(B);
A、5678HB、0ACF0HC、2B3CHD、0ABF0H
(7)标志位ZF=(A)。
A、0B、1C、不定D、无值
第四章
一、单项选择题
1、关于指令MOV[BX],AX,以下叙述正确的是:
(C)
A、目的操作数是寄存器操作数
B、源操作数是内存操作数
C、目的操作数是内存操作数
D、源操作数是立即操作数
2、执行下列程序,设(SS)=2000H,执行后(SP)=?
MOVSP,2000H
MOVAX,1234H
PUSHAX
A.21FFEHB.20000HC.22000HD.22002H
4、汇编语言程序代码必须位于代码段中,形成代码段物理地址的寄存器对是(B)
A.SS:
SPB.CS:
IPC.DS:
BXD.CS:
BX
5、指令LOOPZ的循环执行条件是(c)
A.CX不等于0且ZF=0B.CX不等于0或ZF=0
C.CX不等于0且ZF=1D.CX不等于0或ZF=1
二、程序题
主要围绕实验、PPT中的简单例题、教材中的例题进行。
实验指导书:
实验1全部、实验2(1、3题),实验3的第1、3题,实验4的第1、3题,实验6全部;
PPT中的简单例题,要求掌握“回车符”和“换行符”的作用及功能
教材中的例题:
“例4.14”、“例4.17”、“例4.20”
试编写一程序,将地址偏移量为100H单元开始的256个单元分别写入:
00H,01H,02H,03H,…..FFH等数据统计其中正元素的个数(负元素的个数,0的个数),将统计结果送入到上述数据块之后的一个单元中;
第五章
一、名词解释
FlashROMRAMEEPROMCache
二、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、DRAM存储芯片须定期刷新,PC机中所使用的内存条由DRAM组成。
(√)
2、8086CPU对内存的访问能力由所插的内存条数目决定。
(X)
3、高速缓冲存储器Cache与CPU的速度相当。
(X)
4、在PC机中,外存储器中的存储价质仅为磁性材料(X)。
5、在PC机中,内存储器中的存储价质仅为半导体材料(√)
6、CPU访问内存的速度比访问外存的速度慢(X)。
7、存储器芯片的主要技术指示是容量、存取时间和功耗(X)。
8、RAM是英文RandomAcessMemory的缩写(√)。
9、ROM是英文ReadOnlyMemory的缩写(√)。
10、字节的英文为Byte,位的英文为bit(√)。
11、某存储芯片的字节容量为1KB,它的位容量为10Kb(X)。
12、存储容量1MB等于1000KB(X)。
13、静态RAM需要刷新电路(X)。
14、动态RAM需要刷新电路(√)。
15、相对而言,静态RAM比动态RAM的集成度高(X)。
16、相对而言,静态RAM比动态RAM的外围电路简单(X)。
18、在内存储器组织中用部分译码方式,存储器单元地址有重复地址值(√)。
19、在内存储器组织中用全译码方式,存储器单元地址有重复地址值(X)。
20、若存储芯片有1K个存储单元,它的片内地址线有10条(√)。
21、CPU的地址线为16条,可访问64K个存储单元(√)。
22、因ROM是仅读存储器,向它内部写入数据是不可能的(X)。
三、存储器扩展题(必考题,为同种类型)
1、现有2K*4位的RAM和2K*8位的ROM芯片若干,试为CPU构造一个2KB的RAM和4KB的ROM存储系统。
设该CPU的数据总线为D0-D7,地址总线为A0-A15,读写控制总线为M/IO、RD、WR。
请画出CPU与存储芯片之间的扩展连接设计图,并分析RAM和ROM的地址范围。
(配套芯片和译码器可以任意使用)
2、假设有单片8K×8位的EPROM芯片和16K×8位的SRAM芯片若干,试将它们与8088CPU相连,形成16KBROM容量和32KBRAM容量,请画出CPU和存储芯片的扩展连接图,并写出所形成的地址空间。
要求:
(1)扩展所形成的地址空间RAM占低地址空间,ROM占高地址空间,且连续;
(2)分别写出你所形成的各片ROM与RAM的地址空间
设:
8088CPU有A0-A15共16条地址线,8条数据线,对存储器的读写控制信号线是WR,RD;EPROM芯片的读信号为OE,片选信号为CE;SRAM芯片的读、写信号分别为OE和WE,片选信号为CS。
课本177页
第六章
一、填空题
1、总线带宽又称总线最大传输率,是指单位时间内总线上可传送的数据量,可用(字节数/秒,比特数/秒)表示。
(提示:
指单位)
2、总线是在模块和模块之间,设备和设备之间传送信息的一组(公用信号线)。
3、按照总线上传输信息的不同,总线可以分为数据总线、(地址总线)、(控制总线)。
4、总线位宽是指(总线上能同时传送的数据位数),用bit表示。
在总线频率一定时,总线带宽与位宽成(正)比。
(正比或反比)
5、USB总线是一种通用的(串行)总线。
6、USB总线的逻辑拓扑结构是一种分层的(星型)拓扑结构。
7、IEEE1394是一种高速(串行)I/O总线。
(并行或串行)
二、名词解释
总线总线带宽RS232CUSB总线IEEE1394
三、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、同一时刻只能有一个模块向总线发送信息,但允许多个模块同时接收总线上的信息。
(√)
2、IEEE1394总线具有即插即用功能,其既支持同步也支持异步传输方式。
((√)
3、USB总线不支持热插拔和即插即用。
(X)
4、总线性能指标中,总线位宽越宽,总线工作频率越高,总线带宽便越大。
((√)
5、在同一时刻,总线上允许多对模块间进行信息交换。
(X)
6、CPU的地址总线是双向的,即地址可以在CPU和存储器及I/O口间互相传送。
(X)
7、RS-232是一种串行总线标准,具有25根信号。
(√)
8、IEEE1394在一个端口上最多可连接128个设备。
(X)
四、单项选择题
1、以下哪类总线是单向的(B)。
A、数据总线B、地址总线C、控制总线
2、(C)总线用于微机系统内各插件板与系统板之间的连接,是微机系统中最总要的一种总线。
A、片内总线B、片总线
C、系统总线D、外总线
3、总线为完成一次数据传输需经历(c)个阶段。
A2个B3个C4个D5个
4、以下关于微机系统中采用总线结构的优点说法错误的是(D)
A、可以简化系统结构,便于系统设计制造。
B、便于接口设计。
C、便于系统扩充。
D、提高系统传输速率。
5、对USB总线,以下说法错误的是(D)
A、USB总线是一种串行总线标准。
B、支持即插即用。
C、支持热插拔。
D、最多可连接63个设备。
6、假设某CPU具有16根地址总线,则其对存储器的寻址范围为(A)
A64KBB32KBC16KBD220B
7、以下哪一种总线不是外总线(c)。
ARS-232总线BUSB总线CPCI总线DIEEE1394总线()。
第七章
一、填空题
1、8086PC机提供的输入输出指令有两条,分别为IN和OUT,其寻址方式也有两种,分别为直接寻址和(间接寻址),其中指令OUT50H,AL属于(直接寻址)。
2、CPU在执行INAL,DX指令时,M/I/O#引脚为低电平,RD#引脚为低电平WR#引脚为高电平
2、计算机系统中,CPU与外设之间数据传输方式包括:
直接传输、(查询传输)、(中断传输)、(DMA传输)。
4、查询传输是指()。
5、中断传输是指()。
6、8086CPU使用(16)根地址线对I/O端口寻址,可寻址范围为(216)字节。
7、DMA传输是指()。
8、系统对外设编址方式包括(统一编址)和(独立编址)两种.
二、名词解释
4、DMA传送
三、判断题。
请判断以下题的正误,对于“×”的请说明原因。
1、微机的几种输入/输出方式中,DMA方式利用率最高。
(√)微机的几种输入/输出方式中,DMA方式利用率最高。
()
2、CPU与I/O接口是通过三总线连接的。
(√)
3、8086CPU读写一次存储器或I/O端口操作所需要的时间称为一个基本读写总线周期。
(√)
4、8088CPU工作在最小工作模式下,当执行OUTDest,Src时,CPU的控制信号为I/O/M#=