FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx

上传人:b****6 文档编号:8182470 上传时间:2023-01-29 格式:DOCX 页数:9 大小:46.77KB
下载 相关 举报
FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx_第1页
第1页 / 共9页
FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx_第2页
第2页 / 共9页
FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx_第3页
第3页 / 共9页
FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx_第4页
第4页 / 共9页
FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx_第5页
第5页 / 共9页
点击查看更多>>
下载资源
资源描述

FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx

《FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx》由会员分享,可在线阅读,更多相关《FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx(9页珍藏版)》请在冰豆网上搜索。

FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击.docx

FPGA设计中关键问题的研究作者李刚强文章来源《电子技术应用》点击

FPGA设计中关键问题的研究

作者:

李刚强    文章来源:

《电子技术应用》    点击数:

3465    更新时间:

2003-10-28

陕西省西安电子科技大学综合业务网国家重点实验室(710071)

李刚强田斌易克初

随着FPGA(FieldProgrammableGateArray)容量、功能以及可靠性的提高,其在现代数字通信系统中的应用日渐广泛。

采用FPGA设计数字电路已经成为数字电路系统领域的主要设计方式之一[1]。

在信号的处理和整个系统的控制中,FPGA不但能大大缩减电路的体积,提高电路的稳定性,而且其先进的开发工具使整个系统的设计调试周期大大缩短[2~3]。

本文结合作者的经验和体会,指出FPGA设计中的一些难点问题,分析问题产生的原因并给出解决方案,有利于FPGA设计者少走弯路,在较短的时间内掌握FPGA设计技术。

1FPGA设计流程

FPGA设计大都采用自顶向下的设计流程,大体上分为设计说明书、设计输入、综合、功能仿真(前仿真)、逻辑实现、时序仿真(后仿真)、配置下载等七个步骤,设计流程如图1所示。

2FPGA设计的核心问题

2.1时钟设计

在任何数字电路设计中,可靠的时钟是非常关键的。

时钟一般可分为全局时钟、门控时钟和多级逻辑时钟等几种类型。

2.1.1全局时钟

全局时钟或同步时钟是最简单、可靠的时钟。

在FPGA设计中时钟的最好解决方案是:

由专用的全局时钟输入引脚驱动的单个主时钟去钟控设计中的每一个时序器件,只要有可能就应尽量在设计项目中采用全局时钟。

FPGA都具有专门的全局时钟引脚,它直接连到器件中的每一个寄存器。

在器件中,这种全局时钟能提供最短的时钟延时(数据输入到数据到达输出的时间)。

图2是全局时钟的一个实例。

 

 

 

 

2.1.2门控时钟

在许多应用中,都采用外部的全局时钟是不实际的,通常要用阵列时钟构成门控时钟。

门控时钟常常同微处理器接口有关,每当用组合函数钟控触发器时,通常都存在着门控时钟。

如果符合下述条件,门控时钟可以象全局时钟一样可靠地工作:

(1)驱动时钟的逻辑必须只包含一个"与"门或"或"门;(2)逻辑门的一个输入是实际的时钟,而该逻辑门的所有其它输入必须是地址或控制线,它们约束时钟的建立和保持时间。

当然也可以将门控时钟转换成全局时钟以改善设计项目的可靠性。

2.1.3多时钟系统

许多应用要求在同一个FPGA内采用多个时钟,比如两个异步微处理器之间的接口或微处理器和异步通信通道的接口。

由于两个时钟信号之间要求一定的建立和保持时间,所以引进了附加的定时约束条件,将某些异步信号同步化。

在许多系统中只将异步信号同步化是不够的,当系统中有两个或两个以上非同源时钟的时候,数据的建立和保持时间很难得到保证,最好的解决办法是将所有非同源时钟同步化。

使用FPGA内部的锁相环(PLL)模块是一个很好的方法。

如果不用PLL,当两个时钟的频率比是整数时,同步的方法比较简单;当两个时钟的频率比不为整数时,处理方法要复杂得多。

这时需要使用带使能端的D触发器,并引入一个高频时钟来实现。

2.1.4时钟歪斜

时钟歪斜是FPGA设计中最严重的问题之一。

电路中控制各元件同步运行的时钟源到各元件的距离相差很大,时钟歪斜就是在系统内不同元件处检测到有效的时钟跳变沿所需的时间差异。

为了保证各个元件的建立保持时间,歪斜必须足够小。

若歪斜的程度大于从一边缘敏感存储器的输出到下一级输入的延迟时间,就能使移位寄存器的数据丢失,使同步计数器输出发生错误,故必须设法消除时钟歪斜。

减少时钟歪斜的方法有以下几种:

(1)采用适当的时钟缓冲器,或者在边缘敏感器件的输出与其馈给的任何边缘敏感器件输入端之间加入一定的延迟以减小歪斜。

(2)严重的时钟歪斜往往是由于在FPGA内的时钟及其它全局控制线(如复位线)使负载过重造成的,在信号线上接一串线形缓冲器,使驱动强度逐步增大,可以消除时钟歪斜。

(3)在受时钟控制的部件之后分别接入缓冲器,并在两个缓冲器输出端之间接一平衡网络。

(4)采用FPGA内的PLL模块可以对输入时钟进行很好的分频和倍频,从而使时钟歪斜减到最低程度。

2.2毛刺信号及其消除

在组合逻辑电路中,信号要经过一系列的门电路和信号变换。

由于延迟的作用使得当输入信号发生变化时,其输出信号不能同步地跟随输入信号变化,而是经过一段过渡时间后才能达到原先所期望的状态。

这时会产生小的寄生毛刺信号,使电路产生瞬间的错误输出,造成逻辑功能的瞬时紊乱。

在FPGA内部没有分布电感和电容,无法预见的毛刺信号可通过设计电路传播,从而使电路出现错误的逻辑输出。

任何组合电路、反馈电路和计数器都可能是潜在的毛刺信号发生器。

毛刺并不是对所有输入都有危害,如触发器的D输入端,只要毛刺不出现在时钟的上升沿并满足数据的建立保持时间,就不会对系统造成危害。

而当毛刺信号成为系统的启动信号、控制信号、握手信号,触发器的清零信号(CLEAR)、预置信号(PRESET)、时钟输入信号(CLK)或锁存器的输入信号就会产生逻辑错误。

任何一点毛刺都可能使系统出错,因此消除毛刺信号是FPGA设计中的一个重要问题。

毛刺问题在电路连线上是找不出原因的,只能从逻辑设计上采取措施加以解决。

消除毛刺的一般方法有以下几种:

(1)利用冗余项消除毛刺

函数式和真值表所描述的是静态逻辑,而竞争则是从一种稳态到另一种稳态的过程。

因此竞争是动态过程,它发生在输入变量变化时。

此时,修改卡诺图,增加多余项,在卡诺图的两圆相切处增加一个圆,可以消除逻辑冒险。

但该法对于计数器型产生的毛刺是无法消除的。

(2)取样法

由于冒险出现在变量发生变化的时刻,如果待信号稳定之后加入取样脉冲,那么就只有在取样脉冲作用期间输出的信号才能有效。

这样可以避免产生的毛刺影响输出波形。

(3)吸收法

增加输出滤波,在输出端接上小电容C可以滤除毛刺,如图3所示。

但输出波形的前后沿将变坏,在对波形要求较严格时,应再加整形电路,该方法不宜在中间级使用。

 

(4)延迟办法

因为毛刺最终是由于延迟造成的,所以可以找出产生延迟的支路。

对于相对延迟小的支路,加上毛刺宽度的延迟可以消除毛刺。

但有时随着负载增加,毛刺会继续出现,因而这种方法也是有局限性的。

而且采用延迟线的方法产生延迟更会由于环境温度的变化而使系统变不可靠。

(5)锁存办法

当计数器的输出进行相"与"或相"或"时会产生毛刺。

随着计数器位数的增加,毛刺的数量和毛刺的种类也会越来越复杂。

毛刺在计数器电路输出中的仿真结果如图4所示,从图中可发现有毛刺出现。

此时,可通过在输出端加D触发器加以消除。

接D触发器后仿真结果如图5所示。

 

 

 

 

 

 

 

 

 

从图5可以看到,数据中的毛刺被明显消除。

当FPGA输出有系统内其它部分的边沿或电平敏感信号时,应在输出端寄存那些对险象敏感的组合输出。

对于异步输入,可通过增加输入寄存器确保满足状态机所要求的建立和保持时间。

对于一般情况下产生的毛刺,可以尝试用D触发器来消除。

但用D触发器消除时,有时会影响到时序,需要考虑很多问题。

所以要仔细地分析毛刺产生的来源和毛刺的性质,采用修改电路或其它办法来彻底消除。

2.3FPGA中的延时设计

当需要对电路中的某一信号作一段延时时,可在信号后串接一些"非门"或其它门电路。

但在FPGA中,开发软件会在综合设计时将这些门当作冗余逻辑去掉,达不到延时的效果。

用ALTERA公司的MAXPLUSII开发FPGA时,可以通过插入LCELL原语或调用延时线模块来产生一定的延时。

但这样形成的延时在FPGA芯片中并不稳定,会随温度等外部环境的改变而改变,这样会影响FPGA的性能。

因此,可以用高频时钟来驱动一移位寄存器,需要延时的信号作为数据输入,按所需延时正确设置移位寄存器的级数,移位寄存器的输出即为延时后的信号。

此方法产生的延时信号有误差,误差大小由高频时钟的周期来决定。

对于数据信号的延时,在输出端用数据时钟对延时后的信号重新采样,就可以消除误差。

当然,当所需延时较长时,这样做比较浪费资源。

此外,用VHDL语言进行FPGA设计时,不能用after语句来实现延时,因为目前的综合工具还不能做到如此精确的延时,即程序中的after语句不能被综合。

2.4FPGA中的同步电路设计

2.4.1同步电路与异步电路

异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。

同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。

这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。

比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。

下面介绍一下建立保持时间的问题。

建立时间(tsu)是指在触发器的时钟上升沿到来以前,数据稳定不变的时间。

如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(th)是指在触发器的时钟上升沿到来以后,数据稳定不变的时间。

如果保持时间不够,数据同样不能被打入触发器。

数据稳定传输必须满足建立时间和保持时间的要求,否则电路就会出现逻辑错误。

建立保持时间时序图如图6所示。

 

 

例如,从D触发器的Q输出端直接馈给另一触发器的D输入端时,第一个D触发器能满足建立保持时间,但是到第二个D触发器的延迟就可能不足以满足第二个触发器对保持时间的要求,此时就会出现逻辑错误,当时钟出现歪斜时错误更加严重。

解决办法是在第一个触发器Q端加一缓冲器,如图7所示。

这样就能满足第二个触发器的时序要求。

另外还可采用一个低驱动强度的源D型触发器而不加缓冲来解决,高的相对扇出有助于改进保持时间。

 

同步数字电路系统在当今是占绝对优势的,工程师常用它设计所有能想象到的数字电路,其频率可以从直流到几GHz。

同步电路与异步电路相比有以下优点:

(1)同步电路能在温度、电压、过程等参数变化的情况下保持正常的工作,而异步电路的性能通常和环境温度、工作电压以及生产过程有关。

(2)同步电路具有可移植性,易于采用新技术或更先进的技术,而异步电路很难重用和维护。

(3)同步电路能简化两个模块之间的接口,而异步电路需要握手信号或令牌标记才能确保信号的完整性。

(4)用D触发器或寄存器设计同步电路,可以消除毛刺和同步内部歪斜的数据。

而异步电路就没有这个优点,且很难进行模拟和排错,也不能得到很好的综合。

同步电路也有缺点,因为需要时序器件,它与异步电路相比将会消耗更多的逻辑门资源。

虽然异步电路速度较快且电源消耗较少,但由于现在的FPGA芯片已做到几百万门,故不必太在意这一点。

笔者建议尽量避免用异步电路而采用同步电路进行设计。

2.4.2用流水线技术提高同步电路的速度

同步电路的速度是指同步系统时钟的速度,同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间内处理的数据量就愈大。

在讨论同步电路的运行速度之前,先看看电路的数据传输模型,如图8所示

 

Tco是触发器的输入数据被时钟打入到触发器到数据到达触发器输出端的延时时间;Tdelay是组合逻辑的延时;Tsetup是D触发器的建立时间。

假设数据已被时钟打入D触发器,那么数据到达第一个触发器的Q输出端需要的延时时间是Tco,经过组合逻辑的延时时间为Tdelay,然后到达第二个触发器的D端,要希望时钟能在第二个触发器再次被稳定地打入触发器,则时钟的延迟必须大于Tco+Tdelay+Tsetup,也就是说最小的时钟周期Tmin=Tco+Tdelay+Tsetup,即最快的时钟频率Fmax=1/Tmin。

FPGA开发软件也是通过这种方法来计算系统最高运行速度Fmax。

因为Tco和Tsetup是由具体的器件工艺决定的,故设计电路时只能改变组合逻辑的延时时间Tdelay,所以说缩短触发器间组合逻辑的延时时间是提高同步电路速度的关键所在。

由于一般同步电路都大于一级锁存,而要使电路稳定工作,时钟周期必须满足最大延时要求。

故只有缩短最长延时路径,才能提高电路的工作频率。

可以将较大的组合逻辑分解为较小的N块,通过适当的方法平均分配组合逻辑,然后在中间插入触发器,并和原触发器使用相同的时钟,就可以避免在两个触发器之间出现过大的延时,消除速度瓶颈,这样可以提高电路的工作频率。

这就是所谓"流水线"技术的基本设计思想,即原设计速度受限部分用一个时钟周期实现,采用流水线技术插入触发器后,可用N个时钟周期实现,因此系统的工作速度可以加快,吞吐量加大。

注意,流水线设计会在原数据通路上加入延时,另外硬件面积也会稍有增加。

3FPGA设计应注意的其它问题

(1)所有的状态机输入,包括复位、置位信号,都要用同步信号。

所有的状态机输出都要用寄存器寄存输出。

注意在状态机设计中不要出现死锁状态。

(2)要用寄存器和触发器设计电路,尽量不要用锁存器,因它对输入信号的毛刺太敏感。

如果坚持用锁存器设计必须保证输入信号绝对没有毛刺,且满足保持时间。

(3)设计译码逻辑电路时必须十分小心,因为译码器和比较器本身会产生尖峰,容易产生毛刺,把译码器或比较器的输出直接连到时钟输入端或异步清除端,会造成严重的后果。

(4)应该尽量避免隐含RS触发器的出现。

一般要控制输出被直接反馈到输入端,采用反馈环路会出现隐含RS触发器,其对输入尖峰和假信号很敏感,输入端有任何变化都有可能使输出值立刻改变,此时易造成毛刺的产生,导致时序的严重混乱。

一旦具有隐含的RS触发器,加锁存器消除毛刺是不能解决问题的。

此时只有通过全面修改电路来从根本上解决。

(5)每一个模块中只用一个时钟,避免使用多时钟设计,同时避免使用主时钟分频后的二次时钟作为时序器件的时钟输入,因为二次时钟相对于一次时钟可能存在过大的时钟歪斜。

对所有模块的输入时钟、输入信号、输出信号都用D触发器或寄存器进行同步处理,即输出信号直接来自触发器或寄存器的输出端。

这样可以消除尖峰和毛刺信号。

不论是控制信号还是地址总线信号、数据总线信号,都要采用另外的寄存器,以使内部歪斜的数据变成同步的数据。

这些表面上看似乎无用的操作可以大大提高电路系统的性能。

(6)应该尽量避免使用延迟线,因它对工艺过程的变化极为敏感,会大大降低电路的稳定性和可靠性,并将为测试带来麻烦。

(7)大部分FPGA器件都为时钟、复位、预置等信号提供特殊的全局布线资源,要充分利用这些资源。

这样可以减少电路中的毛刺并且大大提高设计电路的性能。

(8)不要试图用HDL语言去综合RAM、ROM或FIFO等存储模块。

当前的综合工具主要用于产生逻辑电路,如需要用这些模块,直接调用或例化相应的宏单元即可。

(9)注意仿真结果和实际综合的电路的不一致性。

无论是时序电路还是异步逻辑电路,其行为与其仿真器结果都是不完全一样的。

特别是异步逻辑电路,仿真结果将会隐藏竞争冒险和毛刺现象,与实际行为相差较远。

故在FPGA设计中,对每一个逻辑门、每一行VHDL(Verilog)语言,必须完全理解,不要期望仿真器替你找到错误。

一个好的设计工程师要知道怎样通过修改设计来提高电路性能,而不把责任归咎于所使用的软件。

使用FPGA开发数字电路,可以大大缩短设计时间、减少PCB面积、提高系统的可靠性。

它的这些优点使得FPGA技术得到飞速的发展,已经在通信、电子、信号处理、工业控制等领域被广泛应用。

随着FPGA容量的增加,SoPC(对信号的处理和整个系统的控制)的应用时代即将到来。

SoPC既有嵌入处理器、I/O电路和大规模嵌入存储器,也有CPLD/FPGA,用户可以选择。

同时也可以选择PLD公司提供的FPGAIPIntellectualProperty内核。

使用IP核能保证系统级芯片的开发效率、质量,并能大大缩短产品开发时间。

因此,FPGA已成为解决系统级设计的重要选择方案之一。

本文对FPGA设计中的关键问题进行了研究,提出了设计中影响系统可靠性的主要问题和解决方案,希望对FPGA设计者有一定的参考作用。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 求职职场 > 笔试

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1