MPC8349 第3章 信号描述1.docx

上传人:b****5 文档编号:7390837 上传时间:2023-01-23 格式:DOCX 页数:51 大小:232.72KB
下载 相关 举报
MPC8349 第3章 信号描述1.docx_第1页
第1页 / 共51页
MPC8349 第3章 信号描述1.docx_第2页
第2页 / 共51页
MPC8349 第3章 信号描述1.docx_第3页
第3页 / 共51页
MPC8349 第3章 信号描述1.docx_第4页
第4页 / 共51页
MPC8349 第3章 信号描述1.docx_第5页
第5页 / 共51页
点击查看更多>>
下载资源
资源描述

MPC8349 第3章 信号描述1.docx

《MPC8349 第3章 信号描述1.docx》由会员分享,可在线阅读,更多相关《MPC8349 第3章 信号描述1.docx(51页珍藏版)》请在冰豆网上搜索。

MPC8349 第3章 信号描述1.docx

MPC8349第3章信号描述1

第三章信号描述

 

本章介绍MPC8349E的外部信号。

本章内容的组织如下:

●信号概述和提供多项功能的信号对照表,包括两个列表:

一个是根据功能部件排序的列表,另一个是按字母顺序排序的列表。

●复位配置信号的列表

●复位时输出信号状态的列表

注意

信号名上面的横线表示该信号是低有效的,例如,/IRQ_OUT(中断输出)。

低有效信号是指当它们为低电平时信号有效,当为高电平时信号无效。

非低有效,例如IRQ(中断输入),是指当它们为高电平时信号有效,当为低电平时信号无效。

 

在本文档中,所有的内部信号都用小写斜体字表示。

例如,sys_logic_clk是一个内部信号。

仅在需要了解设备的外部功能时才参考这些信号。

 

3.1信号概述

MPC8349E信号分为以下几组:

●DDR存储器接口信号

●PCI接口信号

●DUART接口信号

●I2C接口信号

●串行外围接口信号

●Ethernet管理接口信号

●TSEC1接口信号

●TSEC2接口信号

●本地总线接口信号

●USB2.0端口接口信号

●全局定时器接口信号

●PIC接口信号

●JTAG、Test、PMC和系统控制信号

●时钟信号

 

图3-1和图3-2列出了MPC8349E的外部信号和信号的分组情况。

关于标明引脚序号的引脚布局图和所有电气和机械规范的列表,请参考MPC8349E集成处理器硬件规范。

注意,本文档的每一章都提供了每一个信号的详细信息,描述了每一个信号在有效和无效时,以及信号为输入或输出时的行为。

 

图3-1.MPC8349E信号分组(1of2)

图3-2.MPC8349E信号分组(2of2)

 

下面的表格汇总了信号的功能。

表3-1汇总了按功能分组的信号,表3-2汇总了按字母顺序分组的信号。

这些表格详细说明了信号的名称、接口、(备用)复用(alternatefunction)?

功能、信号的数量,以及信号是输入信号、输出信号还是双向信号。

最后,表格给出了到说明信号功能的那些表的指针。

 

表3-1.MPC8349E按功能部件的信号参考

名称

说明

功能

部件

信号

数量

I/O

表/页

备用

功能

表/页

MDQ[0:

63]

DDR数据

DDR

64

I/O

9-3/9-5

MECC[0:

4]

DDR错误纠正码

DDR

5

I/O

9-3/9-5

MSRCID[0:

4]

9-3/9-5

MECC[5]

DDR错误纠正码

DDR

1

I/O

9-3/9-5

MDVAL

9-3/9-5

MECC[6:

7]

DDR错误纠正码

DDR

2

I/O

9-3/9-5

MDM[0:

7]

DDR数据掩码

DDR

8

O

9-3/9-5

MDM8

DDRECC数据掩码

DDR

1

O

9-3/9-5

MDQS[0:

7]

DDR数据选通

DDR

8

I/O

9-3/9-5

MDQS8

DDRECC数据选通

DDR

1

I/O

9-3/9-5

MBA[0:

2]

DDR存贮体选择?

bank

DDR

3

O

9-3/9-5

MA[0:

14]

DDR地址

DDR

15

O

9-3/9-5

/MWE

DDR写允许

DDR

1

O

9-3/9-5

/MRAS

DDR行地址选通

DDR

1

O

9-3/9-5

/MCAS

DDR列地址选通

DDR

1

O

9-3/9-5

/MCS[0:

3]

DDR片选(2/DIMM)

DDR

4

O

9-3/9-5

MCKE[0:

1]

DDR时钟允许

DDR

2

O

9-4/9-8

MCK[0:

5],/MCK[0:

5W]

DDR差分时钟(3对/DIMM)

DDR

12

O

9-4/9-8

MODT[0:

3]

DRAMOn-Die终止

DDR

4

O

9-3/9-5

MDIC[0:

1]

驱动器阻抗校准

DDR

2

I/O

9-3/9-5

/PCI1_INTA

PCI1中断输出

PCI1

1

O

13-3/13-6

IRQ_OUT

/PCI1_RESET_OUT

PCI1复位

PCI1

1

O

13-3/13-6

PCI1_AD[31:

0]

PCI1地址/数据

PCI1

32

I/O

13-3/13-6

PCI1_C//BE[3:

0]

PCI1命令/字节允许

PCI1

4

I/O

13-3/13-6

PCI1_PAR

PCI1奇偶校验

PCI1

1

13-3/13-6

/PCI1_FRAME

PCI1帧

PCI1

1

I/O

13-3/13-6

/PCI1_TRDY

PCI1目标设备就绪

PCI1

1

I/O

13-3/13-6

/PCI1_IRDY

PCI1发起者就绪

PCI1

1

I/O

13-3/13-6

/PCI1_STOP

PCI1停止

PCI1

1

I/O

13-3/13-6

/PCI1_DEVSEL

PCI1设备选择

PCI1

1

I/O

13-3/13-6

PCI1_IDSEL

PCI内部设备选择

PCI1

1

I

13-3/13-6

/PCI1_SERR

PCI1系统错误

PCI1

1

I/O

13-3/13-6

/PCI1_PERR

PCI1奇偶校验错误

PCI1

1

I/O

13-3/13-6

/PCI1_REQ[0]

PCI1请求0

PCI1

1

I/O

13-3/13-6

/PCI1_REQ[1]

PCI1请求1

PCI1

1

I

13-3/13-6

CPCI1_HS_ES

13-3/13-6

/PCI1_REQ[2:

4]

PCI1请求2–4

PCI1

3

I

13-3/13-6

/PCI_GNT[0]

PCI1准许0

PCI1

1

I/O

13-3/13-6

/PCI_GNT[1]

PCI1准许1

PCI1

1

O

13-3/13-6

CPCI1_HS_LED

13-3/13-6

/PCI_GNT[2]

PCI1准许2

PCI1

1

O

13-3/13-6

CPCI1_HS_ENUM

13-3/13-6

/PCI_GNT[3:

4]

PCI1准许3–4

PCI1

2

O

13-3/13-6

/PCI2_RESET_OUT

PCI2复位

PCI2

1

I/O

13-3/13-6

GPIO2[0]

21-1/21-2

PCI2_AD[31:

0]

PCI2地址/数据

PCI2

32

I/O

13-3/13-6

PCI1[63:

32]

13-3/13-6

PCI2_C//BE[3:

0]

PCI2命令/字节允许

PCI2

4

I/O

13-3/13-6

PCI1_C//BE[7:

4]

13-3/13-6

PCI2_PAR

PCI2奇偶校验

PCI2

1

I/O

13-3/13-6

PCI1_PAR64

13-3/13-6

/PCI2_FRAME

PCI2帧

PCI2

1

I/O

13-3/13-6

GPIO2[1]

21-1/21-2

/PCI2_TRDY

PCI2目标设备就绪

PCI2

1

I/O

13-3/13-6

GPIO2[2]

21-1/21-2

/PCI2_IRDY

PCI2发起者就绪

PCI2

1

I/O

13-3/13-6

GPIO2[3]

21-1/21-2

/PCI2_STOP

PCI2停止

PCI2

1

I/O

13-3/13-6

GPIO2[4]

21-1/21-2

/PCI2_DEVSEL

PCI2设备选择

PCI2

1

I/O

13-3/13-6

GPIO2[5]

21-1/21-2

/PCI2_SERR

PCI2系统错误

PCI2

1

I/O

13-3/13-6

/PCI1_ACK64

13-3/13-6

/PCI2_PERR

PCI2奇偶校验错误

PCI2

1

I/O

13-3/13-6

/PCI1_REQ64

13-3/13-6

/PCI2_REQ[0:

2]

PCI2请求0-2

PCI2

3

I/O

13-3/13-6

GPIO2[6:

8]

21-1/21-2

/PCI2_GNT[0:

2]

PCI2准许0–2

PCI2

3

I/O

13-3/13-6

GPIO2[9:

11]

21-1/21-2

M66EN

PCI66MHz定时开/关

PCI1/PCI2

1

I

13-3/13-6

UART_SOUT[1:

2]

DUART串行数据输出

DUART

2

O

18-2/18-4

MSRCID[0:

1]/

LSRCID[0:

1]

9-3/9-5

UART_SIN[1:

2]

DUART串行数据输入

DUART

2

I/O

18-2/18-4

MSRCID[2:

3]/

LSRCID[2:

3]

9-3/9-5

/UART_CTS[1]

DUART发送清除

DUART

1

I/O

18-2/18-4

MSRCID4/

LSRCID4

9-3/9-5

/UART_CTS[2]

DUART发送清除

DUART

1

I/O

18-2/18-4

MDVAL/

LDVAL

9-3/9-5

/UART_RTS[1:

2]

DUART发送就绪

DUART

2

O

18-2/18-4

IIC1_SDA

I2C串行数据

I2C1

1

I/O

17-2/17-4

IIC1_SCL

I2C串行时钟

I2C1

1

I/O

17-2/17-4

IIC2_SDA

I2C串行数据

I2C2

1

I/O

17-2/17-4

IIC2_SCL

I2C串行时钟

I2C2

1

I/O

17-2/17-4

SPIMOSI

SPI主设备出从设备入

SPI

1

I/O

19-2/19-7

/LCS[6]

10-2/10-6

SPIMISO

SPI主设备入从设备出

SPI

1

I/O

19-2/19-7

/LCS[7]

10-2/10-6

SPICLK

SPI时钟

SPI

1

I/O

19-2/19-7

/SPISEL

SPI从设备选择

SPI

1

I

19-2/19-7

TSEC1_COL

TSEC1冲突检测

TSEC1

1

I/O

15-1/15-9

GPIO2[20]

21-1/21-2

TSEC1_CRS

TSEC1载波侦听

TSEC1

1

I/O

15-1/15-9

GPIO2[21]

21-1/21-2

TSEC1_GTX_CLK

TSEC1发送时钟输出

TSEC1

1

O

15-1/15-9

TSEC1_RX_CLK

TSEC1接收时钟

TSEC1

1

I

15-1/15-9

TSEC1_RX_DV

TSEC1接收数据有效

TSEC1

1

I

15-1/15-9

TSEC1_RXD[7:

4]

TSEC1接收数据7–4

TSEC1

4

I/O

15-1/15-9

GPIO2[22:

25]

21-1/21-2

TSEC1_RXD[3:

0]

TSEC1接收数据3–0

TSEC1

4

I

15-1/15-9

TSEC1_RX_ER

TSEC1接收错误

TSEC1

1

I/O

15-1/15-9

GPIO2[26]

21-1/21-2

TSEC1_TX_ER

TSEC1发送错误

TSEC1

1

I/O

15-1/15-9

GPIO2[31]

21-1/21-2

TSEC1_TX_CLK

TSEC1发送时钟读入

TSEC1

1

I

15-1/15-9

TSEC1_TXD[7:

4]

TSEC1发送数据7–4

TSEC1

4

I/O

15-1/15-9

GPIO2[27:

30]

21-1/21-2

TSEC1_TXD3

TSEC1发送数据3

TSEC1

1

I/O

15-1/15-9

4-1/4-1

TSEC1_TXD[2:

0]

TSEC1发送数据2–0

TSEC1

3

O

15-1/15-9

TSEC1_TX_EN

TSEC1发送允许

TSEC1

1

O

15-1/15-9

TSEC2_COL

TSEC2冲突检测

TSEC2

1

I/O

15-1/15-9

GPIO1[21]

21-1/21-2

TSEC2_CRS

TSEC2载波侦听

TSEC2

1

I/O

15-1/15-9

GPIO1[22]

21-1/21-2

TSEC2_GTX_CLK

TSEC2发送时钟输出

TSEC2

1

O

15-1/15-9

TSEC2_RX_CLK

TSEC2接收时钟

TSEC2

1

I

15-1/15-9

TSEC2_RX_DV

TSEC2接收数据有效

TSEC2

1

I/O

15-1/15-9

GPIO1[23]

21-1/21-2

TSEC2_RXD[7:

4]

TSEC2接收数据7–4

TSEC2

4

I/O

15-1/15-9

GPIO1[26:

29]

21-1/21-2

TSEC2_RXD[3:

0]

TSEC2接收数据3–0

TSEC2

4

I/O

15-1/15-9

GPIO1[13:

16]

21-1/21-2

TSEC2_RX_ER

TSEC2接收错误

TSEC2

1

I/O

15-1/15-9

GPIO1[25]

21-1/21-2

TSEC2_TXD[7]

TSEC2发送数据7

TSEC2

1

I/O

15-1/15-9

GPIO1[31]

21-1/21-2

TSEC2_TXD[6]

TSEC2发送数据6

TSEC2

1

O

15-1/15-9

DR_TERM_SEL

16-4/16-9

TSEC2_TXD[5]

TSEC2发送数据5

TSEC2

1

O

15-1/15-9

DR_OPMODE1

16-4/16-9

TSEC2_TXD[4]

TSEC2发送数据4

TSEC2

1

O

15-1/15-9

DR_OPMODE0

16-4/16-9

TSEC2_TXD[3:

0]

TSEC2发送数据3–0

TSEC2

4

I/O

15-1/15-9

GPIO1[17:

20]

21-1/21-2

TSEC2_TX_ER

TSEC2发送错误

TSEC2

1

I/O

15-1/15-9

GPIO1[24]

21-1/21-2

TSEC2_TX_EN

TSEC2发送允许

TSEC2

1

I/O

15-1/15-9

GPIO1[12]

21-1/21-2

TSEC2_TX_CLK

TSEC2发送时钟读入

TSEC2

1

I/O

15-1/15-9

GPIO1[30]

21-1/21-2

EC_GTX_CLK125

千兆位参考时钟

TSEC1/TSEC2

1

I

EC_MDC

Ethernet管理数据时钟

Ethernet管理

1

O

EC_MDIO

Ethernet管理数据输入/输出

Ethernet管理

1

I/O

LAD[0:

31]

LBC地址/数据

LBC

32

I/O

10-2/10-6

LDP[0]

LBC数据奇偶校验0

LBC

1

I/O

10-2/10-6

/CKSTOP_OUT

4-3/4-5

LDP[1]

LBC数据奇偶校验1

LBC

1

I/O

10-2/10-6

/CKSTOP_IN

4-3/4-5

LDP[2]

LBC数据奇偶校验2

LBC

1

I/O

10-2/10-6

/LCS[4]

10-2/10-6

LDP[3]

LBC数据奇偶校验3

LBC

1

I/O

10-2/10-6

/LCS[5]

10-2/10-6

LA[27:

31]

LBC端口地址

LBC

5

O

10-2/10-6

/LCS[0:

3]

LBC片选0–3

LBC

4

O

10-2/10-6

LWE[0:

3]

LBC写允许/字节通道数据掩码/字节选择

LBC

4

O

10-2/10-6

LSDDQM[0:

3]/

/LBS[0:

3]

3-4/3-19

LBCTL

LBC数据缓冲控制

LBC

1

O

10-2/10-6

LALE

LBC地址锁存允许

LBC

1

O

10-2/10-6

LGPL0/LSDA10

SDRAM地址10/LBCUPM通用线路0

LBC

1

I/O

10-2/10-6

cfg_reset_source0

4-1/4-1

LGPL1//LSDWE

SDRAM写允许/LBC通用线路1

LBC

1

I/O

10-2/10-6

cfg_reset_source1

4-1/4-1

LGPL2//LSDRAS//LOE

LBC输出允许/SDRAMRAS/通用线路2

LBC

1

O

10-2/10-6

4-1/4-1

LGPL3//LSDCAS

LBC通用线路3/SDRAMCAS

LBC

1

I/O

I10-2/10-6

cfg_reset_source2

4-1/4-1

LGPL4//LGTA/

LUPWAIT/LPBSE

LBC通用线路4/GPCM终止访问/UPM等待/奇偶校验字节选择

LBC

1

I/O

10-2/10-6

4-1/4-1

LGPL5

LBC通用线路5

LBC

1

I/O

10-2/10-6

4-1/4-1

LCKE

LBC时钟允许

LBC

1

O

10-2/10-6

LCLK[0:

2]

LBC时钟0-2

LBC

3

O

10-2/10-6

LSYNC_OUT

LBCDLL同步输出

LBC

2

O

10-2/10-6

LSYNC_IN

LBCDLL同步输入

LBC

2

O

10-2/10-6

MPH1_D0_ENABLEN

USB主机1数据位0

USB端口1

1

I/O

16-3/16-7

DR_D0_ENABLEN

16-4/16-9

MPH1_D1_SER_TXD

USB主机1数据位1

USB端口1

1

I/O

16-3/16-7

DR_D1_SER_TXD

16-4/16-9

MPH1_D2_VMO_SE0

USB主机1数据位2

USB端口1

1

I/O

16-3/16-7

DR_D2_VMO_SE0

16-4/16-9

MPH1_D3_SPEED

USB主机1数据位3

USB端口1

1

I/O

16-3/16-7

DR_D3_SPEED

16-4/16-9

MPH1_D4_DP

USB主机1数据位4

USB端口1

1

I/O

16-3/16-7

DR_D4_DP

16-4/16-9

MPH1_D5_DM

USB主机1数据位5

USB端口1

1

I/O

16-3/16-7

DR_D5_DM

16-4/16-9

MPH1_D6_SER_RCV

USB主机1数据位6

USB端口1

1

I/O

16-3/16-7

DR_D6_SER_RCV

16-4/16-9

MPH1_D7_DRVVBUS

USB主机1数据位7

USB端口1

1

I/O

16-3/16-7

DR_D7_DRVVBUS

16-4/16-9

MPH1_NXT

USB主机1下一个数据

USB端口1

1

I

16-3/16-7

DR_SESS_VLD_NXT

16-4/16-9

MPH1_DIR_DPPULLUP

USB主机1数据总线方向

USB端口1

1

I/O

16-3/16-7

DR_XCVR_SEL_DPPULLUP

16-4/16-9

MPH1_STP_SUSPEND

USB主机1数据停止/挂起

USB端口1

1

O

16-3/16-7

DR_STP_SUSPEND

16-4/16-9

MPH1_PWRFAULT

USB主机1电源故障输入

USB端口1

1

I

16-3/16-7

DR_RX_ERROR_PWRFAULT

16-4/16-9

MPH1_PCTL0

USB主机1端口控制0

USB端口1

1

O

16-3/16-7

DR_TX_VALID_PCTL0

16-4/16-9

MPH1_PCTL1

USB主机1端口控制1

USB端口1

1

O

16-3/16-7

DR_TX_VALIDH_PCTL1

16-4/16-9

MPH1_CLK

USB主机1接口时钟

USB端口1

1

I

16-3/16-7

DR_CLK

16-3/16-7

MPH0_D0_ENABLEN

USB主机0数据位0

USB端口1

1

I/O

16-3/16-7

DR_D8_CHGVBUS

16-4/16-9

MPH0_D1_SER_TXD

USB主机0数据位1

USB端口1

1

I/

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 自然科学 > 数学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1