数字电子技术复习题.docx

上传人:b****1 文档编号:670964 上传时间:2022-10-12 格式:DOCX 页数:14 大小:190.81KB
下载 相关 举报
数字电子技术复习题.docx_第1页
第1页 / 共14页
数字电子技术复习题.docx_第2页
第2页 / 共14页
数字电子技术复习题.docx_第3页
第3页 / 共14页
数字电子技术复习题.docx_第4页
第4页 / 共14页
数字电子技术复习题.docx_第5页
第5页 / 共14页
点击查看更多>>
下载资源
资源描述

数字电子技术复习题.docx

《数字电子技术复习题.docx》由会员分享,可在线阅读,更多相关《数字电子技术复习题.docx(14页珍藏版)》请在冰豆网上搜索。

数字电子技术复习题.docx

数字电子技术复习题

一、填空题

1.二进制数10111111对应的十六进制数为BF,十进制数为191。

2.8421BCD码中的1000代表十进制数的8。

3.逻辑函数

的非函数

=

4.TTL三态输出门电路有低电平、高电平、高阻三种状态。

5.漏极开路(OD)门工作时必须外接电压和电阻,多个OD门输出端并联到一起可实现线与功能。

6.锁存器是一种对脉冲电平敏感的存储单元电路,而触发器是一种对脉冲边沿敏感的存储电路。

7.触发器有两个稳态,存储8位二进制信息要8个触发器。

8.J-K触发器的特性方程为:

9.(10110010.1011)2=(262.54)8=(B2.B)16。

10.5421BCD码中的1001代表十进制数中的6。

11.已知逻辑函数的对偶式为

+

,则它的原函数为

12.T触发器的特性方程为:

13.集电极开路(OC)门工作时必须外接电压和电阻,多个OC门输出端并联到一起可实现线与功能。

14.一个基本SR锁存器在正常工作时,不允许输入R=S=0的信号,因此它的约束条件是

15锁存器是一种对脉冲电平敏感的存储单元电路,而触发器是一种对脉冲边沿敏感的存储电路。

16.已知逻辑函数的非函数为

,则它的原函数为

二、单项选择题

1.下列信号中,(B)是数字信号。

A.交流电压B.开关状态C.交通灯状态D.无线电载波

2.以下代码中为无权码的为(B)。

A.8421BCDB.格雷码C.2421BCD码D.5421BCD

3.以下门电路中常用于总线传输的为(A)。

A.三态(TSL)门B.集电极开路(OC)门C.漏极开路(OD)门D.CMOS与非门

4.下列电路中,不属于组合逻辑电路的是(C)。

A.译码器B.全加器C.寄存器D.编码器

5.对于T触发器,欲使新态Qn+1=

,应使输入T=(C)。

A.0B.QC.1D.

6.对于D触发器,若D=

,则可完成(D)触发器的逻辑功能。

A.SRB.JKC.TD.

7.把一个二进制计数器与一个九进制计数器串联可得到(D)进制计数器。

A.2B.11C.9D.18

8.一个五位的二进制加法计数器,由00000状态开始,问经过170个输入脉冲后,此计数器的状态为。

A)00111B)00101C)01000D)01010

9.下列信号中,(B)是数字信号。

A.交流电压B.开关状态C.交通灯状态D.无线电载波

10.十进制数24用8421BCD码表示为(B)。

A.10100B.00100100C.100100D.10100

11.以下门电路中常用于总线传输的为(A)。

A.三态(TSL)门B.集电极开路(OC)门C.漏极开路(OD)门D.CMOS与非门

12.下列电路中,不属于组合逻辑电路的是(C)。

A译码器B全加器C寄存器D编码器

13.N个触发器可以构成能寄存(B)位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N

14.对于JK触发器,欲使新态Qn+1=

,应使输入J=K=(C)。

A.0B.QC.1D.

15.若要设计一个脉冲序列为1101001010的序列脉冲发生器,应选用(D)个触发器。

A.2B.3C.4D.10

16.一个五位的二进制加法计数器,由00000状态开始,问经过172个输入脉冲后,此计数器的状态为。

A)00111B)00101C)01000D)01100

三、判断题(正确打√,错误的打×)

1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

(√)

2.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

(×)

3.由逻辑门构成的电路一定是组合逻辑电路。

(×)

4.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

(√)

5.由或非门构成的基本SR锁存器,当R=S=0时,触发器的状态为不定。

(×)

6.触发器有两个稳定状态:

Q=1称为“1”状态;Q=0称为“0”状态。

(√)

7.对JK触发器,在时钟信号CP为高电平期间,当J=K=1时,状态会翻转一次。

(×)

8.二进制异步加计数器若用上升沿触发的D触发器组成,则应将低位触发器的

端与相邻高一位触发器的时钟信号CP相连。

(√)

9.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

(√)

10.逻辑函数F=

+B+

D的反函数

=A

(C+

)。

(√)

11.用数据选择器可实现时序逻辑电路。

(×)

12.编码与译码是互逆的过程。

(√)

13.格雷码具有任何相邻码只有一位码元不同的特性。

(√)

14.用数据选择器可实现时序逻辑电路。

(×)

15.一个最简的逻辑电路设计方案就是一个最佳的方案。

(√)

16.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

(√)

17.SR锁存器的约束条件RS=0表示不允许出现R=S=1的输入。

(√)

18.触发器有两个稳定状态:

Q=1称为“1”状态;Q=0称为“0”状态。

(√)

19.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。

(×)

20.二进制异步加计数器若用下降沿触发的D触发器组成,则应将低位触发器的

端与相邻高一位触发器的时钟信号CP相连。

(×)

21.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

(×)

22.编码与译码是互逆的过程。

(√)

23.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。

(√)

24.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。

(×)

四、化简题

1.用卡诺图化简法化简逻辑函数L(A,B,C,D)=∑m(0,2,5,7,8,10,13,15),写出其最简与-或表达式及最简或-与表达式。

解:

(1)由L画出卡诺图,如下图所示。

……3’

(2)画包围圈合并最小项,得最简与-或表达式

……3’

由最简与-或表达式,可得最简或-与表达式为

……2’

2.分别用卡诺图法的圈“1”法和圈“0”法化简下列逻辑函数:

L(A,B,C,D)=∑m(0~3,5~11,13~15)

解:

由L画出卡诺图,如图题4.1(a)所示。

……2’

(1)用圈“1”法化简,如图题4.1(b)所示,可得

……3’

(2)用圈“0”法化简,如图题4.1(c)所示,可得

求非

……3’

两种方法化简结果相同。

(a)

(b)

(c)

图题4.1

五、分析设计题

1.试用一片74HC138和适当的逻辑门实现函数实现函数

解:

逻辑表达式可以化为

,令

……2’

……4’

则将B、C、D分别接74HC138的地址输入端A2、A1、A0,将A接74HC138的使能输入端E3,在译码器输出端加一个与非门,即可实现逻辑函数L,逻辑图如图题5.1所示。

图题5.1

……4’

2.试分析图题5.2所示逻辑电路的功能。

图题5.2

解:

(1)根据逻辑图写出输出函数的逻辑表达式

……2’

……2’

(2)列写真值表

A

B

Ci-1

S

Ci

0

0

0

0

0

0

0

1

1

0

0

1

0

1

0

0

1

1

0

1

1

0

0

1

0

1

0

1

0

1

1

1

0

0

1

1

1

1

1

1

……4’

(3)确定逻辑功能

由真值表可知,该组合逻辑电路完成的是一位全加器的功能,S是和,Ci是向高位的进位。

……2’

3.分析图题5.3所示时序电路:

(1)试问它为同步时序电路还是异步时序电路?

(2)请画出其状态表和状态图。

图题5.3

解:

(1)该电路是由两个T触发器组成的同步时序电路。

……2’

(2)①根据电路列出三个方程组

输出方程组:

Y=AQ1Q0

激励方程组:

T0=A

T1=AQ0

状态方程组:

将激励方程组代入T触发器的特性方程

……2’

②根据状态方程组和输出方程列出状态表

……3’

③画出状态图

……3’

4.试用74LVC161设计一个计数器,其计数状态为自然二进制数1001~1111。

解:

由题意可知,该计数器共有7个状态,为7进制计数器。

……2’

由于74LVC161为具有异步清零和同步置数功能的集成计数器,根据题意可采用同步置数法来设计该计数器,其逻辑电路图如下。

……3’

……5’

5.试用8选1数据选择器74HC151产生逻辑函数

解:

把所给的函数式变换成最小项表达式

……2’

将上式变换成如下形式

显然,上式中D3、D5、D6、D7都应该等于1,而式中没有出现的最小项m0、m1、m2、m4都应该等于0,并将使能端接低电平。

……4’

由此可画出其逻辑电路图,如图题5.1所示。

……4’

图题5.1

6.分析图题5.2所示组合逻辑电路的逻辑功能。

图题5.2

解:

(1)根据逻辑电路可写出各输出端的逻辑表达式,并进行化简和变换。

……6’

(2)列写真值表,如下表所示。

……2’

真值表

(3)确定逻辑功能。

分析真值表可知,输出最高位X与输入最高位A相同。

当A为0时,输出Y、Z分别与对应的输入B、C相同;而当A为1时,输出Y、Z分别由对应的输入B、C取反。

因此,这个电路逻辑功能是对输入的二进制码求反码。

最高位为符号位,0表示正数,1表示负数,正数的反码与原码相同;负数的数值部分是在原码的基础上逐位求反。

……2’

7.分析图题5.3所示时序电路:

(1)试问它为同步时序电路还是异步时序电路?

(2)请画出其状态表和状态图。

图题5.3

解:

(1)由于逻辑图中各触发器使用共同的时钟CP,故它是同步时序逻辑电路。

……1’

(2)a)根据电路列出逻辑方程组:

……3’

输出方程组:

Z0=Q0,Z1=Q1,Z2=Q2

激励方程组:

将激励方程代入D触发器的特性方程

,得状态方程

b)列出状态转换表……3’

根据状态方程,可列出状态转换表如下。

c)画出状态转换图……3’

根据状态表,可画出其状态图如下。

 

8.试用74LVC161设计一个计数器,其计数状态为自然二进制数0010~1000。

解:

74LVC161为具有同步置数和异步清零功能的16进制集成计数器,依题意,可借助74LVC161的同步置数功能来设计该计数器。

……2’

具体来说,即将计数器的预置数据输入端D3、D2、D1和D0接成初始状态0010,当计数器计数到状态1000时,由该状态译码产生一个同步置数信号反馈到74LVC161的同步置数端

,则在下一个CP时钟作用后,计数器就会把预置数据输入端D3、D2、D1和D0的状态0010置入计数器。

预置控制信号消失后,计数器就从被置入的状态开始重新计数。

其逻辑电路图如图题5.4所示。

图题5.4

……8’

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 商务科技

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1