计算机硬件技术基础实验主机性能测试.docx

上传人:b****6 文档编号:6631966 上传时间:2023-01-08 格式:DOCX 页数:8 大小:562.85KB
下载 相关 举报
计算机硬件技术基础实验主机性能测试.docx_第1页
第1页 / 共8页
计算机硬件技术基础实验主机性能测试.docx_第2页
第2页 / 共8页
计算机硬件技术基础实验主机性能测试.docx_第3页
第3页 / 共8页
计算机硬件技术基础实验主机性能测试.docx_第4页
第4页 / 共8页
计算机硬件技术基础实验主机性能测试.docx_第5页
第5页 / 共8页
点击查看更多>>
下载资源
资源描述

计算机硬件技术基础实验主机性能测试.docx

《计算机硬件技术基础实验主机性能测试.docx》由会员分享,可在线阅读,更多相关《计算机硬件技术基础实验主机性能测试.docx(8页珍藏版)》请在冰豆网上搜索。

计算机硬件技术基础实验主机性能测试.docx

计算机硬件技术基础实验主机性能测试

计算机硬件技术基础课程实验报告

实验题目:

主机性能测试

实验人:

班级:

学号:

姓名:

实验地点:

目录

1、TOC\o"1-3"\h\z\u实验目的:

掌握计算机主机系统硬件信息的测试方法,了解所测得的数据的含义;学习系统性能的测试方法,以及对测试结果的理解。

III

2、实验内容:

通过测试软件检测一台计算机的处理器、Cache和RAM的主要参数,并简要说明测试结果;通过测试软件测试计算机的处理器和存储器性能,并简要说明测试项目和测试结果。

III

3、实验过程:

III

(1)使用CPU-Z检测以下CPU和系统参数:

CPU型号、封装形式、内核电压、核心数目、超线程支持、扩展指令集支持、CPU内核时钟频率、处理器总线时钟频率。

III

●实验结果:

IV

(2)使用EVEREST的性能测试项目测试处理器的定点和浮点处理速度:

选择性能测试中的定点测试CPUQueen和浮点测试FPUJulia项目获得性能得分,说明每一个测试项目都是用了那些指令集;V

●实验结果:

VI

(3)使用CPU-Z检测计算机的Cache的级数,各级Cache的容量以及各级Cache的组相联度。

简要说明Cache的组相连度的概念。

VII

●实验结果:

VII

(4)使用CPU-Z检测计算机存储器参数:

包括存储器类型、通道数(单通道/双通道)和存储器工作频率。

VIII

●实验结果:

VIII

(5)使用PCWizard软件的MemoryGlobalBenchmark项目测试存储器总体性能:

总体性能测试体现了存储器和Cache结合的性能,结合Cache参数说明测试结果曲线含义。

IX

●实验结果:

X

1、实验目的:

掌握计算机主机系统硬件信息的测试方法,了解所测得的数据的含义;学习系统性能的测试方法,以及对测试结果的理解。

2、实验内容:

通过测试软件检测一台计算机的处理器、Cache和RAM的主要参数,并简要说明测试结果;通过测试软件测试计算机的处理器和存储器性能,并简要说明测试项目和测试结果。

3、实验过程:

(1)使用CPU-Z检测以下CPU和系统参数:

CPU型号、封装形式、内核电压、核心数目、超线程支持、扩展指令集支持、CPU内核时钟频率、处理器总线时钟频率。

●实验结果:

1、CPU型号:

AMDA6-3430MX

2、封装形式:

SocketFS1(905)

3、内核电压:

0.925V

4、核心数目:

4

5、超线程支持:

不支持

6、扩展指令集支持:

MMX(+),3DNow!

(+),SSE(1,2,3,4A),x86-64,AMD-V

7、CPU内核时钟频率:

953.47MHz

8、处理器总线时钟频率:

119.2MHz

(2)使用EVEREST的性能测试项目测试处理器的定点和浮点处理速度:

选择性能测试中的定点测试CPUQueen和浮点测试FPUJulia项目获得性能得分,说明每一个测试项目都是用了那些指令集;

●实验结果:

CPUQueen得分14228;CPUQueen是测试CPU的分支预测能力,以及预测错误时所造成的效能影响。

使用了x86-64,AMD-V。

FPUJulia得分4923;FPUJulia是利用朱利亚碎形几何运算,来评估CPU的单精度(32bit)浮点运算能力,使用了SSE单元指令集。

 

(3)使用CPU-Z检测计算机的Cache的级数,各级Cache的容量以及各级Cache的组相联度。

简要说明Cache的组相连度的概念。

●实验结果:

该计算机含二级Cache; 

L1 Cache容量128KB,其中Data Cache容量64KB,Code Cache容量64KB; 

L2 Cache 容量1024KB;L1 Data Cache 为2路组相连,L1 Code Cache为2路组相连;L2 Cache 为16路组相连。

Cache的组相连度的概念:

Cache组相连度即一个数据块从主存调入Cache时,Cache中可用于存放该数据块的位置的个数。

组相连度越高,Cache的空间利用率就越高。

(4)使用CPU-Z检测计算机存储器参数:

包括存储器类型、通道数(单通道/双通道)和存储器工作频率。

●实验结果:

存储器类型:

DDR3

通道数:

单通道

存储器工作频率:

673.0MHz

(5)使用PCWizard软件的MemoryGlobalBenchmark项目测试存储器总体性能:

总体性能测试体现了存储器和Cache结合的性能,结合Cache参数说明测试结果曲线含义。

●实验结果:

测试结果曲线含义:

横坐标为传输块尺寸,已知L1Cache容量128KB,可以看出数据块大小与cache大小相等时速度最快得分最高,说明此时储存器和cache结合最好,当数据块大于128kb时速度变慢,当数据块大于16MB,性能接近无Cache存储性能。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 其它

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1