单片机结题报告.docx

上传人:b****5 文档编号:5711098 上传时间:2022-12-31 格式:DOCX 页数:9 大小:278.54KB
下载 相关 举报
单片机结题报告.docx_第1页
第1页 / 共9页
单片机结题报告.docx_第2页
第2页 / 共9页
单片机结题报告.docx_第3页
第3页 / 共9页
单片机结题报告.docx_第4页
第4页 / 共9页
单片机结题报告.docx_第5页
第5页 / 共9页
点击查看更多>>
下载资源
资源描述

单片机结题报告.docx

《单片机结题报告.docx》由会员分享,可在线阅读,更多相关《单片机结题报告.docx(9页珍藏版)》请在冰豆网上搜索。

单片机结题报告.docx

单片机结题报告

序号:

单片机原理及应用

结题报告

 

姓名:

学号:

学院:

专业:

 

2010学年秋季学期

 

摘要

单片微型计算机是指多个微型计算机集成在一个芯片上,也就是把组成微型计算机的各种功能部件(中央处理器、随机存储器、只读存储器、基本输入/输出接口电路、定时器/计数器等)都制作在一块集成芯片上,构成一个完整的微型计算机,从而实现微型计算机的基本功能。

主要应用于居主流的MCS-51系列单片机上。

AT89C51是一种带4K字节闪存可编程可擦除只读存储器(FPEROM—FlashProgrammableandErasableReadOnlyMemory)的低电压、高性能CMOS8位微处理器,即单片机。

AT89C2051是一种带2K字节闪存可编程可擦除只读存储器的单片机。

单片机的可擦除只读存储器可以反复擦除1000次。

该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。

 

ATMEL的AT89S51是一种高效微控制器,将多功能8位CPU和闪烁存储器组合在单个芯片中,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。

AT89C51的芯片引脚图如下:

图1.1AT89C51引脚图

各引脚的说明和功能分析如下:

VCC:

供电电压。

GND:

接地。

   

P0口:

P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。

当P1口的管脚第一次写1时,被定义为高阻输入。

P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。

在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。

P1口:

P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。

P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。

在FLASH编程和校验时,P1口作为第八位地址接收。

P2口:

P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。

并因此作为输入时,P2口的管脚被外部拉低,将输出电流。

这是由于内部上拉的缘故。

P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。

在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。

P2口在FLASH编程和校验时接收高八位地址信号和控制信号。

    

P3口:

P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。

当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。

作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。

RST:

复位输入。

当振荡器复位器件时,要保持RST脚两个机器周期的高电平时当8051通电,时钟电路开始工作,在RESET引脚上出现24个时钟周期以上的高电平,系统即初始复位。

初始化后,程序计数器PC指向0000H,P0-P3输出口全部为高电平,堆栈指钟写入07H,其它专用寄存器被清“0”。

RESET由高电平下降为低电平后,系统即从0000H地址开始执行程序。

然而,初始复位不改变RAM(包括工作寄存器R0-R7)的状态,

特殊功能寄存器

初始态

特殊功能寄存器

初始态

ACC

00H

B

00H

PSW

00H

SP

07H

DPH

00H

TH0

00H

DPL

00H

TL0

00H

IP

xxx00000B

TH1

00H

IE

0xx00000B

TL1

00H

TMOD

00H

TCON

00H

SCON

xxxxxxxxB

SBUF

00H

P0-P3

1111111B

PCON

0xxxxxxxB

8051的初始态(4-2-2)

ALE/PROG:

当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。

在FLASH编程期间,此引脚用于输入编程脉冲。

在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。

因此它可用作对外部输出的脉冲或用于定时目的。

然而要注意的是:

每当用作外部数据存储器时,将跳过一个ALE脉冲。

如想禁止ALE的输出可在SFR8EH地址上置0。

此时,ALE只有在执行MOVX,MOVC指令是ALE才起作用。

另外,该引脚被略微拉高。

如果微处理器在外部执行状态ALE禁止,置位无效。

PSEN:

外部程序存储器的选通信号。

在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。

但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。

EA/VPP:

当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。

注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。

在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。

    

XTAL1:

反向振荡放大器的输入及内部时钟工作电路的输入。

    

XTAL2:

来自反向振荡器的输出。

振荡器特性:

XTAL1和XTAL2分别为反向放大器的输入和输出。

该反向放大器可以配置为片内振荡器。

石晶振荡和陶瓷振荡均可采用。

如采用外部时钟源驱动器件,XTAL2应不接。

有余输入至内部时钟信号要通过一个二分频触发器,因此对外部时钟信号的脉宽无任何要求,但必须保证脉冲的高低电平要求的宽度。

芯片擦除:

整个PEROM阵列和三个锁定位的电擦除可通过正确的控制信号组合,并保持ALE管脚处于低电平10ms来完成。

在芯片擦操作中,代码阵列全被写“1”且在任何非空存储字节被重复编程以前,该操作必须被执行。

此外,AT89C51设有稳态逻辑,可以在低到零频率的条件下静态逻辑,支持两种软件可选的掉电模式。

在闲置模式下,CPU停止工作。

但RAM,定时器,计数器,串口和中断系统仍在工作。

在掉电模式下,保存RAM的内容并且冻结振荡器,禁止所用其他芯片功能,直到下一个硬件复位为止。

 

优先级中断控制实验

中断概念:

中断是指通过硬件来改变CPU的运行方向。

计算机在执行程序的过程中,外部设备向CPU发出中断请求信号,要求CPU暂停中断当前程序的执行而转去执行相应的处理程序,待处理程序执行完毕后,再来继续执行原来被中断的程序。

中断服务程序:

CPU响应中断后,专区执行相应的处理程序,该处理程序通常称之为中断服务程序。

主程序:

原来运行的程序称为主程序。

断点:

主程序被断开的位置或地址称为断点。

中断源:

引起中断的原因,或能发出中断申请的来源,称为中断源。

中断请求:

中断源要求服务的请求称为中断请求。

 

实验效果图

 

C语言源程序

#include

voiddelayms(unsignedint);

unsignedchartable[]=

{0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90};

voiddelayms(unsignedintxms)

{

unsignedinti,j;

for(i=xms;i>0;i--)

for(j=114;j>0;j--);

}

voidint_0()interrupt0

{

unsignedinti;

for(i=0;i<10;i++)

{

P1=table[i];

delayms(300);

}

P1=0xff;

}

voidint_2()interrupt2

{

unsignedchari,j,w;

P2=0xff;

for(j=0;j<3;j++)

{

w=0x01;

for(i=0;i<8;i++)

{

P0=~w;

w<<=1;

delayms(200);

}

}

}

voidmain()

{

EA=1;EX0=1;EX1=1;

IT0=1;IT1=1;

PX0=1;

while

(1)

{

P2=0x00

delayms(200)

P2=0xff;

delayms(200);

}

}

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 动物植物

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1