北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx

上传人:b****3 文档编号:4141094 上传时间:2022-11-28 格式:DOCX 页数:9 大小:167.74KB
下载 相关 举报
北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx_第1页
第1页 / 共9页
北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx_第2页
第2页 / 共9页
北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx_第3页
第3页 / 共9页
北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx_第4页
第4页 / 共9页
北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx_第5页
第5页 / 共9页
点击查看更多>>
下载资源
资源描述

北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx

《北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx》由会员分享,可在线阅读,更多相关《北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx(9页珍藏版)》请在冰豆网上搜索。

北理工《数字电子技术》期末考试精选题汇总含答案解析05.docx

北理工《数字电子技术》期末考试精选题汇总含答案解析05

《数字电子技术》课程考核复习提纲

一、考题类型及比例

1、类型

a)判断题

b)选择题和填空题

c)一般计算题

d)综合计算题

2、在各章、节所占的比例

a)数制转换、BCD码、补码、反码函数化简(20分)

b)组合电路的分析(15分)

c)组合电路的设计(20分)

d)触发器功能的转换(10分)

e)时序电路的分析(15分)

f)时序电路的设计(20分)

二、主要考试范围

1、数制和编码

a)数制间的转换;

b)数的补码及计算;

2、逻辑代数基础

a)逻辑变量和三种基本运算;

b)逻辑代数的运算规律;

c)逻辑函数的两种标准形式;

d)逻辑函数的代数化简法;

e)逻辑函数的卡诺图化简法;

f)非完全描述逻辑函数的化简;

g)逻辑函数描述方法之间的转换。

3、集成逻辑门

a)TTL与非门;

b)OC门;

c)三态门;

4、组合逻辑电路

a)编码器和译码器;

b)数据选择器和数据分配器;

c)数值比较器;

d)加法器;

e)组合逻辑电路的分析;

f)组合逻辑电路的设计。

5、触发器

a)时钟控制的RS触发器;

b)JK触发器;

c)D触发器;

d)T和T’触发器;

e)触发器逻辑功能的转换。

6、时序逻辑电路

a)数码寄存器和移位寄存器;

b)计数器;

c)同步计数器的分析与设计;

d)异步计数器的分析与设计;

e)用计数器实现任意模计数和分频;

f)移存型计数器;

g)顺序脉冲发生器;

h)移存型序列信号发生器;

i)计数型序列信号发生器;

j)同步时序逻辑电路的分析与设计;

三、模拟考题

(1)、填空、问答及基本计算题

1.(59)10=(11101)2=(73)8=(3B)16

2.(6A)16=(106)10=(000100000110)8421BCD=(010000111001)余3

3.(10101)2=(11111)格雷

4.逻辑代数中的对偶规则是什么?

试用文字和表达式分别描述。

答:

如果两个函数相等,则它们的对偶函数也相等。

5.简述单稳态触发器的三个显著特点。

答:

电路只有一个稳定状态;

只有当外加触发信号后,电路才能翻转到另外一个暂稳状态;但随着时间的推移,将从暂稳态自动回到稳态。

暂稳态持续的时间由电路参数决定。

6.一般的TTL“与非”门,其输出端不能(不能直接),而OC门则能实现(线与)功能。

7.下图1-1示电路的接法是否正确?

若不正确,请改正图1-1中的错误,并使之满足输出函数F的表达式。

 

答:

不正确,该成如下图:

 

8.施密特触发器其本质是(是一种门电路)。

9.请将图1-2所示的D触发器转换为T触发器,可直接在图1-2上连线。

答:

用一根导线将D与

端相连。

图1-2

10.简述TTL“与非”门输出接CMOS“与非”门时,需注意什么问题?

答:

TTL与CMOS之间的电平配合。

 

二.试用K图法化简逻辑函数

要求:

1、画出四变量的卡诺图;2、正确将逻辑函数填入卡诺图中;3、求出最简表达式。

(该题15分)

 

CDAB

00

01

11

10

00

1

1

1

01

1

11

1

10

1

1

1

三、试用加法器74LS283设计一个代码转换电路,将BCD代码的8421码转成余3码。

解:

以8421码为输入,余3码为输出,列代码转换真值表:

因为,余3码是将8421码加3,两个余3码相加时余6。

可知:

用一片四位加法器74LS283便可接成所要求的代码转换电路。

代码转换真值表

输入

输出

DCBA

Y3Y2Y1Y0

0000

0011

0001

0100

0010

0101

0011

0110

0100

0111

0101

1000

0110

1001

0111

1010

1000

1011

1001

1100

代码转换电路逻辑图

 

四.(12分)试用一片T4290设计8421码复位法7进制计数器。

答:

电路图的连接如下图,采用“与非”门,用脉冲反馈法。

 

 

五.分析下图所示电路,设输入X2、X1的序列为:

X2:

101010011010

X1:

111000110001

且触发器初态为0,求相应的输出序列Z。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 小学教育 > 语文

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1