)
CPU执行
A.
ANDAL,0FH
B.
ANDAL,0FOH
C.
ORAL,0FH
D.
ORAL0FOH
4.下列
MOV指令中,
不正确的指令是()。
A.
MOVAX,BX
B.
MOVAX,[BX]
C.
MOVAX,CX
D.
MOVAX,[CX]
3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。
5.中断指令INT17H的中断服务程序的入口地址放在中断向量表地址始的4个存贮单元。
)开
A.
00017H
B.00068H
C.0005CH
D.0005EH
6.条件转移指令
JNE的条件是(
)。
A.
CF=0
B.CF=1
C.ZF=0
D.ZF=1
7.在8086/8088CPU中,一个最基本的总线读写周期由(成,在T1状态,CPU往总线上发
(2)信息。
1)时钟周期
(T状态)组
⑴A.1个B.2个C.4个D.6个
⑵A.数据B.地址C.状态D.其它
8.8086有两种工作模式,最小模式的特点是
(1),最大模式的特点是
(2)。
⑴A.CPU提供全部控制信号B.由编程进行模式设定
C.不需要8286收发器D.需要总线控制器8288
⑵A.M/引脚可直接引用B.由编程进行模式设定
C.需要总线控制器8288D.适用于单一处理机系统
9.
在8086微机系统的RAM存储单元器0000H:
002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是()。
11.8086系统中存储器地址空间为
A.OFBAFCPFDCF
1M,而在进行I/O读写是,有效的地址线是()
A.高16位B.低16位C.高8位D.低8位
12.8086CPU中段寄存器用来存放()
A.存储器的物理地址B.存储器的逻辑地址
C.存储器的段基值D.存储器的起始地址
13.8259A可编程中断控制器的中断服务寄存器ISR用于()
A.记忆正在处理中的中断B.存放从外设来的中断请求信号
C.允许向CPU发中断请求D.禁止向CPU发中断请求
14.8253可编程定时/计数器的计数围是()
A.0-255B.1-256C.0-65535D.1-65536
15.在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC[BX]指令需要的总线周期数为()
A.0B.1C.2D.3
16.8086中,()组寄存器都可以用来实现对存储器的寻址。
A.AX,SI,DI,BXB.BP,BX,CX,DXC.SI,DI,BP,BXD.BX,CX,
SI,DI
17.微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可屏蔽中断请求线INTR上,最多可扩展为()级外部硬中断。
A.32B.29C.28D.24
18.在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是()
A.汇编指令B.伪指令C.机器指令D.宏指令
19.
8kX8RAM芯片构成的,该芯片要
连接到64000h-6FFFFh地址围上的存储器是用
()片。
A.8片B.6片C.10片D.12片
20.8086/8088指令OUT80H,AL表示()
A.将80H送给ALB.将80H端口的容送给AL
C.将AL的容送给80H端口D.将AL容送给80H存单元
二.改错(若有错,请指出错误并说明原因)
1.堆栈操作应满足先进先出原则。
()
2.CPU在未执行完当前指令的情况下,就可响应可屏蔽中断请求。
()
3.8086CPU标志寄存器共有16位,每一位都有含义。
()
4.条件转移指令只能用于段直接短转移。
()
5.控制器的基本功能是:
由程序计数器PC控制程序的有序运行,并完成各种算术逻辑运算。
()
6.在8259A级连系统中,作为主片的8259A的某些IR引脚连接从片,同时也可以在
另一些IR引脚上直接连接外设的中断请求信号端。
()
7.8086的中断分为可屏蔽中断和不可屏蔽中断两种。
()
8.串行接口中“串行”的含意仅指接口与外设之间的数据交换是串行的,而接口与CPU
之间的数据交换仍是并行的。
9.字长一定的情况下,原码、反码和补码所能表示的二进制真值围是相同的。
()
10.所有进位计数制,其整数部分最低位的位权都是1()
三、填空题
1.某存贮器单元的实际地址为2BC60H,该单元在段地址为2AFOH中的偏移地址是
2.8086CPU复位后,寄存器中的值将进入初始态,问(CS)=,
(IP)=,(DS)=。
3.8086/8088CPU部结构按功能分为两部分,即和。
4.CPU对外设进行数据传送的方式有几种,即,,或
。
5.CPU从主存取一条指令并执行该指令的时间称为,它通常用若干个
来表示,而后者又包含有若干个。
6.8086/8088CPU提供了接受外部中断请求信号的引脚是
和。
7.-128的补码是
8.填入适当指令,使下面程序实现用移位、传送、加法指令完成(AX)与10相乘运算:
SHLAX,
MOVDX,AX
MOVCL,
SHLAX,CL
ADD
9.时序控制方式有同步方式和
10.大部分DMAC都拥有单字节传送,传送,和成组传送方式
4.阅读程序并回答问题
1、已知:
(AX)=2233H,(BX)=5566H,执行了下面的程序段后,(AX)=,
(BX)=.
CMPAX,BX
JGNEXT
XCHGAX,BX
NEXT:
NEGAX
2、已知:
(AX)=6666H,(BX)=0FF00H,(CF)=0。
在执行下面程序段后:
(AX)=,(BX)=,(CF)=.
MOVAX,5555H
ANDAX,BX
XORAX,AX
NOTBX
五、综合应用
1.8255A接口电路如图所示。
已知8255A控制字寄存器的端口地址为103H,编写8255A初始化程序和循环彩灯控制程序。
初始时D0亮,其余不亮,D0亮一秒后移位一次,D1亮,其余不亮,以此类推每隔一秒移位一次,每移位8次为一个循环.共循环8次。
要求
用汇编语言写出满足上述要求的程序段(已知一个延时1秒的子程序入口地址为
DELAY1S)。
2•已知存储器地址空间分配、RAM芯片(4KX4)、如图所示,请完成如下任务:
(1)图所示RAM芯片有几根地址线?
几根数据线?
用该RAM芯片构成图中所示存储器地址空间分配,共需要几个芯片?
共分几个芯片组?
(2)设CPU的地址总线为20位,数据总线8位,画出这些芯片按图所示的地址空间构成的RAM存储器极其与CPU间的连接图(包括3-8译码器构成的片选8译码电路)。
I
1
0000H
11
IRAM1||
!
CS
11
ITG1
1
Y0!
1
I-
IA11
I
―I!
G2a
Y1!
卜
2000H
卜h
.I
I
―I!
G2b
I
1
1
空|.
|.|
|.|
IRAM(4K<
I
I
4)
II
I.I
I.I
1
1
6000H
卜h
tIA0
I
I
.I
1
RAM2|
I
I
I
I
1
I-
I!
WE
I
TC
I
7000H|F|
I-HBI
1空丨
11
—IAY7!
卜
11
11
ID3-D0
1
III
11
J
RAM芯片
微型计算机原理与接口技术综合测试题二
一、单选题
()1.8086CPU在执行MOVAL,BX]指令的总线周期,若BX存放的容为1011H,则和A0的状态是。
A.0,0B.0,1
C.1,0D.1,1
()2.设x=-46,y=117,则[x—y]补和[x+y]补分别等于。
标志位来判别。
A.D2H和75HB.5DH和47HC.2EH和7lHD.47H和71H
)3.8086CPU在进行无符号数比较时,应根据
A.CF和OFB.CF和PFC.CF和ZFD.ZF和OF
)4.执行下列程序后,(AL)=
MOV
AL,92H
SUB
AL,7IH
DAS
A.21
B.11
C.21H
D.11H
()5.
下列指令中正确的是
。
A.MOV
AX[SI][DI]
B.MOV
BYTEPTR[BX],1000
C.PB8
EQUDS
:
[BP+8]D.
MOVBX,OFFSET[SI]
()6.
在PC/XT
中,NMI中断的中断矢量在中断矢量表中的位置
A.是由程序指定的B.是由DOS自动分配的
C•固定在08H开始的4个字节中D•固定在中断矢量表的表首
()7.在8086中,(BX)=8282H,且题中指令已在队列中,则执行INC[BX]指令需要的总线周期数为。
A.0B.1C.2D.3
()8•微机系统中若用4片8259A构成主、从两级中断控制逻辑,接至CPU的可
屏蔽中断请求线INTR上,最多可扩展为级外部硬中断。
A.32B.29C.28D.24
()9.当存储器读写速度较慢时,需产生一个READY信号以实现与CPU的同步,
CPU将在总线周期的时候采样该信号。
A.T2下降沿B.T3下降沿C.T2上升沿D.T3上升沿
()10.8086中,组寄存器都可以用来实现对存储器的寻址。
A.AX,SI,DI,BXB.BP,BX,CX,DX
C.SI,DI,BP,BXD.BX,CX,SI,DI
三、填空题
1.已知(AL)=0101110IB,执行指令NEGAL后再执行CBW,(AX)=。
只有变为低电平。
3.过程可重入是指,用传递参数过程才可实现重入。
4.若(AL)=01001001B,执行ADDAL,AL指令后,再执行DAA命令,贝U(AL)
(CF)=
,(AF)
已知指令序列为:
MOV
AX,0FFBDH
MOV
BX,12F8H
IDIV
BL
此指令序列执行后,(AX)=,(BX)=。
6.微型计算机中,CPU重复进行的基本操作是:
、和。
7.若(CS)=4200H时,物理转移地址为4A230H,当CS的容被设定为7900H时,物理转移地址为。
8.8259A工作在8086模式,中断向量字节ICW2=70H,若在IR3处有一中断请求信号,这时它的中断向量号为,该中断的服务程序入口地址保存在存地址为H
至H的个单元中。
四、程序阅读
1.阅读下列程序,写出程序执行后数据段BUF开始的10个存单元中的容。
DATASEGMENT
BUFDB08H,12H,34H,56H,78H,9AH,0BCH,0DEH,0F0H,0FFH
KEYDB78H
DATAENDS
CODESEGMENT
ASSUMECS:
CODE,DS:
DATA,ES:
DATA
START:
MOVAX,DATA
MOVDS,AX
MOVES,AX
CLD
LEADI,
BUF
MOVCL,
[DI]
XORCH,
CH
INC
DI
MOVAL,
KEY
REPNE
SCASB
JNE
DONE
DECBUF
MOVSI,DI
DECDI
REP
MOVSB
DONE:
MOVAH,4CH
INT21H
CODEENDS
ENDSTART
执行结果:
BUFDB
下列程序是将其
并在空白处填上适当的
2.在存的NUM单元中有一个字节的带符号二进制数(补码表示)对应的十进制数输出到显示器上。
请对程序中的三处错误进行修正,语句。
DATASEGMENT
NUMDB?
BUFFERDB
10DUP(?
)
DATAENDS
STACKSEGMENT
PARASTACK‘STACK'
DB
100HDUP(?
)
CODE
START:
MOVES,
MOVDS
MOVCL,
LEA
MOVAL,
STOSB
MOVAL,
STOSB
MOVAL,
OR
JS
MOVAL,
JMP
PLUS:
GOON:
MOVBL,
CALL
MOVBL,
CALL
STACKEVDS
SEGMENT
①
MOVAX,DATA
AX
DATA
NUM
DL,BUFFER
②
0DH
0AH
CL
AL,AL
PLUS
③
GOON
MOVAL,‘+'
STOSB
64H
CHANGE
0AH
CHANGE
MOVAL,30H
ADDAL,CL
STOSB
MOVAL,‘$'
STOSB
LEADX,BUFPER
;输出十进制
MOVAH,9
INC21H
MOVAH,4CH
INT21H
CHANGEPROCNEAR
MOVDL,0
AGAIN:
SUBCL,BL
JCDOWN
INCDL
JMPAGAIN
DOWN:
④
MOVAL,30H
ADDAL,DL
STOSB
⑤
CHANGEENDP
CODEEND
ENDSTART
五、存储系统分析与设计
已知RAM芯片和地址译码器的引脚如题五图所示,试回答如下问题:
(1)若要求构成一个8KX8的RAM阵列,需几片这样的芯片?
设RAM阵列组占用
起始地址为El000H的连续地址空间,试写出每块RAM芯片的地址空间。
(2)若采用全地址译码方式译码,试画出存储器系统电路连接图;
(3)试编程:
将55H写满每个芯片,而后再逐个单元读出做比较,若有错则CL=FFH,正确则CL=77H。
D4
~D1
微型计算机原理与接口技术综合测试题三
一、单选题
()1.在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是。
A.汇编指令B.伪指令C.机器指令D.宏指令
()2.在CMPAX,DX指令执行后,当标志位SF、OF、ZF满足下列逻辑关系(SF®OF)+ZF=0时,表明。
A.(AX)>(DX)B.(AX)>(DX)C.(AX)<(DX)D.(AX)<(DX)
()3.8086微机系统的RAM存储单元中,从0000H:
002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是。
A.0AHB.0BHC.0CHD.0DH
()4.8255的A口工作在方式1输入时,其中断允许控制位INTE的开/关是通过对的按位置位/复位操作完成的。
A.PC0B.PC2C.PC4D.PC6
()5.在进入DMA工作方式之前,DMA控制器被当作CPU总线上的一个。
()6•在PC/XT中,设(AX)=9305H,(BX)=6279H,若ADDBX,AX指
令后接着INTO指令则会。
A.进入INTO中断服务子程序B.执行INTO后面的指令
C.死机D.显示器显示OVERFLOW
()7.80486总线采用的是
(1),一个最基本的总线周期由
(2)个时钟周期(T状态)组成。
(1)A.同步总线协定B.半同步总线协定C.异步总线协定
(2)D.2E.3F.4
()8.微处理器系统中采用存储器映像方式编址时存储单元与I/O端口是通过来区分的。
A.不同的地址编码B.不同的读/写控制逻辑C.专用I/O指令
()9.在一个项目或产品研制的过程中,通常采用类型的存储芯片来存
放待调试的程序。
A.RAMB.ROMC.PROMD.E2PROM
()10.8259A工作在8086/8088模式时,初始化命令字ICW2用来设置。
A.中断向量地址的高8位B.中断类型号地址的高5位
C.中断向量的高5位D.中断类型号的高5位
三、填空题
1.设模为28,则52的补码为H,-14的补码为H,-0的反码为
H。
2.设存中一个数据区的起始地址是1020H:
0A1CBH,在存入5个字数据后,该数
据区的下一个可以使用的单元的物理地址是。
3.8086根据所构成系统大小的不同,可以工作在最大方式或最小方式。
在最大方式下,系统需使用来形成总线周期。
4.微机系统,按信息传输的围不同,可有,,,等四级总线。
,或
完成,
5.CPU对外设进行数据传送的方式有几种,即,_
。
6.汇编指令通常包括和两部分。
7.8086系统中,默认方式下对指令寻址由寄存器和
而堆栈段中的偏移量可由寄存器或来指示。
8.程序存储与程序控制原理的含义是
四、程序阅读
1.读程序,并标明存中数据段的相关地址和容。
#SEGMENT
BUFFERDB3DUP(0)
ADB41H
LAEQU$
BDW'AB'
LBEQU$
BYTEBEQUBYTEPTRB
CDD41424344H
LCEQU$
WORDCEQUWORDPTRC
#ENDS
CODESEGMENT
ASSUMEDS:
#,ES:
#,CS:
CODE
STARTPROCFAR
MOVAX,#
MOVES,AX
LEASI,
BUFFER
MOV[SI],
BYTEB
INCSI
MOV[SI],
WORDC
ADDLA[SI]
,LB
ADDLB[SI]
,LC
MOVAH,4CH
INT21H
STARTENDP
CODEENDS
ENDSTART
2.设有100个字节数据(补码),存放在数据段中EA=2000H的存储区,以下程序应能从该数据区中找出最大的1个数并存人同一数据段EA=2100H的单元中,请完成该程序(在空白处填入适当的语句)。
MAX:
MOVBX
MOVAL,
[BX]
MOVCX,
LOOP1:
INC
BX
CMPAL,
[BX]
LOOP2
MOVAL,[BX]
LOOP2:
DECCX
JNZ
五、编址连线
已知某8088微机系统中有两个3~8译码器74LS138,如题五图所示,分别用于存储器
和I/O端口的地址选择。
试按图中连线把两个译码器的各个输出线的寻址围列表写出,未标出的高位地址线为低电平。
74LS138输人输出关系为:
微型计算机原理与接口技术综合测试题五
一、填空:
(每空1分,共20分)
1、设字长为八位,有x=-1,y=124,则有:
[x+y]补=,[x-y]补=;
2、数制转换:
247.86=H=BCD;
3、在8086CPU中,由于BIU和EU分开,所以和可以重叠操作,提
高了CPU的利用率;
4、8086的中断向量表位于存的区域,它可以容纳个中断向量,每一个
向量占个字节;
5、8086系统中,地址FFFF0H是地址;
6、8086CPU的MN/MX引脚的作用是;
7、8251芯片中设立了、和三种出错标志;
8、8086CPU中典型总线周期由个时钟周期组成,其中T1期间,CPU输出
信息;如有必要时,可以在两个时钟周期之间插入1个或多个TW等待周期。
9、8259A共有___个可编程的寄存器,它们分别用于接受CPU送来的命令字
和命令字。
二、简答题:
(20分)
1、什么是信号的调制与解调?
为什么要进行调制和解调?
试举出一种调制的方式。
(5
分)
2、已有AX=E896H,BX=3976H,若执行ADDBX,AX指令,则结果BX,AX,标志位CF,OF,ZF各为何值?
(5分)
3、有变量定义的伪指令如下:
NUMSDW18DUP(4DUP(5),23)
VARDB'HOWAREYOU!
',0DH,0AH
试问:
NUMS、VAR变量各分配了多少存储字