基本逻辑门电路.docx
《基本逻辑门电路.docx》由会员分享,可在线阅读,更多相关《基本逻辑门电路.docx(22页珍藏版)》请在冰豆网上搜索。
基本逻辑门电路
第一节根本逻辑门电路
1.1门电路的概念:
实现根本和常用逻辑运算的电子电路,叫逻辑门电路。
实现与运算的叫与门,实现或运算的叫或门,实现非运算的叫非门,也叫做反相器,等等〔用逻辑1表示高电平;用逻辑0表示低电平〕
11.2与门:
逻辑表达式 F=AB
即只有当输入端A和B均为1时,输出端Y才为1,不然Y为0.与门的常用芯片型号有:
74LS08,74LS09等.
11.3或门:
逻辑表达式 F=A+B
即当输入端A和B有一个为1时,输出端Y即为1,所以输入端A和B均为0时,Y才会为O.或门的常用芯片型号有:
74LS32等.
11.4.非门逻辑表达式F=A
即输出端总是与输入端相反.非门的常用芯片型号有:
74LS04,74LS05,74LS06,74LS14等.
11.5.与非门逻辑表达式F=AB
即只有当所有输入端A和B均为1时,输出端Y才为0,不然Y为1.与非门的常用芯片型号有:
74LS00,74LS03,74S31,74LS132等.
11.6.或非门:
逻辑表达式F=A+B
即只要输入端A和B中有一个为1时,输出端Y即为0.所以输入端A和B均为0时,Y才会为1.或非门常见的芯片型号有:
74LS02等.
11.7.同或门:
逻辑表达式F=AB+AB
A
F
B
11.8.异或门:
逻辑表达式F=AB+AB
A
F
B
11.9.与或非门:
逻辑表逻辑表达式F=AB+CD
A
B
CF
D
11.10.RS触发器:
电路结构
把两个与非门G1、G2的输入、输出端交叉连接,即可构成根本RS触发器,其逻辑电路如图7.2.1.(a)所示。
它有两个输入端R、S和两个输出端Q、Q。
工作原理:
根本RS触发器的逻辑方程为:
根据上述两个式子得到它的四种输入与输出的关系:
1.当R=1、S=0时,那么Q=0,Q=1,触发器置1。
2.当R=0、S=1时,那么Q=1,Q=0,触发器置0。
如上所述,当触发器的两个输入端参加不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。
一般规定触发器Q端的状态作为触发器的状态。
通常称触发器处于某种状态,实际是指它的Q端的状态。
Q=1、Q=0时,称触发器处于1态,反之触发器处于0态。
S=0,R=1使触发器置1,或称置位。
因置位的决定条件是S=0,故称S端为置1端。
R=0,S=1时,使触发器置0,或称复位。
同理,称R端为置0端或复位端。
假设触发器原来为1态,欲使之变为0态,必须令R端的电平由1变0,S端的电平由0变1。
这里所加的输入信号〔低电平〕称为触发信号,由它们导致的转换过程称为翻转。
由于这里的触发信号是电平,因此这种触发器称为电平控制触发器。
从功能方面看,它只能在S和R的作用下置0和置1,所以又称为置0置1触发器,或称为置位复位触发器。
其逻辑符号如图7.2.1(b)所示。
由于置0或置1都是触发信号低电平有效,因此,S端和R端都画有小圆圈。
3.当R=S=1时,触发器状态保持不变。
触发器保持状态时,输入端都加非有效电平〔高电平〕,需要触发翻转时,要求在某一输入端加一负脉冲,例如在S端加负脉冲使触发器置1,该脉冲信号回到高电平后,触发器仍维持1状态不变,相当于把S端某一时刻的电平信号存储起来,这表达了触发器具有记忆功能。
4.当R=S=0时,触发器状态不确定
在此条件下,两个与非门的输出端Q和Q全为1,在两个输入信号都同时撤去〔回到1〕后,由于两个与非门的延迟时间无法确定,触发器的状态不能确定是1还是0,因此称这种情况为不定状态,这种情况应当防止。
从另外一个角度来说,正因为R端和S端完成置0、置1都是低电平有效,所以二者不能同时为0。
此外,还可以用或非门的输入、输出端交叉连接构成置0、置1触发器,其逻辑图和逻辑符号分别如图7.2.2〔a〕和7.2.2〔b〕所示。
这种触发器的触发信号是高电平有效,因此在逻辑符号的S端和R端没有小圆圈。
2.特征方程
根本RS触发器的特性:
1.根本RS触发器具有置位、复位和保持〔记忆〕的功能;
2.根本RS触发器的触发信号是低电平有效,属于电平触发方式;
3.根本RS触发器存在约束条件〔R+S=1〕,由于两个与非门的延迟时间无法确定;当R=S=0时,将导致下一状态的不确定。
4.当输入信号发生变化时,输出即刻就会发生相应的变化,即抗干扰性能较差。
第二节TTL逻辑门电路
以双极型半导体管为根本元件,集成在一块硅片上,并具有一定的逻辑功能的电路称为双极型逻辑集成电路,简称TTL逻辑门电路。
称Transistor-TransistorLogic,即BJT-BJT逻辑门电路,是数字电子技术中常用的一种逻辑门电路,应用较早,技术已比拟成熟。
TTL主要有BJT〔BipolarJunctionTransistor即双极结型晶体管,晶体三极管〕和电阻构成,具有速度快的特点。
最早的TTL门电路是74系列,后来出现了74H系列,74L系列,74LS,74AS,74ALS等系列。
但是由于TTL功耗大等缺点,正逐渐被CMOS电路取代。
12.1CMOS逻辑门电路
CMOS逻辑门电路是在TTL电路问世之后,所开发出的第二种广泛应用的数字集成器件,从开展趋势来看,由于制造工艺的改良,CMOS电路的性能有可能超越TTL而成为占主导地位的逻辑器件。
CMOS电路的工作速度可与TTL相比拟,而它的功耗和抗干扰能力那么远优于TTL。
此外,几乎所有的超大规模存储器件,以及PLD器件都采用CMOS艺制造,且费用较低。
早期生产的CMOS门电路为4000系列,随后开展为4000B系列。
当前与TTL兼容的CMO器件如74HCT系列等可与TTL器件交换使用。
下面首先讨论CMOS反相器,然后介绍其他CMO逻辑门电路。
MOS管结构图
MOS管主要参数:
1.开启电压VT
·开启电压〔又称阈值电压〕:
使得源极S和漏极D之间开始形成导电沟道所需的栅极电压;
·标准的N沟道MOS管,VT约为3~6V;
·通过工艺上的改良,可以使MOS管的VT值降到2~3V。
2.直流输入电阻RGS
·即在栅源极之间加的电压与栅极电流之比
·这一特性有时以流过栅极的栅流表示
·MOS管的RGS可以很容易地超过1010Ω。
3.漏源击穿电压BVDS
·在VGS=0〔增强型〕的条件下,在增加漏源电压过程中使ID开始剧增时的VDS称为漏源击穿电压BVDS
·ID剧增的原因有以下两个方面:
〔1〕漏极附近耗尽层的雪崩击穿
〔2〕漏源极间的穿通击穿
·有些MOS管中,其沟道长度较短,不断增加VDS会使漏区的耗尽层一直扩展到源区,使沟道长度为零,即产生漏源间的穿通,穿通后
,源区中的多数载流子,将直接受耗尽层电场的吸引,到达漏区,产生大的ID
4.栅源击穿电压BVGS
·在增加栅源电压过程中,使栅极电流IG由零开始剧增时的VGS,称为栅源击穿电压BVGS。
5.低频跨导gm
·在VDS为某一固定数值的条件下,漏极电流的微变量和引起这个变化的栅源电压微变量之比称为跨导
·gm反映了栅源电压对漏极电流的控制能力
·是表征MOS管放大能力的一个重要参数
·一般在十分之几至几mA/V的范围内
6.导通电阻RON
·导通电阻RON说明了VDS对ID的影响,是漏极特性某一点切线的斜率的倒数
·在饱和区,ID几乎不随VDS改变,RON的数值很大,一般在几十千欧到几百千欧之间
·由于在数字电路中,MOS管导通时经常工作在VDS=0的状态下,所以这时的导通电阻RON可用原点的RON来近似
·对一般的MOS管而言,RON的数值在几百欧以内
7.极间电容
·三个电极之间都存在着极间电容:
栅源电容CGS、栅漏电容CGD和漏源电容CDS
·CGS和CGD约为1~3pF
·CDS约在0.1~1pF之间
8.低频噪声系数NF
·噪声是由管子内部载流子运动的不规那么性所引起的
·由于它的存在,就使一个放大器即便在没有信号输人时,在输 出端也出现不规那么的电压或电流变化
·噪声性能的大小通常用噪声系数NF来表示,它的单位为分贝〔dB〕
·这个数值越小,代表管子所产生的噪声越小
·低频噪声系数是在低频范围内测出的噪声系数
·场效应管的噪声系数约为几个分贝,它比双极性三极管的要小
第三节单元电路
13.1CMOS反相器
由本书模拟局部,MOSFET有P沟道和N沟道两种,每种中又有耗尽型和增强型两类。
由N沟道和P沟道两种MOSFET组成的电路称为互补MOS或CMOS电路。
以下图表示CMOS反相器电路,由两只增强型MOSFET组成,其中一个为N沟道结构,另一个为P沟道结构。
为了电路能正常工作,要求电源电压VDD大于两个管子的开启电压的绝对值之和,即
VDD>(VTN+|VTP|)。
1.工作原理
首先考虑两种极限情况:
当vI处于逻辑0时,相应的电压近似为0V;而当vI处于逻辑1时,相应的电压近似为VDD。
假设在两种情况下N沟道管TN为工作管P沟道管TP为负载管。
但是,由于电路是互补对称的,这种假设可以是任意的,相反的情况亦将导致相同的结果。
以下图分析了当vI=VDD时的工作情况。
在TN的输出特性iD—vDS〔vGSN=VDD〕(注意vDSN=vO)上,叠加一条负载线,它是负载管TP在vSGP=0V时的输出特性iD-vSD。
由于vSGP<VT〔VTN=|VTP|=VT〕,负载曲线几乎是一条与横轴重合的水平线。
两条曲线的交点即工作点。
显然,这时的输出电压vOL≈0V〔典型值<10mV,而通过两管的电流接近于零。
这就是说,电路的功耗很小〔微瓦量级〕
以下图分析了另一种极限情况,此时对应于vI=0V。
此时工作管TN在vGSN=0的情况下运用,其输出特性iD-vDS几乎与横轴重合,负载曲线是负载管TP在vsGP=VDD时的输出特性iD-vDS。
由图可知,工作点决定了VO=VOH≈VDD;通过两器件的电流接近零值。
可见上述两种极限情况下的功耗都很低。
由此可知,根本CMOS反相器近似于一理想的逻辑单元,其输出电压接近于零或+VDD,而功耗几乎为零。
2.传输特性
以下图为CMOS反相器的传输特性图。
图中VDD=10V,VTN=|VTP|=VT=
2V。
由于VDD>〔VTN+|VTP|〕,因此,当VDD-|VTP|>vI>VTN时,TN和TP两管同时导通。
考虑到电路是互补对称的,一器件可将另一器件视为它的漏极负载。
还应注意到,器件在放大区〔饱和区〕呈现恒流特性,两器件之一可当作高阻值的负载。
因此,在过渡区域,传输特性变化比拟急剧。
两管在VI=VDD/2处转换状态。
3.工作速度
CMOS反相器在电容负载情况下,它的开通时间与关闭时间是相等的,这是因为电路具有互补对称的性质。
以下图表示当vI=0V时,TN截止,TP导通,由VDD通过TP向负载电容CL充电的情况。
由于CMOS反相器中,两管的gm值均设计得较大,其导通电阻较小,充电回路的时间常数较小。
类似地,亦可分析电容CL的放电过程。
CMOS反相器的平均传输延迟时间约为10ns。
13.2CMOS逻辑门电路
1.与非门电路
以下图是2输入端CMOS与非门电路,其中包括两个串联的N沟道增强型MOS管和两个并联的P沟道增强型MOS管。
每个输入端连到一个N沟道和一个P沟道MOS管的栅极。
当输入端A、B中只要有一个为低电平时,就会使与它相连的NMOS管截止,与它相连的PMOS管导通,输出为高电平;仅当A、B全为高电平时,才会使两个串联的NMOS管都导通,使两个并联的PMOS管都截止,输出为低电平。
因此,这种电路具有与非的逻辑功能,即
n个输入端的与非门必须有n个NMOS管串联和n个PMOS管并联。
2.或非门电路
以下图是2输入端CMOS或非门电路。
其中包括两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。
当输入端A、B中只要有一个为高电平时,就会使与它相连的NMOS管导通,与它相连的PMOS管截止,输出为低电平;仅当A、B全为低电平时,两个并联NMOS管都截止,两个串联的PMOS管都导通,输出为高电平。
因此,这种电路具有或非的逻辑功能,其逻辑表达式为
显然,n个输入端的或非门必须有n个NMOS管并联和n个PMOS管并联。
比拟CMOS与非门和或非门可知,与非门的工作管是彼此串联的,其输出电压随管子个数的增加而增加;或非门那么相反,工作管彼此并联,对输出电压不致有明显的影响。
因而或非门用得较多。
13.3.异或门电路
上图为CMOS异或门电路。
它由一级或非门和一级与或非门组成。
或非门的输出
。
而与或非门的输出L即为输入A、B的异或
如在异或门的后面增加一级反相器就构成异或非门,由于具有
的功能,因而称为同或门。
异成门和同或门的逻辑符号如以下图所示。
13.4BiCMOS门电路
双极型CMOS或BiCMOS的特点在于,利用了双极型器件的速度快和MOSFET的功耗低两方面的优势,因而这种逻辑门电路受到用户的重视
1.BiCMOS反相器
上图表示根本的BiCMOS反相器电路,为了清楚起见,MOSFET用符号M表示BJT用T表示。
T1和T2构成推拉式输出级。
而Mp、MN、M1、M2所组成的输入级与根本的CMOS反相器很相似。
输入信号vI同时作用于MP和MN的栅极。
当vI为高电压时MN导通而MP截止;而当vI为低电压时,情况那么相反,Mp导通,MN截止。
当输出端接有同类BiCMOS门电路时,输出级能提供足够大的电流为电容性负载充电。
同理,已充电的电容负载也能迅速地通过T2放电。
上述电路中T1和T2的基区存储电荷亦可通过M1和M2释放,以加快
电路的开关速度。
当vI为高电压时M1导通,T1基区的存储电荷迅速消散。
这种作用与TTL门电路的输入级中T1类似。
同理,当vI为低电压时,电源电压VDD通过MP以鼓励M2使M2导通,显然T2基区的存储电荷通过M2而消散。
可见,门电路的开关速度可得到改善。
2.BiCMOS门电路
根据前述的CMOS门电路的结构和工作原理,同样可以用BiCMOS技术实现或非门和与非门。
如果要实现或非逻辑关系,输入信号用来驱动并联的N沟道MOSFET,而P沟道MOSFET那么彼此串联。
正如以下图所示的
2输入端或非门。
当A和B均为低电平时,那么两个MOSFETMPA和MPB均导通,T1导通而MNA和MNB均截止,输出L为高电平。
与此同时,M1通过MPA和MpB被VDD所鼓励,从而为T2的基区存储电荷提供一条释放通路。
另一方面,当两输入端A和B中之一为高电平时,那么MpA和MpB的通路被断开,并且MNA或MNB导通,将使输出端为低电平。
同时,M1A或M1B为T1的基极存储电荷提供一条释放道路。
因此,只要有一个输入端接高电平,输出即为低电平。
13.5、CMOS传输门
MOSFET的输出特性在原点附近呈线性对称关系,因而它们常用作模拟开关。
模拟开关广泛地用于取样——保持电路、斩波电路、模数和数模转换电路等。
下面着重介绍CMOS传输门。
所谓传输门〔TG〕就是一种传输模拟信号的模拟开关。
CMOS传输门由一个P沟道和一个N沟道增强型MOSFET并联而成,如上图所示。
TP和TN是结构对称的器件,它们的漏极和源极是可互换的。
设它们的开启电压|VT|=2V且输入模拟信号的变化范围为-5V到+5V。
为使衬底与漏源极之间的PN结任何时刻都不致正偏,故TP的衬底接+5V电压,而TN的衬底接-5V电压。
两管的栅极由互补的信号电压〔+5V和-5V〕来控制,分别用C和
表示。
传输门的工作情况如下:
当C端接低电压-5V时TN的栅压即为-5V,vI取-5V到+5V范围内的任意值时,TN均不导通。
同时,TP的栅压为+5V
,TP亦不导通。
可见,当C端接低电压时,开关是断开的。
为使开关接通,可将C端接高电压+5V。
此时TN的栅压为+5V,vI在-5V到+3V的范围内,TN导通。
同时TP的棚压为-5V,vI在-3V到+5V的范围内TP将导通。
由上分析可知,当vI<-3V时,仅有TN导通,而当vI>+3V时,仅有TP导通当vI在-3V到+3V的范围内,TN和TP两管均导通。
进一步分析
还可看到,一管导通的程度愈深,另一管的导通程度那么相应地减小。
换句话说,当一管的导通电阻减小,那么另一管的导通电阻就增加。
由于两管系并联运行,可近似地认为开关的导通电阻近似为一常数。
这是CMOS传输出门的优点。
在正常工作时,模拟开关的导通电阻值约为数百欧,当它与输入阻抗为兆欧级的运放串接时,可以忽略不计。
CMOS传输门除了作为传输模拟信号的开关之外,也可作为各种逻辑电路的根本单元电路。
13.6整流电路
桥式整流电路
13.7滤波电路
(a)C型滤波电路(b)倒L型滤波电路(c)Ⅱ型滤波电路
图1
〔3〕几种常见的桥式整流滤波电路:
A电容滤波电路:
B电感滤波电路
13.8.反应电路
1.正反应:
是指反应回来的信号增强输入信号〔常用与振荡电路〕;
负反应:
是指反应回来的信号削弱原输入信号〔用与放大电路〕。
2.判别正负反应的方法——瞬时极性法
"瞬时极性法"是用来判断正反应还是负反应的。
我们在放大器输入端的基极施加一个信号电压VI,设某一瞬时该信号的极性为正信号,用"(+)"表示,经三极管V的集电极倒相后变为负信号,用"
(一)"来表示。
发射极与基极同相位,仍为"(+)"信号,多级放大器在这一瞬时的极性依次类推,假设在这一瞬时反应电阻RF的反应信号使输入信号加强,那么为正反应,使得输入信号削弱,那么为负反应。
1.负反应放大电路的四种类型:
A电压串联负反应B电压并联负反应
C电流串联负反应D电流并联负反应
13.9放大电路
三种根本组态的放大电路图:
共发射极放大电路
共基极放大电路共集电极放大电路
注意:
放大电路共发射极时,Ai和Au都比拟大,但是输出电压和输入电压的相位相反;共基极时,Ai比拟大,但是Au较小,输出电压与输入电压同相,并且具有跟随关系,它可作为输入级,输出级或起隔离作用的中间级;共集电极时,Ai较小,Au较大,输出电压与输入电压同相,多用于宽频带放大等。
对于多级放电电路:
在多级放大器中,由于各级之间是串联起来的,后一级的输入电阻就是前级的负载,所以,多级放大器的总电压放大倍数等于各级放大倍数的乘积,即Au=Au1Au2……Aun。
注意:
假设反应信号取自输出电压信号,那么称为电压反应;假设反应信号取自输出电流信号,那么称为电流反应。
〔通常,采用将负载电阻短路的方法来判别电压反应和电流反应。
具体方法是:
假设将负载电阻RL短路,如果反应作用消失,那么为电压反应;如果反应作用存在,那么为电流反应。
〕;
假设反应信号与输入信号在根本放大电路的输入端以电压串联的形式迭加,那么称为串联反应;假设反应信号与输入信号在根本放大电路的输入端以电流并联的形式迭加,那么称为并联反应。
13.10.振荡电路
1、电感三点式振荡器
考虑L1、L2间的互感,电路的振荡频率可近似表示为
2、电容三点式振荡器
振荡频率: