数字电子初级题库Word文档下载推荐.docx

上传人:b****6 文档编号:21542741 上传时间:2023-01-31 格式:DOCX 页数:46 大小:115.34KB
下载 相关 举报
数字电子初级题库Word文档下载推荐.docx_第1页
第1页 / 共46页
数字电子初级题库Word文档下载推荐.docx_第2页
第2页 / 共46页
数字电子初级题库Word文档下载推荐.docx_第3页
第3页 / 共46页
数字电子初级题库Word文档下载推荐.docx_第4页
第4页 / 共46页
数字电子初级题库Word文档下载推荐.docx_第5页
第5页 / 共46页
点击查看更多>>
下载资源
资源描述

数字电子初级题库Word文档下载推荐.docx

《数字电子初级题库Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《数字电子初级题库Word文档下载推荐.docx(46页珍藏版)》请在冰豆网上搜索。

数字电子初级题库Word文档下载推荐.docx

(a)变为0(b)保持1不变(c)保持0不变(d)无法确定

0000040054、同步RS触发器的两个输入信号RS为00,要使它的输出从0变成1,它的RS应为。

(a)00(b)01(c)l0(d)11

0000040055、基本置RS触发器的输入直接控制其输出状态,所以它不能被称为触发器。

(a)直接置1、清0(b)直接置位、复位(c)同步(d)异步

0000060065、数字系统中,常用电路,将输入缓变信号变为矩形脉冲信号。

(a)施密特触发器(b)单稳态触发器

(c)多谐振荡器(d)集成定时器

0000060066、数字系统中,常用电路.将输入脉冲信号变为等幅等宽的脉冲信号。

0000060067、数字系统中,能自行产生矩形波的电路是。

0000060068、数字系统中,能实现精确定时的电路是。

{a}施密特触发器(b)单稳态触发器

0000050088、从电路结构上看,时序电路必须含有。

(a)门电路(b)存储电路(c)RC电路(d)泽码电路

答案:

0000050090、时序电路的逻辑功能不能单由来描述。

(a)时钟方程(b)状态方程(c)状态转换表(d)状态转换图

0000080100、低密度可编程器件的代表是。

(a)PLA(b)PAL(c)GAL(d)E2PROM

0000070108、把模拟量转换成为相应数字量的转换器件称为。

(a)数—模转换器(b)DAC(c)D/A转换器(d)ADC

d(易)

0000070109、把数字量转换成为相应模拟量的过程称。

(a)数—模转换(b)DAC(c)D/A转换器(d)ADC

0000070120、取样—保持器按一定取样周期把时域上连续变化的信号变为时域上信号。

(u)连续变化的(b)模拟(c)离散的(t1)数字

0000020123、函数F=AB+

C+

D+

的最简与或式为。

(a)1(b)0

(c)AB(d)AB+

0000020137、n个变量可以构成个最小项。

(a)n(b)2×

n

(c)2n(d)2n-1

0000020138、逻辑函数

满足关系。

(a)互非(b)对偶

(c)相等(d)无任何关系

0000010141、硅二极管导通和截止的条件是。

(a)VD>

0.5V,VD<

0.7V(b)VD>

0.7V,VD<

0.5V

(c)VD>

0.7V(d)VD>

0.5V

0000010143、如果晶体三极管的,则该管工作于饱和区。

(a)发射结正偏置,集电结反偏置

(b)发射结正偏置,集电结正偏置

(c)发射结反偏置,集电结正偏置

(d)发射结反偏置,集电结反偏置

0000010144、半导体中有两种载流子,分别是。

(a)原子和中子(b)电子和空穴

(c)电子和质子(d)电子和离子

0000010155、下列门电路工作速度最快的一种是。

(a)TTL(b)CMOS

(b)NMOS(d)PMOS

0000010157、为实现数据传输的总线结构,要选用门电路。

(a)或非(b)OC

(c)三态(d)与或非

0000010159、输出端可直接连在一起实现“线与”逻辑功能的门电路是。

(a)与非门(b)或非门

(c)OC门(d)三态门

0000030169、在二进制译码器中,若输入有4位代码,则输出有信号。

(a)2个(b)4个

(c)8个(d)16个

d易

0000030172、在下列电路中,只有()属于组合逻辑电路。

(a)触发器(b)计数器

(c)数据选择器(d)寄存器

c易

0000030173、在组合逻辑电路的常用设计方法中,可以用()来表示逻辑抽象的结果。

(a)真值表(b)状态表

(c)状态图(d)特性方程

a易

0000030175、能实现从多个输入端中选出一路作为输出的电路称为()。

(a)触发器(b)计数器

(c)数据选择器(d)译码器

0000030176、能完成两个l位二进制数相加并考虑到低位来的进位的器件称为()。

(a)编码器(b)译码器

(c)全加器(d)半加器

0000030177、只考虑本位数而不考虑低位来的进位的加法称为()。

(a)全加(b)半加

(c)全减(d)半减

b易

0000030178、只考虑本位数而不考虑低位来的进位的器件称为()。

d3易

0000030179、既考虑本位数又考虑低位来的进位的加法称为()。

a3易

0000030180、用来判断电路全部输入中“1”的个数奇偶性的电路称为()。

(c)数据选择器(d)奇偶校验器

0000030181、用代码代表特定信号或者将代码赋予特定含义的过程称为()。

(a)译码(b)编码

(c)数据选择(d)奇偶校验

0000030182、把代码的特定含义翻译出来的过程称为()。

0000030185、在各种显示器件中,()的功耗是最小的。

(a)荧光数码管(b)半导体数码管

(c)液晶显示器(d)辉光数码管

0000040187、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为()。

(a)RS=0(b)R+S=I

(c)RS=l(d)R+S=0

0000040188、已知R、S是与门构成的基本RS触发器的输入端,则约束条件为()。

0000040194、用8级触发器可以记忆()种不同的状态。

(a)8(b)16

(c)128(d)256

0000040195、存在约束条件的触发器是()。

(a)基本RS触发器(b)D锁存器

(c)JK触发器(d)D触发器

0000050200、同步计数器是指()的计数器。

(a)由同类型的触发器构成

(b)各触发器时钟端连在一起,统一由系统时钟控制

(c)可用前级的输出做后级触发器的时钟

(d)可用后级的输出做前级触发器的时钟

0000050208、一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位

脉冲后寄存器的内容为()。

(a)0001(b)0111

(c)0110(d)1111

0000050210、可以用来实现并/串转换和串/并转换的器件是()。

(a)计数器(b)移位寄存器

(c)存储器(d)全加器

0000050211、在下列器件中,不属于时序逻辑电路的是()。

(c)全加器(d)序列信号检测器

0000050213、可以用来暂时存放数据的器件是()。

(a)计数器(b)寄存器

0000060221、石英晶体多谐振荡器的主要优点是()。

(a)电路简单(b)频率稳定度高

(c)振荡频率高(d)振荡频率低

0000060222、回差是()电路的主要特性参数。

(a)时序逻辑(b)施密特触发器

(c)单稳态触发器(d)多谐振荡器

0000060223、单稳态触发器可用来()。

(a)产生矩形波(b)产生延迟作用

(c)存储器信号(d)把缓慢信号变成矩形波

0000060224、用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固定电压,则

其上限阈值电压为()。

(a)1/3VCC

(b)2/3VCC

(c)VCC

(d)1/2VCC

0000060225、、用555定时器构成的施密特触发器,若电源电压为VCC,控制端不外接固定电压,则

其下限阐值电压为()。

(a)1/3VCC

(b)2/3VCC

(c)VCC

0000060227、能把缓变输入信号转换成矩形波的电路是()。

(a)单稳态触发器(b)多谐振荡器

(c)施密特触发器(d)边沿触发器

0000060235、欲把不规则的输入波形变换为幅度与宽度都相同的矩形脉冲,应选择()电路。

(a)多谐振荡器(b)基本RS触发器

(c)单稳态触发器(d)施密特触发器

0000060236、欲得到频率稳定度高的矩形波,应选择()电路。

(a)RC振荡器(b)石英振荡器

0000070242、常用的D/A转换电路是()。

(a)权电阻D/A转换器(b)T型D/A转换器

(c)倒T型D/A转换器(d)开关树型D/A转换器

0000070252、在下列A/D转换器类型中,转换速度最快的是()转换器。

(a)逐次渐近型(b)双积分型

(c)并联型(d)V-F型

0000080257、逻辑器件()属于非用户定制电路。

(a)逻辑门(b)GAL

(c)PROM(d)PLA

0000080258、PLD(可编程逻辑器件)属于()电路。

(a)非用户定制(b)全用户定制

(c)半用户定制(d)自动生成

0000080260、在下列器件中,不属于PLD的器件是()。

(a)PROM(b)EPROM

(c)SRAM(d),PLA

0000010265、半导体三极管用作开关元件时工作在哪两个区域()

(a)饱和区和放大区(b)放大区和截止区

(c)饱和区和截止区(d)集电区和发射区

0000010266、下面对与门的功能描述正确的是()。

(a)有1出1,全0出0(b)有0出0,全1出1

(c)有1出0、全0出1(d)有0出1,全1出0

0000010267、下面对或门的功能描述正确的是()。

(a)有1出1,全0出0(b)有0出0,全1出1

0000010268、下面对或非门的功能描述正确的是()。

0000010269、下面对与非门的功能描述正确的是()。

答案:

0000010270、TTL集成门电路的结构框图中不包含下列哪一项()。

(a)输入级(b)放大级(c)中间级(d)输出级

0000010271、TTL与非门的电路图中,当输入端A、B都为高电平时,A点的电压值为()。

(a)1V(b)1.4V(c)2.1V(d)0.7V

0000020278、在()输入情况下,“与非”运算的结果是逻辑0。

(a)全部输入是0(b)任一输入是0

(c)仅一输入是0(d)全部输入是1

d易2

0000020279、在()输入情况下,“或非”运算的结果是逻辑1。

(a)全部输入是0(b)全部输入是1

(c)仅一输入是0,其他输入为1(d)任一输入是1

0000020280、下列基本公式中错误的是()。

(a)A+

=1(b)A·

=1

(c)A+0=A(d)A+A=A

0000030283、下面对组合逻辑电路的功能特点描述错误的是()。

(a)输出仅由输入决定(b)电路的输出与电路当前状态无关

(c)电路结构中无反馈环路(d)有记忆功能

0000030284、下列逻辑电路中,不是组合逻辑电路的是()。

(a)译码器(b)加法器(c)寄存器(d)数据选择器

0000040291、一个触发器可记录一位二进制代码,它有()个稳态。

(a)0(b)1

(c)2(d)3

0000040292、存储6位二进制信息要()个触发器。

(a)2(b)4(c)6(d)8

0000050302、下列逻辑电路中为时序逻辑电路的是()。

(a)变量译码器(b)加法器(c)数码寄存器(d)数据选择器

0000050304、同步时序电路和异步时序电路比较,其差异在于后者()。

(a)没有触发器(b)没有统一的时钟脉冲控制

(c)没有稳定状态(d)输出只与内部状态有关

0000060310、脉冲整形电路没有()。

(a)多谐振荡器(b)石英晶体振荡器

(c)施密特触发器(d)555定时器

0000060311、多谐振荡器可以产生()。

(a).正弦波(b)矩形波(c)三角波(d)锯齿波

0000060312、石英晶体振荡器的突出优点是(   )。

(a)速度快高(b)电路简单

(c)振荡频率稳定(d)输出波形边沿陡峭。

0000060316、以下各电路中,()可以产生脉冲定时。

(a)多谐振荡器(b)单稳态触发器

(c)施密特触发器(d)石英晶体多谢振荡器

0000080317、PLD的结构不包括()。

(a)输入缓冲电路(b)与阵列

(c)输出缓冲电路(d)移位寄存器

0000070334、以下四种转换器,()是A/D转换器且转换速度最高。

(a)并联比较型(b)逐次逼近型

(c)双积分型(d)施密特触发器

0000020347、

(a)

(b)

(c)

(d)

0000040358、电平型基本RS触发器电路基本结构图如下图所示,当

=1、

=1时,触发器的逻辑功能是()。

(a)保持(记忆)

(b)置1

(c)置0

(d)不定(失效)

0000040359、电平型基本RS触发器电路基本结构图如下图所示,当

=0、

=0时,触发器的逻辑功能是()。

(a)保持(记忆)(b)置1

(c)置0(d)不定(失效)

0000040361、电平型基本RS触发器电路基本结构图如下图所示,

端叫做()。

(a)间接复位端

(b)直接复位端

(c)直接置位端

(d)直接置位端

0000040362、电平型基本RS触发器电路基本结构图如下图所示,

0000040363、电平型基本RS触发器又称()

(a)同步触发器(b)主从触发器

(c)直接置位、复位触发器(d)边沿触发器

0000040364、数字系统中的时钟脉冲CP通常是()。

(a)周期性正弦波(b)周期性锯齿波

(c)周期性方波(d)周期性矩形波

0000040372、电路的输出态不仅与当前的输入信号有关,还与前一时刻的输出有关,该种电路为()

(a)逻辑门电路(b)组合逻辑电路

(c)时序逻辑电路(d)集成定时器电路

0000030382、以下各电路中属于组合逻辑电路有编码器和()。

(a)解码器(b)译码器

(c)寄存器(d)计数器

0000040388、指出下列各种类型的触发器中能组成移位寄存器的应该是主从结构触发器和()。

(a)基本RS触发器(b)同步RS触发器

(c)JK触发器(d)维持阻塞触发器

0000030389、不能用来描述组合逻辑电路的是()。

(a)真值表(b)卡诺图

(c)逻辑图(d)驱动方程

0000020391、二进制数(11011010)2转换成十进制数是()。

(a)218(b)128

(c)318(d)138

0000020392、十进制数(68)10对应的二进制数是()。

(a)(1000101)2(b)(1000100)2

(c)(1101101)2(d)(1001101)2

0000020394、十进制数(35)10对应的8421BCD码数是()。

(a)(00110101)BCD(b)(01010011)BCD

(c)(01110101)BCD(d)(00110111)BCD

0000020395、当决定某事件的全部条件都具备时,事件才会发生的因果关系称为()。

(a)与逻辑(b)或逻辑

(c)非逻辑(d)与非逻辑

0000020396、当决定某事件的全部条件中任一个条件具备时,事件就发生的因果关系称为()。

0000020397、当条件具备时,事情不发生,条件不具备时事情就发生的因果关系称为()。

0000020399、(AB)C=A(BC)是()。

(a)交换律(b)分配律

(c)反演律(d)结合律

0000020400、A+B=B+A是()。

0000020401、A(B+C)=AB+AC是()。

0000020403、将n变量逻辑函数的全部最小项各用一个小方格表示,并使任何在逻辑上相邻的最小项在几何位置上也相邻,这中方格图叫n变量的()。

(a)时序图(b)状态转换图

(c)逻辑图(d)卡诺图

0000010410、硅二极管正向导通的条件是()。

(a)UD=0.7V(b)UD=0.3V

(c)UD=0.5V(d)UD=0.1V

0000010411、二极管正向导通时的电阻rd().

(a)很小(b)很大

(c)等于1k

(d)无法确认

0000010414、TTL三态逻辑门有()逻辑状态。

(a)3(b)2

(c)1(d)4

0000030416、在分析门级组合电路时,一般需要先从()写出逻辑函数式。

(c)逻辑电路图(d)状态图

0000030420、两个1位二进制数A和B相加,不考虑低位进位的加法器称为()。

(a)全加器(b)超前进位加法器

(c)半加器(d)串行加法器

0000060431、施密特触发器是一种重要的脉冲整形电路,它能把变化缓慢的输入波形变换成为数字电路适用的()。

(a)矩形波(b)锯齿波

(c)三角波(d)方波

0000060432、单稳态触发器有()个稳定状态。

(a)2(b

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 哲学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1