基于51单片机电压表设计.docx

上传人:b****1 文档编号:2104098 上传时间:2022-10-26 格式:DOCX 页数:14 大小:196.35KB
下载 相关 举报
基于51单片机电压表设计.docx_第1页
第1页 / 共14页
基于51单片机电压表设计.docx_第2页
第2页 / 共14页
基于51单片机电压表设计.docx_第3页
第3页 / 共14页
基于51单片机电压表设计.docx_第4页
第4页 / 共14页
基于51单片机电压表设计.docx_第5页
第5页 / 共14页
点击查看更多>>
下载资源
资源描述

基于51单片机电压表设计.docx

《基于51单片机电压表设计.docx》由会员分享,可在线阅读,更多相关《基于51单片机电压表设计.docx(14页珍藏版)》请在冰豆网上搜索。

基于51单片机电压表设计.docx

基于51单片机电压表设计

 

课程设计名称:

基于51单片机电压表设计

目次

1引言1

1.1背景1

1.2课程设计的目的及意义1

1.3课程设计课题1

2总体方案设计2

2.1课程设计器材2

2.2实验原理图2

2.3系统框图3

3硬件设计4

3.1AT89S51单片机系统4

3.2模数转换模块7

3.2.1主要特性8

3.2.2内部结构8

3.2.3外部特性8

3.3三路可调电压模块9

3.4各模块直接引脚连接方法10

4软件设计10

4.1根据系统硬件图编写系统调试程序10

4.2软件仿真12

5总结13

参考文献14

附录15

1引言

1.1背景

近年来随着科技的飞速发展,单片机的应用正在不断地走向深入,同时带动传统控制检测日新月益更新。

在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅掌握单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,加以完善。

并且应该学会利用单片机AT89S51设计一个数字电压表,能够精确测量0-5V之间的直流电压值,并用四位数码显示电压值。

“单片机原理及应用课程设计”是电类专业的学科基础课,它是继“汇编语言程序设计”、“微机原理与接口技术”等课程之后开出的实践环节课程。

1.2课程设计的目的及意义

目的:

通过本次课程设计,巩固和加深“单片机原理与应用”中的理论知识,了解和应用仿真软件,结合软硬件,基本掌握单片机的应用的一般设计方法,提高电子电路的设计和实验能力,并且提高自身查找和运用资料能力

意义:

通过本次课程设计,使得理论知识系统化,从中或得一些实战工作经验,提高个人与团体指挥的作用。

1.3课程设计课题:

利用单片机AT89S51设计一个数字电压表,能够测量0-5V之间的直流电压值,四位数码显示。

 

2总体方案设计

2.1课程设计器材:

Design:

C:

\Users\lwzwj\Desktop\单片机课程设计\新建文件夹\数字电压表\VOLTMETER.DSN

Doc.no.:

Revision:

Author:

Created:

09/06/15

Modified:

09/06/18

QTYPART-REFSVALUE

-----------------

Resistors

---------

1R110k

Capacitors

----------

2C1,C230uF

1C310uF

IntegratedCircuits

-------------------

1U1AT89C51

1U2ADC0808

1U374LS74

Miscellaneous

-------------

1RV11k

1X1CRYSTAL

 

2.2实验原理图

(见下页)

2.3系统框图

   软件产生

   CLK信号

   电压变化

   模拟信号

 

3硬件设计(各模块详细介绍)

3.1AT89S51单片机系统

 AT89S51是一个低功耗,高性能CMOS8位单片机,片内含4kBytesISP(In-systemprogrammable)的可反复擦写1000次的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术制造,兼容标准MCS-51指令系统及80C51引脚结构,芯片内集成了通用8位中央处理器和ISPFlash存储单元,功能强大的微型计算机的AT89S51可为许多嵌入式控制应用系统提供高性价比的解决方案。

AT89S51具有如下特点:

40个引脚,4kBytesFlash片内程序存储器,128bytes的随机存取数据存储器(RAM),32个外部双向输入/输出(I/O)口,5个中断优先级2层中断嵌套中断,2个16位可编程定时计数器,2个全双工串行通信口,看门狗(WDT)电路,片内时钟振荡器。

此外,AT89S51设计和配置了振荡频率可为0Hz并可通过软件设置省电模式。

空闲模式下,CPU暂停工作,而RAM定时计数器,串行口,外中断系统可继续工作,掉电模式冻结振荡器而保存RAM的数据,停止芯片其它功能直至外中断激活或硬件复位。

同时该芯片还具有PDIP、TQFP和PLCC等三种封装形式,以适应不同产品的需求。

  1.主要特性:

  •8031CPU与MCS-51兼容

  •4K字节可编程FLASH存储器(寿命:

1000写/擦循环)

  •全静态工作:

0Hz-24KHz

  •三级程序存储器保密锁定

  •128*8位内部RAM

  •32条可编程I/O线

  •两个16位定时器/计数器

  •6个中断源

  •可编程串行通道

  •低功耗的闲置和掉电模式

  •片内振荡器和时钟电路

  2.管脚说明:

  VCC:

供电电压。

GND:

接地。

P0口:

P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。

当P1口的管脚第一次写1时,被定义为高阻输入。

P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。

在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。

P1口:

P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。

P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。

在FLASH编程和校验时,P1口作为第八位地址接收。

P2口:

P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。

并因此作为输入时,P2口的管脚被外部拉低,将输出电流。

这是由于内部上拉的缘故。

P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。

在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。

P2口在FLASH编程和校验时接收高八位地址信号和控制信号。

P3口:

P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。

当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。

作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。

  P3.0RXD(串行输入口)

  P3.1TXD(串行输出口)

  P3.2/INT0(外部中断0)

  P3.3/INT1(外部中断1)

  P3.4T0(记时器0外部输入)

  P3.5T1(记时器1外部输入)

  P3.6/WR(外部数据存储器写选通)

  P3.7/RD(外部数据存储器读选通)

  P3口同时为闪烁编程和编程校验接收一些控制信号。

I/O口作为输入口时有两种工作方式即所谓的读端口与读引脚读端口时实际上并不从外部读入数据而是把端口锁存器的内容读入到内部总线经过某种运算或变换后再写回到端口锁存器只有读端口时才真正地把外部的数据读入到内部总线上面图中的两个三角形表示的就是输入缓冲器CPU将根据不同的指令分别发出读端口或读引脚信号以完成不同的操作这是由硬件自动完成的不需要我们操心1然后再实行读引脚操作否则就可能读入出错为什么看上面的图如果不对端口置1端口锁存器原来的状态有可能为0Q端为0Q^为1加到场效应管栅极的信号为1该场效应管就导通对地呈现低阻抗,此时即使引脚上输入的信号为1也会因端口的低阻抗而使信号变低使得外加的1信号读入后不一定是1若先执行置1操作则可以使场效应管截止引脚信号直接加到三态缓冲器中实现正确的读入由于在输入操作时还必须附加一个准备动作所以这类I/O口被称为准双向口89C51的P0/P1/P2/P3口作为输入时都是准双向口接下来让我们再看另一个问题从图中可以看出这四个端口还有一个差别除了P1口外P0P2P3口都还有其他的功能

RST:

复位输入。

当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。

ALE/PROG:

当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。

在FLASH编程期间,此引脚用于输入编程脉冲。

在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。

因此它可用作对外部输出的脉冲或用于定时目的。

然而要注意的是:

每当用作外部数据存储器时,将跳过一个ALE脉冲。

如想禁止ALE的输出可在SFR8EH地址上置0。

此时,ALE只有在执行MOVX,MOVC指令是ALE才起作用。

另外,该引脚被略微拉高。

如果微处理器在外部执行状态ALE禁止,置位无效。

/PSEN:

外部程序存储器的选通信号。

在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。

但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。

/EA/VPP:

当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。

注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。

在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。

  XTAL1:

反向振荡放大器的输入及内部时钟工作电路的输入。

  XTAL2:

来自反向振荡器的输出。

3.2模数转换模块

 

此模块主要由模数转换器ADC0809和双D型正沿触发器74LS74(带预置和清除端)组成。

ADC0809是采样频率为8位的、以逐次逼近原理进行模—数转换的器件。

其内部有一个8通道多路开关,它可以根据地址码锁存译码后的信号,只选通8路模拟输入信号中的一个进行A/D转换。

 3.2.1主要特性

  1)8路8位A/D转换器,即分辨率8位。

  2)具有转换起停控制端。

  3)转换时间为100μs

  4)单个+5V电源供电

  5)模拟输入电压范围0~+5V,不需零点和满刻度校准。

  6)工作温度范围为-40~+85摄氏度

  7)低功耗,约15mW。

3.2.2内部结构

ADC0809是CMOS单片型逐次逼近式A/D转换器,内部结构如图13.22所示,它由8路模拟开关、地址锁存与译码器、比较器、8位开关树型D/A转换器、逐次逼近

3.2.3外部特性(引脚功能)

ADC0809芯片有28条引脚,采用双列直插式封装,如图13.23所示。

下面说明各引脚功能。

 IN0~IN7:

8路模拟量输入端。

 2-1~2-8:

8位数字量输出端。

 ADDA、ADDB、ADDC:

3位地址输入线,用于选通8路模拟输入中的一路

 ALE:

地址锁存允许信号,输入,高电平有效。

 START:

A/D转换启动信号,输入,高电平有效。

 EOC:

A/D转换结束信号,输出,当A/D转换结束时,此端输出一个高电平(转换期间一直为低电平)。

 OE:

数据输出允许信号,输入,高电平有效。

当A/D转换结束时,此端输入一个高电平,才能打开输出三态门,输出数字量。

 CLK:

时钟脉冲输入端。

要求时钟频率不高于640KHZ。

 REF(+)、REF(-):

基准电压。

 Vcc:

电源,单一+5V。

 GND:

地。

 ADC0809的工作过程是:

首先输入3位地址,并使ALE=1,将地址存入地址锁存器中。

此地址经译码选通8路模拟输入之一到比较器。

START上升沿将逐次逼近寄存器复位。

下降沿启动A/D转换,之后EOC输出信号变低,指示转换正在进行。

直到A/D转换完成,EOC变为

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 自然科学 > 数学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1