14测验2组成原理Word文档下载推荐.docx

上传人:b****5 文档编号:20976183 上传时间:2023-01-26 格式:DOCX 页数:6 大小:20.35KB
下载 相关 举报
14测验2组成原理Word文档下载推荐.docx_第1页
第1页 / 共6页
14测验2组成原理Word文档下载推荐.docx_第2页
第2页 / 共6页
14测验2组成原理Word文档下载推荐.docx_第3页
第3页 / 共6页
14测验2组成原理Word文档下载推荐.docx_第4页
第4页 / 共6页
14测验2组成原理Word文档下载推荐.docx_第5页
第5页 / 共6页
点击查看更多>>
下载资源
资源描述

14测验2组成原理Word文档下载推荐.docx

《14测验2组成原理Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《14测验2组成原理Word文档下载推荐.docx(6页珍藏版)》请在冰豆网上搜索。

14测验2组成原理Word文档下载推荐.docx

10.冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()

A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元

11.存储字长是指()。

A.存放在一个存储单元中的二进制代码的组合B.存放在一个存储单元中二进制代码位数

C.存储单元的个数D.机器指令的位数

12.当前设计高性能计算机的重要技术途径是()

A.提高CPU主频B.扩大主存容量C.采用非冯诺依曼D.采用并行处理技术

13.兼容性是计算机的一个重要性能,通常是指向上兼容,即旧型号计算机的软件可以不加修改地在新型号计算机上运行。

系列机通常具有这种兼容性。

(错)

14.计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令(对)

15.利用大规模集成电路技术把计算机的运算部件和控制部件做在一块集成电路芯片上,这样的一块芯片叫做单片机(错)是cpu

16.冯·

诺依曼计算机体系结构的基本思想是什么?

按此思想设计的计算机硬件系统应由哪些部件组成?

它们各起什么作用?

(1)计算机应包括运算器、存储器、控制器、输入和输出设备五大基本

部分.

(2)计算机内部应采用二进制来表示指令和数据.每条指令一般具有一个操作码和一个地址码.其中操作码表示运算性质,地址码指出操作数在存储器中的地址.

(3)将编好的程序送入内存储器中,然后启动计算机工作,计算机无需操作人员干预,能自动逐条取出指令和执行指令.

按此思想设计的计算机硬件系统应由运算器、存储器、控制器、输入和输出设备五大基本部分组成.

计算器又称算术逻辑部件,简称ALU,是计算机用来进行数据运算的部件.

存储器是计算机中具有记忆能力的部件,用来存放数据或程序.存储器就是一种能根据地址接收或提供指令或数九的装置.

控制器是计算机的指挥系统,计算机的工作就是在控制器下有条理的协调工作的.

输入设备是用来输入程序和数据的部件.

输出设备是用来输出结果的部件.

第三章

1.根据连线的数量,总线可分为①串行总线和②并行总线,其中③串行总线一般用于长距离的数据传送。

2.主设备是指①已获得总线控制权的设备,从设备是指②被主设备所访问的设备。

3.异步方式下,总线操作周期时间不固定,通过应答信号相互联络。

4.决定总线由哪个设备进行控制称为①总线仲裁;

实现总线数据的定时规则称为②总线通信。

5.衡量总线性能的一个重要指标是总线的总线带宽,即单位时间内总线传输数据的能力。

6.总线多路复用技术可以使不同的信号在同一条信号线上传输,分时使用。

7.在集中式总线仲裁中,独立请求方式方式响应时间最快,链接查询方式对电路故障最敏感。

8.在计数器定时查询方式下,设备地址线上的值和设备号相一致的设备可以使用总线。

9.在菊花链方式下,越接近控制器的设备优先级越高。

10.计算机使用总线结构的主要优点是便于实现积木化,同时。

A减少了信息传输量B提高了信息传输的速度C减少了信息传输线的条数D加重了系统的工作量

11.信息可以在两个方向上同时传输的总线属于。

A单工总线B半双工总线C全双工总线D单向总线

12.在计数器定时查询方式下,若计数从一次中止点开始,则。

A设备号小的优先级高B设备号大的优先级高C每个设备的使用总线机会相等D以上都不对

13.下面所列的不属于系统总线接口的功能。

A数据缓存B数据转换C状态设置D完成算术及逻辑运算

14.在的计算机系统中,外设可以和主存储器单元统一编址。

A单总线B双总线C三总线D以上三种都可以

15.同步通信之所以比异步通信具有较高的传输速率,是因为()。

A同步通信不需要应答信号且总线长度较短

B同步通信用一个公共的时钟信号进行同步

C同步通信中,各部件存取时间较接近

D以上各项因素的综合结果

16.在现在流行的PC系统中,能与外设进行高速数据传输的系统总线是()。

A.ISA总线B.PCI总线C.EISA总线D.CPU总线

17.在系统总线上,不可能传输的是()。

A.指令B.操作数C.握手(应答信号)D.中断类型信号

18.某总线有104根信号线,其中数据线32根,若总线工作频率为33MHz,则其理论最大传输率为()。

A.33MB/SB.64MB/SC.132MB/SD.164MB/S

19.总线的异步通信方式是()。

A既不采用时钟信号,也不采用握手信号

B只采用时钟信号,不采用握手信号

C不采用时钟信号,只采用握手信号

D既采用时钟信号,也采用握手信号

20.下列关于USB总线特性的描述,错误的是()

A可实现外设的即插即用和热插拔

B是一种通信总线,连接不同外设

C可通过级联方式连接多台外设

D同时可传输2位数据,数据传输率高

21.“总线忙”的建立者是()

A总线控制器BCPUC获得总线控制权的设备D发出“总线请求”信号的设备

22.采用无压缩方式传输一张分辨率为640x480像素,65535色的照片,设有效数据传输率为56kbit/S,大约需要的时间是()

A34.82B43.86C85.71D87.77

解析:

65536色,故而颜色深度为16位,敞而占据的存储空间为640x480x16=4915200bit。

有效传输时间=4915200/(56×

103)s≈87.77s。

23.某总线支持二级cache块传输方式,若每块6个字,每字长4B,时钟频率100MHZ,当读操作时,第一个时钟周期接受地址,第二、三个时钟周期为延时周期,另外用4个时钟周期传输一个块,则读操作的总线传输率为(343MB/s)

读操作的时钟周期数:

1+2+4=7 

对应的频率:

 

10^8/7 

总线宽度:

4=24B 

数据传输率:

24×

(10^8/7)=343MB/s

24.三态缓冲门可组成运算器的数据总线,它的输出电平有逻辑“1”、逻辑“0”、浮空三种状态。

(对)

25.译码器是一种组合逻辑电路,而计数器是一种时序逻辑电路。

26.大多数微型机的总线由地址总线、数据总线和控制总线组成,因此,它们是三总线结构的。

第四章

1.计算机系统的三级存储器结构指的是①缓存、②主存和③辅存。

2.在多级存储体系中,cache的主要功能是①提高存储速度,虚拟存储器的主要功能是②增加存储容量。

3.对存储器的要求是①速度,②容量,③位价。

为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。

4.虚拟存储器通常由主存和①辅存两级存储系统组成。

为了在一台特定的机器上执行程序,必须把②逻辑地址映像到这台机器主存储器的③物理地址空间上,这个过程称为地址映像。

5.cache是一种①高速缓冲存储器,是为了解决CPU和主存之间②速度不匹配而采用的一项重要的硬件技术,现发展为③多级缓存体系,④指令和数据cache分设体系。

6.程序访问的局限性是使用()的依据。

A.缓冲B.cacheC.虚拟内存D.进程

7.下列有关存储器的描述中,不正确的是______。

A.多体交叉存储器主要解决扩充容量问题B.访问存储器的请求是由CPU发出的

C.cache与主存统一编址,即主存空间的某一部分属于cacheD.cache的功能全由硬件实现

8.为使虚存系统有效地发挥其预期的作用,所运行的程序应具有的特性是()。

A.该程序不应含有过多的I/O操作B.该程序的大小不应超过实际的内存容量

C.该程序应当具有较好的局部性D.该程序的指令相关不应过多

9.在cache和主存的二级存储体系中,主存与cache同时访问,cache的存取时间是100ns,主存为1000ns,如果希望有效(平均)存取时间不超过cahce存储时间的115%,则cache的命中率至少应该为()。

A.90%B.98%C.95%D.99%

平均存取时间Ta=Tc*h+Tm*(1-h),式中,Tc为cache的存取时间,Tm为主存的存取时间,代入数值,即100*h+1000*(1-h)<

=1.15*100,故h>

=98.3%

10.DRAM的刷新是以()为单位的。

A.集中刷新B.分散刷新C.异步刷新D.都不对

11.假定用若干2Kx4位的芯片组成一个8Kx8位的存储器,则地址0B1FH所在芯片的最小地址是()。

A.0000HB.0600HC.0700HD.0800H

12.某计算机字长为16位,存储器容量为256KB,CPU按字寻址,其寻址范围是()。

A.0~219-1B.0~220-1C.0~218-1D.0~217-1

13.已知单体存储器的T为110ns,总线传输周期为10ns,则当采用低位交叉的多模块存储器时,存储体数应()。

A.大于11B.等于11C.小于11D.大于等于11

14.在高速缓冲系统中,主存容量为64MB,cache为512KB,则该存储系统的容量为()。

A.64MB+512KBB.64MBC.64MB~64MB+512KBD.64MB-512KB

15.在计算机中,存储器是数据传送的中心,但访问存储器的请求是由CPU或I/O所发出的。

16.为什么要把存储系统细分成若干个级别?

目前微机的存储系统中主要有哪几级存储器?

各级存储器是如何分工的?

答:

程序访问的局部性原理

(1)空间局部:

一个数据项被引用,那么与它地址相近的数据项可能很快被引用;

(2)时间局部:

一个数据项被引用,在不久将来,它有可能再次被引用。

目前微机的存储系统主要有3级,高速缓冲存储器、内存储器和辅助存储器

高速缓冲存储器:

是一种高速、小容量存储器,临时存放指令和数据,以提高处理速度。

内存储器:

内存存取速度快,CPU可直接对它进行访问,用来存放计算机运行期间的大量程序和数据。

辅存存储容量大,价格低,CPU不能直接进行访问,通常用来存放系统程序、大型文件及数据库等。

17.计算机存储系统分哪几个层次?

每一层次主要采用什么存储介质?

其存储容量和存取速度的相对关系如何?

存储系统层次:

cache---主存----辅存

相应的存储介质为:

cache---SRAM;

主存—DRAM;

辅存----磁表面存储

对应的容量由小到大,速度由高到低

18.提高存储器速度可采用哪些措施,请说出至少五种措施。

提高储存密度;

2、提升寻址效率;

3、增大接口带宽;

4、增加缓存容量;

5、改变读写机制,尽量采用直接存取

19.存储器系统的层次结构可以解决什么问题?

实现存储器层次结构的先决条件是什么?

用什么度量?

主要解决CPU和主存速度不匹配的问题

先决条件:

程序访问的局部性原理;

度量:

容量、价格、位

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 解决方案 > 其它

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1