计算机组成原理第二版唐朔飞各章节习题和答案解析Word下载.docx
《计算机组成原理第二版唐朔飞各章节习题和答案解析Word下载.docx》由会员分享,可在线阅读,更多相关《计算机组成原理第二版唐朔飞各章节习题和答案解析Word下载.docx(46页珍藏版)》请在冰豆网上搜索。
12、32位微机是指该计算机所用的CPU()
A、具有32个寄存器
B、能同时处理32位的二进制数
C、能处理32个字符
D、运算的结果最大为2的32次方
13、下列选项中,描述浮点数操作速度的指标是()
A、MIPS
B、CPI
C、IPC
D、MFLOPS
14、当前设计高性能计算机的重要技术途径是()
A、提高CPU主频
B、采用非冯诺依曼结构
C、扩大主存容量
D、采用并行处理技术
答案:
1、A
2、B
3、D
4、B
5、C
6、B
7、B
8、A
9、B
10、B
11、D
12、B
13、D
14、D
第三章练习习题
(一)
2017-05-04
1、连接计算机与计算机之间的总线属于()总线
A、片内
B、系统
C、通信
2、挂接在总线上的多个部件()
A、只能分时向总线发送数据,并只能分时从总线上接收数据
B、只能分时向总线发送数据,但可同时从总线接收数据
C、可同时向总线发送数据,并同时从总线接收数据
D、可同时向总线发送数据,但只能分时从总线接收数据
3、在总线上,同一时刻()
A、只能有一个主设备控制总线传输操作
B、只能有一个从设备控制总线传输操作
C、只能有一个主设备和一个从设备控制总线传输操作
D、可以有多个主设备控制总线传输操作
4、总线是计算机各部件交换信息的公共通路,当使用总线传送数据时在每一时刻在总线上传送()
A、多个部件发送给多个部件的信息
B、多个部件发送给一个部件的信息
C、一个部件发送给一个部件的多组信息
D、一个部件发送给多个部件的一组信息
5、系统总线是指()
A、运算器、控制器、寄存器之间的连接部件
B、运算器、寄存器、主存之间的连接部件
C、运算器、寄存器、外围设备之间的连接部件
D、CPU、主存、外围设备之间的连接部件
6、系统级的总线是用来连接()
A、CPU内部的运算器和寄存器
B、主机系统板上的所有部件
C、主机系统板上的各个芯片
D、系统中的各个功能模块或设备
7、计算机使用总线结构的主要优点是便于实现积木化,缺点是()
A、地址信息、数据信息和控制信息不能同时出现
B、地址信息和数据信息不能同时出现
C、两种信息源的代码在总线中不能同时出现
8、下面所列的()不属于系统总线接口的功能
A、数据缓存
B、数据转换
C、状态设置
D、完成算术逻辑运算
9、地址总线、数据总线、控制总线三类是根据()来划分的
A、总线所处的位置
B、总线传送的内容
C、总线的传送方式
D、总线的传送方向
10、系统总线中地址线的功能是()
A、用于选择主存单元地址
B、用于选择进行信息传输的设备
C、用于选择外存地址
D、用于指定主存或IO设备接口的地址
11、CPU的控制总线提供()
A、数据信号流
B、所有存储器和IO设备的时序信号及控制信号
C、来自IO设备和存储器的响应信号
D、包含B和C
12、在系统总线的数据线上,不可能传输的是()
A、指令
B、操作数
C、握手(应答)信号
D、中断类型号
1、C
3、A
4、D
5、D
6、D
7、C
8、D
10、D
12、C
第三章练习习题
(二)
2017-05-08
1、串行总线主要用于()
A、连接主机与外围设备
B、连接主存与CPU
C、连接运算器与控制器
D、连接CPU内部各部件
2、不同信号在同一条信号线上分时传输的方式称为()
A、并行传输方式
B、串行传输方式
C、总线复用方式
D、分离式通信
3、在一个16位的总线系统中,若时钟频率为100MHz,总线周期为5个时钟周期传输一个字,则总线带宽是()
A、4MBps
B、40MBps
C、16MBps
D、64MBps
4、某总线有104根信号线,其中数据总线32根,若总线工作频率为33MHz,则其理论最大传输率为()
A、33MBps
B、64MBps
C、132MBps
D、164MBps
5、在链式查询方式下,越靠近控制器的设备()
A、优先级越高,得到总线使用权的机会越多
B、优先级越低,得到总线使用权的机会越少
C、优先级越低,得到总线使用权的机会越多
D、优先级越高,得到总线使用权的机会越少
6、若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传输需2个总线时钟周期,则总线数据传输率为()
A、16Mbps
B、8Mbps
D、8MBps
7、假设某系统总线在一个总线周期中能并行传输4字节的信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是()
A、10MBps
B、20MBps
C、40MBps
D、80MBps
8、设一个32位微处理器配有16位的外部数据总线,若时钟频率为50MHz,若总线传输最短周期为4个时钟周期,则总线的最大数据传输率为()
A、12.5MBps
B、25MBps
C、50MBps
D、16MBps
9、在三种集中式总线仲裁中,()方式对电路故障最敏感
A、链式查询
B、计数器定时查询
C、独立请求
D、都一样
10、在独立请求方式下,若有N个设备,则()
A、需N个总线请求信号和N个总线响应信号
B、有一个总线请求信号和N个总线响应信号
C、总线请求信号多于总线响应信号
D、总线请求信号少于总线响应信号
11、在链式查询方式下,若有N个设备,则()
A、有N条总线请求信号
B、共用一条总线请求信号
C、有N-1条总线请求信号
D、无法确定
2、C
3、B
4、C
5、A
8、B
9、A
10、A
11、B
第三章练习习题(三)
2017-05-09
1、总线主设备是指()
A、掌握总线控制权的设备
B、申请作为主设备的设备
C、被从设备访问的设备
D、总线裁决部件
2、总线的从设备是指()
A、申请作为从设备的设备
B、被主设备访问的设备
C、掌握总线控制权的设备
D、总线源设备
3、总线上信息的传输总是由()
A、CPU启动
B、总线控制器启动
C、总线主设备启动
D、总线从设备启动
4、以下叙述中错误的是()
A、总线结构的传送方式可以提高数据的传输速度
B、与独立请求发送相比,链式查询方式对电路的故障更敏感
C、PCI总线采用同步传输协议和集中式仲裁方式
D、总线的带宽是总线本身所能达到的最高传输速率
5、同步控制方式是()
A、只适用于CPU控制的方式
B、只适用于外围设备控制的方式
C、由统一时序信号控制的方式
D、所有指令执行时间都相同的方式
6、同步通信之所以比异步通信具有较高的传输速度,是因为()
A、同步通信不需要应答信号且总线长度较短
B、同步通信用一个公共的时钟信号进行同步
C、同步通信中,各部件存取时间比较接近
D、以上各项因素的综合结果
7、以下各项中,()是同步传输的特点
A、需要应答信号
B、各部件的存取时间比较接近
C、总线长度较长
D、总线周期长度可变
8、在同步通信中,一个总线周期的传输过程通常是()
A、先传送数据,再传送地址
B、先传送地址,再传送数据
C、只传送数据
9、总线的异步通信方式()
A、不采用统一时钟信号,只采用握手信号
B、既采用统一时钟信号,又采用握手信号
C、既不采用统一时钟信号,又不采用握手信号
D、采用统一时钟信号,不采用握手信号
10、下列选项中英文缩写均为总线标准的是()
A、PCI、CRT、USB、EISA
B、ISA、CPI、VESA、EISA
C、ISA、SCSI、RAM、MIPS
D、ISA、EISA、PCI、PCI-Express
11、在目前计算机上广泛使用的U盘,其接口使用的总线标准是()
A、VESA
B、USB
C、AGP
D、PCI
2、B
3、C
4、A
第四章练习习题
(一)
2017-05-27
1、和外存储器相比,内存储器的特点是()
A、容量大、速度快、成本低
B、容量大、速度慢、成本高
C、容量小、速度快、成本高
D、容量小、速度快、成本低
2、存储体按照一定的顺序划分成许多存储单元,存储单元有一个编号,称为存储单元的地址,访问存储器必须按照地址进行,存储单元中存放的是()
A、存储器单元的地址编号
B、指定单元存放的数据
C、将要写入存储单元的内容
D、访问存储器的控制命令
3、磁盘属于()类型的存储器
A、随机存取存储器
B、只读存储器
C、顺序存取存储器
D、直接存取存储器
4、某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用()
A、RAM
B、ROM
C、RAM和ROM
D、都不对
5、计算机的存储系统是指()
A、RAM
B、ROM
C、主存储器
D、Cache、主存储器和外存储器
6、、一般存储系统由三级组成,下列关于各级存储器的作用及速度、容量的叙述中正确的是()
A、主存存放正在CPU中运行的程序,速度较快,容量很大
B、Cache存放当前所有频繁访问的数据,特点是速度最快、容量较小
C、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很慢
D、外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很快
7、以下器件中存取速度最快的是()
A、Cache
B、主存
C、寄存器
D、磁盘
8、在下列几种存储器中,CPU可直接访问的是()
A、主存储器
B、磁盘
C、磁带
D、光盘
9、下列叙述中,()是正确的
A、主存可由RAM和ROM组成
B、主存只能由RAM组成
C、主存只能由ROM组成
10、在存储器层次结构中,存储器从速度最快到最慢的排列顺序是()
A、寄存器-主存-Cache-辅存
B、寄存器-主存-辅存-Cache
C、寄存器-Cache-辅存-主存
D、寄存器-Cache-主存-辅存
11、在存储器层次结构中,存储器从容量最大到最小的排列顺序是()
C、辅存-主存-Cache-寄存器
12、用户程序所存放的主存空间属于()
3、D
4、C
5、D
6、C
7、C
8、A
9、A
10、D
11、C
12、A
第四章练习习题
(二)
2017-05-31
1、以下()表示从主存M中读出数据
A、M(MAR)
→MDR
B、(MDR)→M(MAR)
C、M(MDR)→MAR
D、(MAR)→M(MDR)
2、以下()表示向主存M中写入数据
3、下列说法中正确的是()
A、半导体RAM信息可读可写,且断电后仍能保持记忆
B、DRAM是易失性RAM,而SRAM中的存储信息是不易失的
C、半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的
D、半导体RAM是非易失性的RAM
4、下面有关系统主存的叙述中,错误的是()
A、RAM是可读可写存储器,ROM是只读存储器
B、ROM和RAM的访问方式相同,都采用随机访问方式进行
C、系统的主存由RAM和ROM组成
D、系统的主存都是用DRAM芯片实现的
5、静态半导体存储器SRAM指()
A、在工作过程中,存储内容保持不变
B、在断电后信息仍保持不变
C、不需动态刷新
D、芯片内部有自动刷新逻辑
6、半导体静态存储器SRAM的存储原理是()
A、依靠双稳态电路
B、依靠定时刷新
C、依靠读后再生
D、信息不再变化
7、动态RAM的特点是()
A、工作中存储内容动态地变化
B、工作中需要动态地改变访存地址
C、每隔一定时间刷新一遍
D、每次读出后需根据原存内容全部刷新一遍
8、和静态RAM相比,动态RAM具有()优点
A、容量能随应用任务需要动态变化
B、成本低、功耗低
C、掉电后内容不会丢失
D、内容不需要再生
9、DRAM的刷新是以()为单位进行的
A、存储单元
B、行
C、列
D、存储元
10、某SRAM芯片,其存储容量为64K×
16位,该芯片的地址线和数据线数目为()
A、64、16
B、16、64
C、64、8
D、16、16
11、某存储器容量为32K×
16位,则()
A、地址线为16根,数据线为32根
B、地址线为32根,数据线为32根
C、地址线为15根,数据线为16根
D、地址线为15根,数据线为32根
12、在存储器芯片中,地址译码采用双译码方式是为了()
A、扩大寻址范围
B、减少存储单元数目
C、增加存储单元数目
D、减少存储单元选通线数目
13、在1K×
1位的存储芯片中,采用双译码方式,译码器的输出信号有()条
A、1024
B、64
C、32
D、10
3、C
4、D
5、C
6、A
8、B
9、B
12、D
13、B
第四章练习习题(三)
2017-06-01
1、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是()
A、DRAM
B、SRAM
C、FLASH
D、EEPROM
2、既具有SRAM读写的灵活性和较快的访问速度,又在断电后可不丢失信息的ROM是()
A、EEPROM
B、FLASH
C、EPROM
D、PROM
3、下列存储器中可电改写的只读存储器是()
B、EPROM
C、ROM
D、RAM
4、下列几种存储器中,()是易失性存储器
A、Cache
B、EPROM
C、FlashMemory
D、CDROM
5、下列各类存储器中,不采用随机方式的是()
A、EPROM
B、CDROM
C、DRAM
D、SRAM
6、某内存若为16MB,则表示其容量为()KB
A、16
B、16384
C、1024
D、16000
7、若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数12345678H的存储字节顺序按地址从小到大依次是()
A、12345678
B、78563412
C、87654321
D、34127856
8、某计算机字长为32位,存储器容量为16MB,CPU按半字寻址时可寻址的单元数为()
A、224
B、223
C、222
D、221
9、某计算机字长为16位,存储器容量为64KB,CPU按字寻址,其可寻址的单元数是()
A、64K
B、32KB
C、32K
D、64KB
10、4片16K×
8位的存储芯片,可设计为()容量的存储器
A、32K×
16位
B、16K×
C、32K×
8位
D、8K×
16位
11、16片2K×
4位的存储器可以设计为()存储容量的16位存储器
A、16K
B、32K
C、8K
D、2K
12、设CPU地址总线有24根,数据总线有32根,用512K×
8位的RAM芯片构成该机的主存储器,则该机主存最多需要()片这样的存储芯片。
A、256
B、512
C、64
D、128
1、B
5、B
9、C
11、C
12、D
第四章练习习题(四)
2017-06-02
1、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。
现用2K×
8位的ROM芯片和4K×
4位的RAM芯片来设计该存储器,则需要上述规则的ROM芯片数和RAM芯片数分别是()
A、1、15
B、2、15
C、1、30
D、2、30
2、某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M×
8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是()
A、22位
B、23位
C、25位
D、26位
3、用存储容量为16K×
1位的存储器芯片来组成一个64K×
8位的存储器,则在字方向和位方向上分别扩展了()倍
A、4和2
B、8和4
C、2和4
D、4和8
4、双口RAM在()情况下会发生读写冲突
A、左端口和右端口的地址码不同
B、左端口和右端口的地址码相同
C、左端口和右端口的数据码不同
D、左端口和右端口的数据码相同
5、高速缓冲存储器Cache一般采用()
A、随机存取方式
B、顺序存取方式
C、半顺序存取方式
D、只读不写方式
6、在Cache中,常用的替换策略有:
随机法RAND、先进先出法FIFO和近期最少使用法LRU,其中与局部性原理密切相关的是()
A、随机法RAND
B、近期最少使用法LRU
C、先进先出法FIFO
D、都不是
7、如果一个高速缓存系统中,主存的容量为12MB,Cache的容量为400KB,则该存储系统可存信息的总量为()
A、12MB+400KB
B、12MB
C、400KB
D、12MB-400KB
8、假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失50次,则Cache的命中率是()
A、5%
B、9.5%
C、50%
D、95%
9、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。
每个主存块大小为32字节,按字节编址。
主存129号单元所在的主存块应装入到的Cache组号是()
A、0
B、1
C、4
D、6
10、下列因素中,与Cache的命中率无关的是()
A、Cache块的大小
B、Cache的容量
C、主存的存取时间
D、以上都无关
11、下列说法中,正确的是()
A、Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分
B、主存储器只由易失性的随机读写存储器构成
C、单体多字存储器主要解决访存速度的问题
D、以上都不正确
1、D
2、D
10、C
11、C
第五章练习习题
(一)
2017-06-14
1、“春”字的机内码为B4BAH,则它在国家标准中所在的区号是()
A、19区
B、20区
C、14区
D、35区
2、主机与I/O设备传送数据时,主机与I/O设备是串行工作的,说明采用了()
A、程序查询方式
B、程序中断方式
C、通道方式
D、DMA方式
3、计算机所配置的显示器中,若显示控制卡上刷新存储器的容量是1MB,则当采用800×
600像素的分辨率时,每个像素最多可以有()种不同的颜色。
A、256
B、65536
C、16M
D、4096
4、CRT的分辨率为1024×
1024像素,像素的颜色数为256色,则刷新存储器的容量约为()
A、256MB
B、1MB
C、256KB
D、