Modelsim初级使用教程Word格式.docx

上传人:b****6 文档编号:18565459 上传时间:2022-12-28 格式:DOCX 页数:27 大小:1.58MB
下载 相关 举报
Modelsim初级使用教程Word格式.docx_第1页
第1页 / 共27页
Modelsim初级使用教程Word格式.docx_第2页
第2页 / 共27页
Modelsim初级使用教程Word格式.docx_第3页
第3页 / 共27页
Modelsim初级使用教程Word格式.docx_第4页
第4页 / 共27页
Modelsim初级使用教程Word格式.docx_第5页
第5页 / 共27页
点击查看更多>>
下载资源
资源描述

Modelsim初级使用教程Word格式.docx

《Modelsim初级使用教程Word格式.docx》由会员分享,可在线阅读,更多相关《Modelsim初级使用教程Word格式.docx(27页珍藏版)》请在冰豆网上搜索。

Modelsim初级使用教程Word格式.docx

4安装完毕,可以运行。

注意:

1、电脑的用户名不能为中文;

2、安装路径不能出现中文和空格,只能有数字、英文字母和下划线"

_"

组成;

3、若计算机还需要使用ModelSim-Altera(QuartusII,可不需做任何额外的设定,ModelSimSE会自动抓到这个系统变量,并使用这个licensefile;

反之亦然。

图1设置modelsim所需环境变量(用户)

PS 

建立QuartusII和modelsim的联系

① 

完成上述工作之后需要在QuartusII中设置modelsim路径,QuartusII菜单Tools——>

General——>

EDAToolOptions,进行相关设置,如modelsim:

C:

\\win32 

如图2所示。

图2设置modelsim路径

②在QuartusII建立工程时,设置modelsim作为仿真软件,或者是在Assignments——>

EDAToolSettings进行设置。

三、Modelsim仿真方法

Modelsim的仿真分为前仿真和后仿真,下面先具体介绍一下两者的区别。

前仿真

  前仿真也称为功能仿真,主旨在于验证电路的功能是否符合设计要求,其特点是不考虑电路门延迟与线延迟,主要是验证电路与理想情况是否一致。

可综合FPGA代码是用RTL级代码语言描述的,其输入为RTL级代码与Testbench.

后仿真

  后仿真也称为时序仿真或者布局布线后仿真,是指电路已经映射到特定的工艺环境以后,综合考虑电路的路径延迟与门延迟的影响,验证电路能否在一定时序条件下满足设计构想的过程,是否存在时序违规。

其输入文件为从布局布线结果中抽象出来的门级网表、Testbench和扩展名为SDO或SDF的标准时延文件。

SDO或SDF的标准时延文件不仅包含门延迟,还包括实际布线延迟,能较好地反映芯片的实际工作情况。

一般来说后仿真是必选的,检查设计时序与实际的FPGA运行情况是否一致,确保设计的可靠性和稳定性。

选定了器件分配引脚后在做后仿真。

Modelsim仿真的基本步骤

Modelsim的仿真主要有以下几个步骤:

(1)建立库并映射库到物理目录;

(2)编译原代码(包括Testbench);

(3)执行仿真。

上述3个步骤是大的框架,前仿真和后仿真均是按照这个框架进行的,建立modelsim工程对前后仿真来说都不是必须的。

建立库

  在执行一个仿真前先建立一个单独的文件夹,后面的操作都在此文件下进行,以防止文件间的误操作。

然后启动Modelsim将当前路径修改到该文件夹下,修改的方法是点File->

ChangeDirectory选择刚刚新建的文件夹见下图。

图3新建文件夹

  做前仿真的时候,推荐按上述建立新的文件夹。

  做后仿真的时候,在QuartusII工程文件夹下会出现一个文件夹:

工程文件夹\simulation\modelsim,前提是正确编译QuartusII工程;

因此,不必再建立新的文件夹了。

  仿真库是存储已编译设计单元的目录,modelsim中有两类仿真库,一种是工作库,默认的库名为work,另一种是资源库。

Work库下包含当前工程下所有已经编译过的文件。

所以编译前一定要建一个work库,而且只能建一个work库。

资源库存放work库中已经编译文件所要调用的资源,这样的资源可能有很多,它们被放在不同的资源库内。

例如想要对综合在cyclone芯片中的设计做后仿真,就需要有一个名为cyclone_ver的资源库。

  映射库用于将已经预编译好的文件所在的目录映射为一个modelsim可识别的库,库内的文件应该是已经编译过的,在Workspace窗口内展开该库应该能看见这些文件,如果是没有编译过的文件在库内是看不见的。

  建立仿真库的方法有两种。

一种是在用户界面模式下,点File->

New->

Library出现下面的对话框,选择anewlibraryandalogicalmappingtoit,在LibraryName内输入要创建库的名称,然后OK,即可生成一个已经映射的新库。

另一种方法是在Transcript窗口输入以下命令:

vlibwork

vmapworkwork

图4建立仿真库

  如果要删除某库,只需选中该库名,点右键选择Delete即可。

  需要注意的是不要在modelsim外部的系统盘内手动创建库或者添加文件到库里;

也不要modelsim用到的路径名或文件名中使用汉字,因为modelsim可能无法识别汉字而导致莫名其妙的错误。

编写与编译测试文件

在编写Testbench之前,最好先将要仿真的目标文件编译到工作库中,点Compile->

Compile或,将出现下面的对话框,

图5编译目标文件

  在Library中选择工作库,在查找范围内找到要仿真的目标文件(Library选择刚才建立的库,查找范围选择目标文件所在的文件夹),然后点Compile和Done;

或在命令行输入vlog。

此时目标文件已经编译到工作库中,在Library中展开work工作库会发现该文件。

当对要仿真的目标文件进行仿真时需要给文件中的各个输入变量提供激励源,并对输入波形进行的严格定义,这种对激励源定义的文件称为Testbench,即测试台文件。

下面先讲一下Testbench的产生方法。

方法一:

我们可以在modelsim内直接编写Testbench,而且modelsim还提供了常用的各种模板。

具体步骤如下:

⑴执行File->

Source->

verilog,或者直接点击工具栏上的新建图标,会出现一个verilog文档编辑页面,在此文档内设计者即可编辑测试台文件。

需要说明的是在Quartus中许多不可综合的语句在此处都可以使用,而且testbench只是一个激励源产生文件,只要对输入波形进行定义以及显示一些必要信息即可,切记不要编的过于复杂,以免喧宾夺主。

⑵Modelsim提供了很多Testbench模板,我们直接拿过来用可以减少工作量。

在verilog文档编辑页面的空白处右键点ShowLanguageTemplates然后会出现一个加载工程,接着你会发现在刚才的文档编辑窗口左边出现了一个LanguageTemplates窗口,见下图。

图6应用模板生成Testbench文件

双击CreatTestbench会出现一个创建向导,见下图。

图7创建向导

选择SpecifyDesignUnit工作库下,work工作库下的目标文件,点Next,出现下面对话框:

图8设置Testbench向导

  可以指定Testbench的名称以及要编译到的库等,此处我们使用默认设置直接点Finish。

这时在Testbench内会出现对目标文件的各个端口的定义还有调用函数接下来,设计者可以自己往Testbench内添加内容了(有注释的为添加的内容),然后保存为.v格式即可。

按照前面的方法把Testbench文件也编译到工作库中。

图9生成及修改后的Testbench文件

  方法二:

在QuartusII内编写并编译Testbench,之后将Testbench和目标文件放在同一个文件夹下,按照前面的方法把Testbench文件和目标文件都编译到工作库中之后。

PS:

如果在工作库中没有该文件(在Testbench文件没有端口的情况下),则在Simulate——>

StartSimulate卡片中去掉优化选项,如下图所示。

之后再重新编译,即可在工作库中找到该文件。

图10去掉优化选项

执行仿真

因为仿真分为前仿真和后仿真,下面分别说明如何操作。

⑴前仿真

前仿真,相对来说是比较简单的。

在上一步我们已经把需要的文件编译到工作库内了,现在我们只需点simulate->

StartSimulation或快捷按钮会出现startsimulate对话框。

点击Design标签选择Work库下的Testbench文件,然后点OK即可,也可以直接双击Testbench文件,此时会出现下面的界面。

图11startsimulate

  在主界面中会多出来一个Objects窗口,里面显示Testbench里定义的所有信号引脚,在Workspace里也会多出来一个Sim标签。

右键点击,选择Add->

AddtoWave,如下图所示。

然后将出现Wave窗口,现在就可以仿真了,见下图。

图12Wave窗口

窗口里面已经出现了待仿真的各个信号,点将开始执行仿真到100ns,继续点仿真波形也将继续延伸,见下图。

图13仿真波形

若点,则仿真一直执行,直到点才停止仿真。

也可以在命令行输入命令:

run@1000

则执行仿真到1000ns,后面的1000也可以是别的数值,设计者可以修改。

在下一次运行该命令时将接着当前的波形继续往后仿真。

至此,前仿真步骤完成。

⑵后仿真

  这里是采用的Cycloneii做的一个counter的例子。

  后仿真与前仿真的步骤大体相同,只不过中间需要添加仿真库(和所选器件及所有IPCore相关)、网表和延时文件的步骤。

  后仿真的前提是quartus已经对要仿真的目标文件进行编译,并生成modelsim仿真所需要的.vo文件(网表文件)和.sdo文件(时延文件),具体操作过程又有两种方法,一种是通过Quartus调用Modelsim,Quartus在编译之后自动把仿真需要的.vo文件以及需要的仿真库加到modelsim中,操作简单;

一种是手动将需要的文件和库加入modelsim进行仿真,这种方法可以增加主观能动性,充分发挥modelsim的强大仿真功能。

①通过Quartus调用Modelsim

  使用这种方法时首先要对Quartus进行设置。

先运行Quartus,打开要仿真的工程,点菜单栏的Assignments,点EDAToolsettings,选中左边Category中的Simulation.,在右边的Toolname中选ModelSim(Verilog),选中下面的RunGateLevelSimulationautomaticallyaftercomplication.见下图。

图14对Quartus进行设置

  Quartus中的工程准备好之后点击startcomplication按钮,此时modelsim会自动启动,而quartus处于等待状态(前提是系统环境变量中用户变量中PATH要设置好modelsim安装路径,如:

D:

\\win32)。

在打开的modelsim的Workspace窗口中你会发现多了工作库和资源库,而且work库中出现了需要仿真的文件。

Modelsim自动将quartus生成的.vo文件编译到work库,并建立相应的资源库。

如图所示。

图15QuartusII编译之后自启动modelsim

  观察库,可以发现,多了verilog_libs库、gate_work库和work库,但是在"

工程文件夹\simulation\modelsim"

下,只有verilog_libs和gate_work文件夹,为什么库里面却多了一个work库呢而且gate_work库和work库文件内容相同!

  gate_work库是QuartusII编译之后自动生成的,而work库是modelsim默认库。

仔细观察二者路径,二者路径相同,均为gate_work文件夹,可知modelsim将gate_work库映射到work库。

因此,在后续的工作中操作gate_work库或者work库都能得到正确结果。

  编写测试台程序,最好放在生成的.vo文件所在的目录,以方便在需要手动仿真时使用。

点Compile在出现的对话框中选中文件,然后点Compile按钮,编译结束后点Done,这时在Work库中会出现测试台文件。

如下图所示。

图16编译测试文件

  点击simulate->

点击Design标签选择Work库下的文件,然后点击Libraries标签在SearchLibrary中点击Add按钮,选择仿真所需要的资源库(如果不知道需要选择哪个库,可以先直接点Compile看出现的错误提示中说需要的库名,然后再重复上述步骤)见下图。

图17选择仿真所需要的资源库

  再点startsimulate对话框的SDF标签。

在出现的对话框的SDFFile框内加入.sdo时延文件路径。

在ApplyToRegion框内有一个“/”,在“/”的前面输入测试台文件名,即“Counter_tb”,在它的后面输入测试台程序中调用被测试程序时给被测试程序起的名称,本例中为“DUT”,见下图。

然后点OK。

后面观察波形与前仿真步骤相同。

图18添加.sdo文件

自动仿真和手动仿真的区别:

  这种方法比较简单,因为QuartusII调用Modelsim,所以除了生成自动生成了modelsim仿真所需要的.vo文件(网表文件)和.sdo文件(时延文件)外,还生成了gate_work文件夹、verilog_libs文件夹;

gate_work文件夹(可以叫工作库,也可以叫编译库)下存放了已编译的文件,verilog_libs文件夹下存放了仿真所需要的资源库,上例是cycloneii_ver库(文件夹)。

而手动仿真则需要自己添加这些文件和库。

具体如下。

②手动仿真

  手动仿真需要自己添加文件和编译库,但可以充分发挥modelsim强大的仿真功能。

操作时也要先对quartus进行设置,设置与前面相同只是不要选中RunGateLevelSimulationautomaticallyaftercomplication。

然后启动modelsim,将当前路径改到"

下。

图19启动modelsim

  相比①中,这里少了一些库(实际是verilog_libs库、gate_work库和work库),因此下面要添加一个库。

新建一个库,此处默认库名为work,此时,"

文件夹下出现了一个work文件夹,work库下面没有目标文件和测试文件,即work文件夹下没有任何文件,建库的目的就是将编译的文件都放在该库里,即放在该文件夹下。

编译之前,还需要添加仿真所需要的资源库cycloneii_atoms(用到EP2C8),将D:

\altera\90\quartus\eda\sim_lib目录下的cycloneii_atoms文件复制到.vo所在的目录,即"

  如果按照①中的方法编写testbench并同样放在.vo所在的目录,这时点Compile下的Compile或点将会出现下面的对话框,将所选文件进行编译。

图20编译所需文件和资源库

  编译完成之后,work工作库下多了很多文件,同样work文件夹下也多了很多文件(夹),建库的目的可见一斑,其中有Counter_tb测试文件和counter目标文件。

点击simulate->

这里和①相比只有Libraries标签在SearchLibrary时不一样,其余2项都一样。

Libraries标签在SearchLibrary的设置如下图。

图21选择仿真所需要的资源库

后面的观察波形步骤跟前面一样。

四、观察波形的一些方法和技巧。

手动创建输入波形(待定)

  对于复杂的设计文件,最好是自己编写testbench文件,这样可以精确定义各信号以及各个信号之间的依赖关系等,提高仿真效率。

对于一些简单的设计文件,也可以在波形窗口自己创建输入波形进行仿真。

具体方法是鼠标右击work库里的目标仿真文件,然后点createwave,弹出wavedefault窗口。

图22AddtoWave

  在wave窗口中选中要创建波形的信号,如此例中的CLK,然后右键点击,选择Create/Modify/Wave项出现下面的窗口:

图23设置输入波形

  在Patterns中选择输入波形的类型,然后分别在右边的窗口中设定起始时间、终止时间以及单位,再点Next出现下面的窗口,我们把初始值的HiZ改为0,然后修改时钟周期和占空比,然后点Finish。

图24设置输入波形

  接着继续添加其他输入波形,出现下面的结果。

前面出现的红点表示该波形是可编辑的。

后面的操作与用testbench文本仿真的方法相同。

图25仿真波形

观察特定信号波形

  如果设计者只想查看指定信号的波形,可以先选中objects窗口中要观察的信号,然后点右键选择AddtoWave->

Selectedsignals,见下图,那么在Wave窗口中只添加选中的信号。

图26查看特定信号波形

保存和导入波形文件(待定)

  如果要保存波形窗口当前信号的分配,可以点File->

Save,在出现的对话框中设置保存路径及文件名,保存的格式为.do文件。

如果是想导出自己创建的波形(在文章最后有详细的解释)可以选择File->

ExportWaveform在出现的对话框中选择EVCDFile并进行相关设置即可。

如果导入设计的波形选择File->

ImportECVD即可。

Dataflow窗口观察信号波形

  在主界面中点View->

Dataflow可以看到会出现dataflow窗口,在objects窗口中拖一个信号到该窗口中,你会发现在dataflow窗口中出现你刚才选中信号所在的模块,如果双击模块的某一引脚,会出现与该引脚相连的别的模块或者引线,见下图。

图27Dataflow窗口

  在dataflow窗口中点View->

ShowWave,会在dataflow窗口中出现一个wave窗口,双击上面窗口中的某一模块,则在下面的wave窗口中出现与该模块相连的所有信号,如果已经执行过仿真,在wave窗口中还会出现对应的波形,见下图。

图28Dataflow窗口观察仿真波形

  在波形窗口中拖动游标,上面模块的引脚信号的值也会随着游标当前位置的改变而改变。

如果要在modelsim中修改原设计文件,在文档页面点击右键,取消ReadOnly,即可修改,修改后继续仿真。

如果想结束仿真可以点Simulate->

EndSimulation,或直接在命令行输入quit-sim,此时quartus也会显示结束所有编译过程。

五、一些说明

关于在testbench里使用`timescale的问题

`timescale是编译器指令,用来定义时延精度和时延单位,命令格式为

`timescaletime_unit/time_precision

其中time_unit定义时延单位,即后面模块中出现的时延数值的单位,time_precision定义时延精度。

例如

`timescale1ns/100ps 

表示时延单位为1ns,时延精度为100ps。

如果后面有语句#a=1;

此时时延值应该对应为,因为精度为。

如果设计中多个模块带有自身的`timescale,编译时模拟器总是定义在所有模块的最小时延精度上,并且所有模块中的时延都自动地换算为到最小试验精度上。

附录:

Counter源代码:

`timescale1ns/100ps

moduleCounter(

input 

CLK,

RST_N,

output[3:

0]CNT

);

reg[3:

0]cnt;

assignCNT=cnt;

always@(posedgeCLK,negedgeRST_N)begin

if(!

RST_N)

cnt<

=#54'

h0;

else

=#0cnt+1'

b1;

end

endmodule

Counter_tb源代码:

moduleCounter_tb 

wire 

[3:

0] 

CNT 

reg 

RST_N 

CLK 

Counter 

DUT 

.CNT(CNT),

.RST_N(RST_N),

.CLK(CLK));

initialbegin

#0CLK 

=1'

b0

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高中教育 > 理化生

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1