北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx

上传人:b****4 文档编号:17128379 上传时间:2022-11-28 格式:DOCX 页数:6 大小:15.74KB
下载 相关 举报
北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx_第1页
第1页 / 共6页
北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx_第2页
第2页 / 共6页
北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx_第3页
第3页 / 共6页
北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx_第4页
第4页 / 共6页
北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx_第5页
第5页 / 共6页
点击查看更多>>
下载资源
资源描述

北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx

《北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx(6页珍藏版)》请在冰豆网上搜索。

北交《数字电子技术含实验》在线作业一0005Word格式文档下载.docx

A,B,C,D

消除冒险竞争的方法()。

发现并消去互补相乘项

增加乘积项避免互相项相加

输出端并联电容器

输入端并联电容器

A,B,C

卡诺图化简步骤是()。

将逻辑函数写成最小项表达式

按最小项表达式填写卡诺图

合并最小项

将包围圈对于的乘积项相加

逻辑函数的表示方法中具有唯一性的是()。

真值表

表达式

逻辑图

卡诺图

A,D

逻辑函数的化简方法有()。

并项法

吸收法

消去法

配项法

逻辑函数的化简方法有()。

计数器按触发器动作分类,可分为()。

加法计数器

减法计数器

同步计数器

异步计数器

TTL逻辑电路包括()。

非门

与非门

或非门

与或非门

卡诺图化简的步骤是()。

将包围圈对应的乘积项相加

卡诺图化简画包围圈时应遵循的原则是()。

包围圈内的方格数必定是2的n次方个,n等于1、2、3、...

相邻方格包括上下相邻、左右相邻和四角相邻

同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余

包围圈内的方格数要尽可能多,包围圈的数目尽可能少

组合逻辑电路消除竞争冒险的方法有()。

修改逻辑设计

在输出端接入缓冲电路

后级加缓冲电路

屏蔽输入信号的尖峰干扰

A

要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。

&

amp;

gt;

RON

lt;

ROFF

ROFF&

RI&

C

二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

4、2

4、1

2、1

2、2

B

常用BCD码有()。

奇偶校验码

格雷码

8421码

汉明码

用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

3.33V

5V

6.66V

10V

下列逻辑电路中为时序逻辑电路的是()。

变量译码器

加法器

数码寄存器

数据选择器

Verilog语言大概提供了约()个运算符。

20

30

40

50

设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()。

60%

47.5%

37.5%

30%

利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。

最小项表达式

综合表达式

通用表达式

逻辑表达式

()是一种对脉冲电平敏感的存储单元电路。

寄存器

锁存器

触发器

定时器

竞争现象肯定会产生干扰脉冲。

错误

正确

数字系统设计分为自下而上和自上而下的设计方法。

多谐振荡器的两个暂稳态转换过程是通过电容C充放电来完成的。

4008为四位二进制超前进位全加器。

任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。

八进制数(18)8比十进制数(18)10小。

数字信号就是一系列时间离散、数值也离散的信号。

0FEH是我们数制中的十六进制。

异或函数和同或函数在逻辑上互为反函数。

电路的噪声容限越大,抗干扰能力愈强。

 

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 解决方案 > 其它

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1