《微机原理与接口技术》习题答案Word文件下载.docx
《《微机原理与接口技术》习题答案Word文件下载.docx》由会员分享,可在线阅读,更多相关《《微机原理与接口技术》习题答案Word文件下载.docx(20页珍藏版)》请在冰豆网上搜索。
12、下列四条指令都可用来使累加器清"
0"
,但其中不能清"
进位"
位的是(C)。
A、XORAL,ALB、ANDAL,0C、MOVAL,0D、SUBAL,AL
13、若(AX)=96H,(BX)=65H,依次执行ADDAX,BX指令和DAA指令后,(AL)=(C)。
A、0FBHB、01HC、61HD、0BH
14、下列能使CF标志置1的指令是(C)。
A、CMCB、CLCC、STCD、CLD
15、MOVAX,[BP+SI]隐含使用的段寄存器是(D)。
A、CSB、DSC、ESD、SS
16、计算机工作中只读不写的存储器是(B)。
A、DRAMB、ROMC、SRAMD、EEPROM
17、下面关于主存储器(也称为内存)的叙述中,不正确的是(B)。
A、当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理
B、存储器的读、写操作,一次仅读出或写入一个字节
C、字节是主存储器中信息的基本编址单位
D、从程序设计的角度来看,cache(高速缓存)也是主存储器
18、CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个(B)周期。
A、指令B、总线C、时钟D、读写
19、存取周期是指(D)。
A、存储器的写入时间
B、存储器的读出时间
C、存储器进行连续写操作允许的最短时间间隔
D、存储器进行连续读/写操作允许的最短时间3间隔
20、下面的说法中,(C)是正确的。
A、EPROM是不能改写的
B、EPROM是可改写的,所以也是一种读写存储器
C、EPROM是可改写的,但它不能作为读写存储器
D、EPROM只能改写一次
21、主存和CPU之间增加高速缓存的目的是(A)。
A、解决CPU和主存间的速度匹配问题B、扩大主存容量
C、既扩大主存容量,又提高存取速度D、增强CPU的运算能力
22、采用虚拟存储器的目的是(C)。
A、提高主存速度B、扩大外存的容量
C、扩大内存的寻址空间D、提高外存的速度
23、某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是(C)。
A、70FFFHB、80000HC、7FFFFHD、8FFFFH
24、微机系统中的存储器可分为四级,其中存储容量最大的是(D)。
A、内存B、内部寄存器C、高速缓冲存储器D、外存
25、下面的说法中,(B)是正确的。
A、指令周期等于机器周期B、指令周期大于机器周期
C、指令周期小于机器周期D、指令周期是机器周期的两倍
26、按与存储器的关系,I/O端口的编址方式分为(C)。
A、线性和非线性编址B、集中与分散编址
C、统一和独立编址D、重叠与非重叠编址
27、在中断传送方式下,主机与外部设备间的数据传送通路是(A)。
A、数据总线DBB、专用数据通路C、地址总线ABD、控制总线CB
28、状态信息是通过(A)总线进行传送的。
A、数据B、地址C、控制D、外部
29、下列总线中,属于局部总线的是(D)。
A、ISAB、EISAC、MCAD、PCI
30、利用程序查询方式传送数据时,CPU必须读(A)以判断是否传送数据。
A、外设的状态B、DMA的请求信号C、数据输入信息D、外设中断请求
31、CPU与外设间数据传送的控制方式有(D)。
A、中断方式B、DMA方式 C、程序控制方式D、以上三种都是
32、CPU与I∕O设备间传送的信号有(D)。
A、数据信息B、控制信息 C、状态信息D、以上三种都是
33、在中断方式下,外设数据输入到内存的路径是(D)。
A、外设→数据总线→内存B、外设→数据总线→CPU→内存
C、外设→CPU→DMAC→内存D、外设→I∕O接口→CPU→内存
34、CPU响应中断请求和响应DMA请求的本质区别是(D)。
A、中断响应靠软件实现(B)速度慢(C)控制简单
D、响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线
35、将微处理器、内存储器及I/O接口连接起来的总线是(
C)。
A、片总线
B、外总线
C、系统总线
D、局部总线
36、在下列指令中,能使PC机CPU对I/O端口进行读写访问的是(C)。
A、中断指令B、串操作指令C、输入输出指令D、传送指令
37、下列几种芯片是PC机的常用芯片,它们之中可接管总线控制数据传送的是(D)。
A、定时器/计数器芯片B、串行接口芯片
C、并行接口芯片D、DMA控制器芯片
38、下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是(B)
A、8253AB、8237AC、8259AD、8255A
39、在下列指令中,能使PC机CPU对I/O端口进行读写访问的是(C)。
A、中断指令B、串操作指令C、输入/输出指令D、传送指令
40、将微处理器、内存储及I/O接口连接起来的总线是(C)。
A、片总线B、外总线C、系统总线D、内部总线
41、支持无条件传送方式的接口电路中,至少应包含(D)。
A、数据端口,控制端口B、状态端口C、控制端口D、数据端口
42、CPU与慢速的外设进行数据传送时,采用(B)方式可提高CPU的效率。
A、查询B、中断C、DMAD、无条件传送
43、当采用(A)输入操作情况时,除非计算机等待,否则无法传送数据给计算机。
A、程序查询方式B、中断方式C、DMA方式D、IOP处理机方式
44、微机中地址总线的作用是(C)。
A、用于选择存储单元B、用于选择进行信息传输的设备
C、用于指定存储单元和I/O设备接口电路的选择地址D、用于确定操作对象
45、计算机使用总线结构便于增减外设,同时(C)。
A、减少了信息的传输量B提高了信息的传输量
C、减少了信息传输线的条数D、增加了信息传输线的条数
46、若AL=3BH,AH=7DH,则AL和AH中的内容相加后,标志CF、SF和OF的状态分别是(A)
A、0、1、1B、1、1、1C、0、0、0D、1、1、0
47、若AL=3BH,AH=7DH,则AL和AH中的内容相减后,标志CF、AF和PF的状态分别是(B)
A、0、0、1B、1、1、1C、0、1、0D、1、0、0
48、下列有关指令指针寄存器的说法中,哪一个是正确的(B)。
A、IP存放当前正在执行的指令在代码段中的偏移地址
B、IP存放下一条将要执行的指令在代码段中的偏移地址
C、IP存放当前正在执行的指令在存储器中的物理地址
D、IP存放当前正在执行的指令在存储器中的段地址
49、最小模式时,当M/-----IO为低电平时,表示CPU正在对(B)进行访问。
A、存储器B、I/O端口C、外部存储器D、EPROM
50、下面有关MN/----------MX的叙述正确的是(C)
A、是工作模式选择信号,由CPU产生,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式
B、是工作模式选择信号,由CPU产生,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式
C、是工作模式选择信号,由外部输入,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式
D、是工作模式选择信号,由外部输入,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式
51、某CPU的主频为250MHZ,则它的时钟周期为(D)
A、250nsB、50nsC、40nsD、4ns
52、如果访问存储器时使用BP寻址,则默认的段寄存器是(D)
A、CSB、ESC、DSD、SS
53、某单元在数据段中,已知DS=1000H,偏移地址为1200H,则它的物理地址为(B)
A、10000HB、11200HC、12100HD、13000H
54、某系统中,已知SS=2360H,SP=0800H,若将20H个字节的数据入栈,则SP的内容为(D)
A、0780HB、0820HC、23E20HD、07E0H
55、某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据(A)
A、80HB、50HC、100D、100H
56、在下列伪指令中定义字变量的是(B)。
A、DDB、DWC、DQD、DT
57、下列指令中,能使AL的内容固定为偶数的是(C)。
A、ADDAL,01HB、ORAL,0FEHC、ANDAL,0FEHD、XORAL,0FEH
58、改变(C)寄存器的值,可改变堆栈中栈顶元素的位置。
A、BPB、IPC、SPD、BX
59、加减类运算指令对标志位的状态(A)。
A、有影响B、部分影响C、无影响D、任意
60、当AH=(C)时,执行INT21H指令可在屏幕上显示一组字符。
A、01HB、02HC、09HD、0AH
61、已知VARDW1,2,$+2,5,6若汇编时VAR分配的偏移地址是2010和,则汇编后2014H单元的内容是(D)。
A、6HB、14HC、5HD、16H
62、若某数据段位于存储区68000H~7FFFFH,则该数据段的段基址是(D)。
A、68000HB、7FFFFHC、6000HD、6800H
63、SP的作用是用来指示(A)。
A、栈顶元素的有效地址B、下一条要执行指令的地址
C、下一条要取的指令的地址D、栈底元素的有效地址
64、在数据传送指令执行过程中,不能直接与立即数进行传送的是(B)。
A、通用寄存器B、段寄存器C、存储器D、通用寄存器和存储器
65、转移类指令对标志位的状态(C)。
A、有影响B、部分影响C、无影响D、随意
66、欲从存储单元取某操作数,可采用(D)。
A、寄存器寻址、寄存器间接寻址B、立即寻址、直接寻址
C、立即寻址、寄存器间接寻址D、寄存器间接寻址、直接寻址
67、在指令MOVAX,0执行后,CPU状态标志位ZF的取值(D)。
A、为0B、为1C、不确定D、不改变
68、B)。
A)、1、0、1、1B、1、1、0、0C、0、0、1、1D、0、1、0、1
69、下列指令中,错误的是(C)。
A、MOVBX,OFFSETBUFB、LEASI,BUF
C、LEADI,OFFSETBUFD、MOVBP,SEGBUF
70、输入/输出指令对标志位的状态(C)。
71、用3片8259A级联,最多可管理的中断数是(B)。
A、24级B、22级 C、23级D、21级
72、CPU响应INTR和NMI中断时,相同的必要条件是(A)。
A、当前指令执行结束B、允许中断 C、当前访问内存结束D、总线空闲
73、通常,中断服务程序中的一条STI指令目的是(B)。
A、允许低一级中断产生B、开放所有可屏蔽中断
C、允许同级中断产生D允许高一级中断产生
74、特殊屏蔽方式要解决的主要问题是(C)。
A、屏蔽所有中断B、设置最低优先级 C、开放低级中断D、响应同级中断
75、对可编程接口芯片进行读/写操作的必要条件是(
D
).
A、RD=0
B、WR=0
C、RD=0或WR=0
D、CS=0
76、用两只中断控制器8259A级联后,CPU的可屏蔽硬中断可扩大到(D)。
A、64级B、32级C、16级D、15级
77、在PC机中,启动硬中断服务程序执行的是(B)。
A、主程序中安排的中断指令B、中断控制器发出的中断请求信号
C、主程序中安排的转移指令D、主程序中安排的调用指令
78、如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用(C)。
A、中断嵌套B、中断响应C、中断屏蔽D、中断向量
79、当系统发生某个事件时,CPU暂停现行程序的执行转去执行相应程序的过程,称为(B)。
A、中断请求B、中断响应C、中断嵌套D、中断屏蔽
80、8086/8088CPU采用(B)方式,保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序。
A、中断向量
B、向量中断
C、优先排队
D、并行工作
81、运算器由很多部件组成,其核心部分是(B)。
A、数据总线B、算术逻辑单元C、累加器D、多路开关
82、在一般的微处理器中,(D)包含在CPU中。
A、内存B、输入/输出单元C、磁盘驱动器D、算术逻辑单元
83、80486CPU的标志寄存器中,OF标志表示运算结果的(C)情况。
A、进/借位B、符号C、溢出D、辅助进位
84、若某数据段位于存储区38000H~47FFFH,则该数据段的段基址为(D)。
A、38000HB、47FFFHC、3000HD、3800H
85、程序设计中所使用的地址是(A)。
A、逻辑地址B、有效地址C、物理地址D、段基址
86、80X86执行程序时,对存储器进行访问时,物理地址可由(B)组合产生。
A、SS和IPB、CS和IPC、DS和IPD、CS和BP
87、某处理器与内存进行数据交换的外部数据总线为32位,它属于(C)。
A、8位处理器B、16位处理器C、32位处理器D、64位处理器
88、在堆栈操作中,隐含使用的通用寄存器是(D)。
A、AXB、BXC、SID、SP
89、主要决定微机性能的是(A)
A、CPUB、耗电量C、质量D、价格
90、十进制负数–38的八位二进制补码是(B)
91、设AL=7FH,要使AL=80H,应使用下列哪一条指令(D)。
A、ANDAL,80HB、ORAL,80HC、XORAL,80HD、NOTAL
92、在执行十进制调整指令DAA,DAS之前必须将结果存放于(C)中。
A、AXB、AHC、ALD、BL
93、下列指令执行后影响标志位的是(C)。
A、MOVB、PUSHC、ADDD、XCHG
94、唯一能对应存储单元的地址是(A)。
A、物理地址B、端口地址C、有效地址D、逻辑地址
95、计算机能直接执行的语言是(A)。
A、机器语言B、汇编语言C、高级语言D、程序设计语言
96、需采用先进后出原则操作的存储区是(D)。
A、寄存器组B、地址缓冲器C、数据寄存器D、堆栈区
97、寄存器SP用于对(B)的操作。
A、空闲单元B、堆栈单元C、数据单元D、指令单元
98、若(BX)=1000H,(DS)=2000H,(21000H)=12H,(21001H)=34H,执行LEASI,[BX]指令后,SI寄存器的内容是(C)。
A、1234HB、3412HC、1000HD、0010H
99、若(AL)=80H,执行NEGAL指令后,CF和OF标志位的状态分别为(C)。
A、0和0B、0和1C、1和0D、1和1
100、若要完成(AX)*7/2运算,则在下列四条指令之后添加(C)指令。
MOVBX,AX;
MOVCL,3;
SALAX,CL;
SUBAX,BX()。
A、RORAX,1B、SALAX,1C、SARAX,1D、DIVAX,2
101、计算机的主内存有3K字节,则内存地址寄存器需(C)位就足够。
A、10B、11C、12D、13
102、若256KB的SRAM具有8条数据线,那么它具有(B)地址线。
A、10B、18C、20D、32
103、可以直接存取1M字节内存的微处理器,其地址线需(C)条。
A、8B、16C、20D、24
104、规格为4096×
8的存储芯片4片,组成的存储体容量为(C)。
A、4KBB、8KBC、16KBD、32KB
105、一个有16字的数据区,其起始地址为70A0:
DDF6H,则该数据区末字单元的物理地址为(B)。
A、14E96HB、7E814HC、7E7F6HD、7E816H
106、某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有(D)条。
A、20B、30C、16D、26
107、对于地址总线为32位的微处理器来说,其直接寻址范围可达(D)。
A、64MBB、256MBC、512MBD、4GB
108、通常高速缓存是由快速(A)组成。
A、SRAMB、DRAMC、EEPROMD、Flash
109、CPU在执行指令的过程中,每完成一次对存储器或I/O端口的访问过程,称为(B)。
A、时钟周期B、总线周期C、总线读周期D、总线写周期
110、某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H~21FH,则该I/O芯片的片选信号至少应由(D)条地址线译码后产生。
A、16B、10C、4D、6
111、设某一个单元的物理地址是54321H,则正确的逻辑地址表示为(C)
A、4321H:
50000HB、54320H:
1HC、5430H:
0021HD、5432H:
00001H
112、如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是(B)
A、3000HB、12000HC、21000HD、1000H
113、如果一个堆栈从地址1250H:
0100H开始,SP=0050,则SS的段地址是(B)
A、12600HB、1260HC、1265HD、125BH
11–Y]补=(A)
115、下列描述正确的是(B)。
A、汇编语言仅由指令性语句组成
B、汇编语言包括指令性语句和伪指令语句
C、指令性语句和伪指令语句的格式是完全相同的
D、指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行
116、下列指令中不属于逻辑运算指令的是(B)。
A、XORB、CWDC、NOTD、OR
117、D)。
A、005CHB、0017HC、1700HD、05C8H
118、下列指令中不会改变指令指针寄存器内容的是(A)。
A、MOVB、JMPC、CALLD、RET
119、伪指令ENDP告诉汇编程序(B)。
A、宏定义结束B、过程定义结束
C、段定义结束D、过程运行结束
120、利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为(A)。
A、DS:
DX=字符串首地址B、DS:
DX=字符串末地址
C、CS:
DX=字符串首地址D、CS:
121、PC机中,确定硬中断的服务程序入口地址的是(C)。
A、主程序中的调用指令B、主程序中的转移指令
C、中断控制器发出的类型码D、中断控制器中的中断服务寄存器
122、8086/8088CPU的引脚中,接有硬中断信号的引脚有(C)。
A、15个B、8个C、2个D、1个
123、设8259A当前最高优先级为IR5,如果要使该中断在下一循环中变为最低优先级,则OCW2应设为(C)。
124、欲读取8259A的IMR内容,可(D)。
A、先向8259A写入OCW3。
然后读8259A的奇地址B、直接读8259A的偶地址
C、先向8259A写入OCW3。
然后读8259A的偶地址D、直接读8259A的奇地址
125、80486CPU响应中断时,自动压入堆栈的信息是(D)。
A、AX,BX,CX,DX的内容B、AX,CX的内容
C、CS,IP,SP的内容D、CS,IP,标志寄存器的内容
126、实模式下,80486管理的内存空间中,地址为
00000H~003FFH中存放着(D)
A、用户程序代码B、BIOS代码C、