川大20春《电子技术基础1下1346》20春在线作业1答案Word下载.docx
《川大20春《电子技术基础1下1346》20春在线作业1答案Word下载.docx》由会员分享,可在线阅读,更多相关《川大20春《电子技术基础1下1346》20春在线作业1答案Word下载.docx(16页珍藏版)》请在冰豆网上搜索。
0010
1001
(单选题)3:
逻辑图和输入A,B的波形如图所示,分析当输出F为“1”的时刻应是()。
t1
t2
t3
无
(单选题)4:
四位二进制数码可以表示的状态有()。
4种
8种
16种
12种
C
(单选题)5:
函数F=AB+CD的真值表中,F=1的状态有()。
2个
4个
8个
7个
D
(单选题)6:
n个变量的逻辑函数其全部最小项有()。
n个
n+2个
2n个
(单选题)7:
在下列逻辑运算中,错误的是()。
若A=B,则AB=A
若1+A=B,则1+A+AB=B
若A+B=B+C,则A=C
若A+B=AB,则A=B
(单选题)8:
的最小项为()。
B
(单选题)9:
函数的反函数为()。
(单选题)10:
逻辑函数的最简与或式为()。
(单选题)11:
CMOS与非门多余输入端的处理方法为()。
悬空
接高电位
接地
以上都可以
(单选题)12:
为实现“线与”逻辑功能,应选用()。
与非门
与门
集电极开路(OC)门
或门
(单选题)13:
在下列TTL门电路中,实现电路为()。
(单选题)14:
CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
高抗干扰能力
电源范围宽
高速度
微功耗
(单选题)15:
全加器逻辑符号如图所示,当Ai?
Bi?
Ci-1=1时,Ci和Si分别为()。
Ci=0Si=0
Ci=1Si=0
Ci=0Si=1
Ci=1Si=1
(单选题)16:
欲使一路数据分配到多路装置应选用带使能端的()。
编码器
选择器
译码器
比较器
(单选题)17:
TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=011时,输出为()
00100000
111011111
11111011
0000010
(单选题)18:
若译码-驱动器输出为低电平,则显示器应选用()。
共阳极显示器
共阴极显示器
都可以
(单选题)19:
由3线—8线译码器芯片74LS138构成的电路如图所示,其输出表达式为()。
(单选题)20:
下图为双4选1数据选择器构成的组合逻辑电路,输入量为A.B.C,输出逻辑函数F1和F2标准与或表达式为()。
(单选题)21:
设负边沿触发的JK触发器的初始状态为0,CP、J、K信号如图所示,其Q端波形正确的()。
(单选题)22:
图1所示触发器电路,初始状态为0,正确的输出下图(图2)波形中哪一项(&
nbsp;
&
)。
(单选题)23:
图示各逻辑电路中,为一位二进制计数器的是()。
(单选题)24:
电路如下图所示,当的初态为011,在时钟CP脉冲信号作用下,则的下一个状态为()。
100
101
110
111
(单选题)25:
电路如下图所示,则改电路实现模()计数器。
12进制计数器
11进制计数器
10进制计数器
9进制计数器
(单选题)26:
下列触发器中不能用于计数功能的是()。
下降沿触发的T触发器
边沿型D触发器
边沿型JK触发器
单稳态触发器
(单选题)27:
以下各电路中,()可以实现定时功能。
多谐振荡器
施米特触发器
(单选题)28:
由555定时器构成的施密特触发器,改变控制电压VCO时,则()。
改变输出VO的幅值
改变低电平VOL的数值
改变高电平VOH的数值
改变回差电压ΔVT
(单选题)29:
随机存储器RAM的I/O端口为输入端口时,应使片选信号和读写信号为()。
(单选题)30:
D/A转换器的位数越多,转换精度越()。
差
高
没得影响
不确定
(判断题)31:
方波的占空比为50%。
对
错
T
(判断题)32:
最简逻辑函数表达式是唯一的。
F
(判断题)33:
在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入端应接高电平。
(判断题)34:
负载电流由外电路流入门电路称为拉电流负载。
(判断题)35:
OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1﹒L2。
(判断题)36:
D触发器的特性方程为,与无关,所以它没有记忆功能。
(判断题)37:
要改变触发器的状态必须有CP脉冲的配合。
(判断题)38:
即使电源关闭,移位寄存器中的内容也可以保持下去。
(判断题)39:
ROM和RAM是结构相同但性能不同的存储器。
(判断题)40:
555定时器是仅用于产生定时脉冲的时序逻辑功能器件。
A