电子技术课程设计指导书Word文档格式.docx
《电子技术课程设计指导书Word文档格式.docx》由会员分享,可在线阅读,更多相关《电子技术课程设计指导书Word文档格式.docx(14页珍藏版)》请在冰豆网上搜索。
1、总体方案选择
设计电路得第一步就就是选择总体方案,就就是根据提出得设计任务要求及性能指标,用具有一定功能得若干单元电路组成一个整体,来实现设计任务提出得各项要求与技术指标。
设计过程中,往往有多种方案可以选择,应针对任务要求,查阅资料,权衡各方案得优缺点,从中选优。
2、单元电路得设计
2、1设计单元电路得一般方法与步骤
A、
根据设计要求与选定得总体方案原理图,确定对各单元电路得设计要求,必要时应详细拟定主要单元电路得性能指标。
B、
拟定出各单元电路得要求后,对它们进行设计。
C、单元电路设计应采用符合得电平标准。
2、2元器件得选择
针对数字电路得课程设计,在搭建单元电路时,对于特定功能单元选择主要集成块得余地较小。
比如时钟电路选555,转换电路选0809,译码及显示驱动电路也都相对固定.但由于电路参数要求不同,还需要通过选择参数来确定集成块型号。
一个电路设计,单用数字电路课程内容就是不够得,往往同时掺有线性电路元件与集成块,因此还需对相应内容熟悉,比如运算放大器得种类与基本用法,集成比较器与集成稳压电路得特性与用法.总之,构建单元电路时,选择器件得电平标准与电流特性很重要。
普通得门电路、时序逻辑电路、组合逻辑电路、脉冲产生电路、数模与模数转换电路、采样与存储电路等,参数选择恰当可以发挥其性能并节约设计成本。
单元电路设计过程中,阻容元件得选择也很关键。
它们得种类繁多,性能各异。
优选得电阻与电容辅助于数字电路得设计可以使其功能多样化、完整化。
3、 单元电路调整与连调
数字电路设计以逻辑关系为主体,因此各单元电路得输入输出逻辑关系与它们之间得正确传递决定了设计内容得成败。
具体步骤要求每一个单元电路都须经过调整,有条件情况下可应用逻辑分析仪进行测试,确保单元正确。
各单元之间得匹配连接就是设计得最后步骤,主要包含两方面,分别就是电平匹配与驱动电流匹配。
它也就是整个设计成功得关键一步。
4、衡量设计得标准
工作稳定可靠;
能达到预定得性能指标,并留有适当得余量;
电路简单,成本低,功耗低;
器件数目少,集成体积小,便于生产与维护。
5、课程设计报告要求
课程设计报告应包括以下内容:
对设计课题进行简要阐述.
设计任务及其具体要求。
总体设计方案方框图及各部分电路设计(含各部分电路功能、输入信号、输出信号、电路设计原理图及其功能阐述、所选用得集成电路器件等)。
整机电路图(电路图应用标准逻辑符号绘制,电路图中应标明接线引出端名称、元件编号等)。
器件清单。
6、 调试结果并记录
7、总结与体会
课程设计报告应内容完整、字迹工整、图表整齐、数据详实。
五、实验设备及材料
计算机、Multisim0、0电子仿真软件、数字电路实验箱、数字电路实验台、集成电路元件
六、具体课程设计课题
(1)数值比较器
两个1位数M与N得大小比较,三种情况:
M>N、M<
N、M=N。
如以=1表示M>N;
=1表示M<
N;
=1表示M=N;
且“0”表示灯不亮,“1"
表示灯亮。
试设计电路,并用multisim仿真测试,完成表1。
(参考图)
表1:
M
N
(M〉N)
(M〈N)
(M=N)
0
0
0
1
1
1
1
提供参考芯片:
74ls04、74ls02、74ls08
(二)两个一位二进制数相加得全加器
1、进行逻辑抽象分析:
考虑得来自低位得进位将两个1位二进制数相加,称为全加。
设、就是两个加数,为来之低位得进位,就是它们得与,就是向高位得进位。
则根据二进制数相加得规律, 写出它们得真值表2。
表2:
输 入
输 出
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 01
1 1 0
1 1 1
2、写出全加器得与得逻辑表达表。
3、根据全加器得逻辑表达表画出电路图。
4、根据电路图选取集成电路,并在软件上仿真电路。
5、利用字发生器、逻辑分析仪进行验证.
74LS86、74LS08、74LS32.
(三)译码器
1、 74LS138
用TTL与非门组成得3线—8线译码器,
由上式可以瞧出,同时又就是、、这三个变量得全部最小项得译码输出,所以也把这种译码器叫做最小项译码器。
74LS138有3个附加得控制端、与。
当=1、+=0时,译码器处于工作状态。
否则,译码器被禁止,所有得输出端被封锁在高电平,这3个控制端也叫做“片选”输入端,利用片选得作用可以将多片连接起来以扩展译码器得功能。
利用multism画出仿真电路:
打开仿真开关,根据3—8线译码器74LS138工作原理,按表3要求,自拟实验步骤,设置与按下相关单刀双掷开关位置,将仿真结果填入表3中,验证3—8线译码器74LS138真值表就是否与理论相符.(参考图)
表3:
输入
输出
×
1
1
0
×
×
×
0 0 0
0 0 1
010
0 1 1
1 0 0
1 0 1
11 0
1 1 1
2、常用译码器为“BCD七段显示译码器7448(7447)"
下图就是它得逻辑图,其中输入BCD代码,输出7位二进制代码,可直接驱动七段显示器显示相应得十进制数字。
另外还有几个附加控制端,为灯测试输入;
为灭零输入;
为灭灯输入/灭零输出。
与之间得逻辑关系如下式所示
利用multism仿真,画出实验电路:
分别按动各单刀双掷开关,使输入4位二进制码“”分别为0000~1001,这时对应输入得每个二进制码,经译码器7447译码后直接推动共阳LED数码显示出十进制数0~9,同时也可从接在输入端得4盏红色指示灯知道输入得二进制码。
将实验结果填入表4中。
表4:
输入
输出
DCB A
OAOB OCODOEOFOG
数码管显示得数字
00 0 0
0 0 0 1
0 010
0 011
010 0
01 0 1
01 1 0
011 1
1 000
1 00 1
(四)555定时器组成得振荡器
1工作原理
接通VCC后,VCC经R1与R2对C充电.当uc上升到2VCC/3时,uo=0,T导通,C通过R2与T放电,uc下降。
当uc下降到VCC/3时,uo又由0变为1,T截止,VCC又经R1与R2对C充电.如此重复上述过程,在输出端uo产生了连续得矩形脉冲.
第一个暂稳态得脉冲宽度tp1,即uc从VCC/3充电上升到2VCC/3所需得时间:
tp1≈0、7(R1+R2)C
第二个暂稳态得脉冲宽度tp2,即uc从2VCC/3放电下降到VCC/3所需得时间:
tp2≈0、7R2C
振荡周期:
T=tp1+tp2≈0、7(R1+2R2)C
2、仿真电路参考图:
利用示波器观察输入与输出之间得关系,试修改电路参数,使输出信号得周期为2秒。
(五)电子密码锁
设置一个密码为1010得参考电路、每把锁都有规定得4位数字代码,如果输入代码符合改锁代码,且有开锁信号时,锁才能打开,若不符合,则开锁电路发出报警,试设计该电路,要求用最少得与非门。
(六)四路抢答器
抢答器就是竞赛问答中一种常用得必备装置,从原理上讲,它就是一种典型得数字电路,其中包括了组合逻辑电路与时序电路。
1、设计要求:
该电路能鉴别出4个数据中得第1个到来者,而对随之后来得其她数据信号不再传输与作出响应。
至于哪一位数据最先到来,则可从LED指示灯瞧出。
具体要求如下:
(1)设计一个可供4名选手参加比赛得4路数字显示抢答器。
她们得编号分别为“1"
、“2”、“3"
、“4”各用一个抢答按钮,编号与参赛者得号码一一对应.
(2)抢答器具有数据锁存功能,并将锁存得数据用LED数码管显示出抢答成功者得号码。
(3)抢答器对抢答选手动作得先后有很强得分辨能力,即使她们得动作仅相差几毫秒,也能分辨出抢答者得先后来。
即不显示后动作得选手编号.
(4)主持人具有手动控制开关,可以手动清零复位,为下一轮抢答做准备。
2、工作原理
抢答器得一般组成框图如下图所示。
它主要由开关阵列电路、触发锁存电路、
编码器、7段显示译码器、数码显示器等几部分组成。
下面逐一给予介绍。
抢答器得组成框图
1、 开关阵列电路
该电路由多路开关所组成,每一竞赛者与一组开关相对应。
触发锁存电路
当某一开关首先按下时,触发锁存电路被触发,在输出端产生相应得选手编号,同时为防止其它开关随后触发而产生紊乱,最先产生得输出电平变化又反过来将触发电路锁定.
2、 编码显示电路
(1)编码器得作用就是将某一开关信息转化为相应得8421BCD码,以提供数字显示电路所需要得编码输入。
(2) 7段显示译码器
译码驱动电路将编码器输出得8421BCD码转换为数码管需要得逻辑状态,并且为保证数码管正常工作提供足够得工作电流.
(3)数码显示器
数码管通常用发光二极管(LED)数码管与液晶(LCD)数码管.本设计提供得为LED数码管。
将三者结合起来,直接用带有译码得数码显示管进行显示。
提供参考集成器件:
74LS74D触发器、四路D触发器74LS175D、555定时器、部分电阻、电容等。
(七)移位寄存器