微机题库及答案(简答题、填空题)Word文档格式.doc
《微机题库及答案(简答题、填空题)Word文档格式.doc》由会员分享,可在线阅读,更多相关《微机题库及答案(简答题、填空题)Word文档格式.doc(11页珍藏版)》请在冰豆网上搜索。
在8086内部由BIU和EU两大部分组成,BIU主要负责和总线打交道,用于CPU与存储器和I/O接口之间进行数据交换;
EU主要是将从指令队列中取得的指令加以执行。
3.什么是I/O独立编址和统一编址?
独立编址是将I/O端口单独编排地址,独立于存储器地址。
统一编址是将I/O端口与存储器地址统一编排,共享一个地址空间。
4.简述主机与外设进行数据交换的几种常用方式。
①无条件传送方式,常用于简单设备,处理器认为它们总是处于就绪状态,随时进行数据传送。
②程序查询方式:
处理器首先查询外设工作状态,在外设就绪时进行数据传送。
③中断方式:
外设在准备就绪的条件下通过请求引脚信号,主动向处理器提出交换数据的请求。
处理器无其他更紧迫任务,则执行中断服务程序完成一次数据传送。
④DMA传送:
DMA控制器可接管总线,作为总线的主控设备,通过系统总线来控制存储器和外设直接进行数据交换。
此种方式适用于需要大量数据高速传送的场合。
5.什么是I/O接口?
在CPU和外部设备之间,需要一些进行数据转换、电平匹配和相互联络的功能电路,称为I/O接口,在接口电路中,一般包含功能不同的寄存器,称为端口寄存器。
通过对这些寄存器的编程,可以改变接口的功能和输入/输出关系。
7.I/O接口电路有哪些主要功能?
(每小点1分)
⑴设置数据缓冲以解决两者速度差异所带来的不协调问题;
⑵设置信号电平转换电路,如可采用MC1488、MC1489、MAX232、MZX233芯片来实现电平转换;
⑶设置信息转换逻辑,如模拟量必须经A/D变换成数字量后,才能送到计算机去处理,而计算机送出的数字信号也必须经D/A变成模拟信号后,才能驱动某些外设工作;
⑷设置时序控制电路;
⑸提供地址译码电路。
9.试说明可屏蔽中断和非屏蔽中断的区别和联系。
可屏蔽中断和不可屏蔽中断都属于外部中断,是由外部中断源引起的;
但它们也有区别:
可屏蔽中断是通过CPU的INTR引脚引入,当中断标志IF=1时允许中断,当IF=0时禁止中断,不可屏蔽中断是由NMI引脚引入,不受IF标志的影响。
10.简述8259A芯片中与中断请求操作相关的寄存器的名称及其功能。
10.8259A中与中断请求操作相关的寄存器有:
1.中断请求寄存器IRR,它是一个8位的寄存器,用来存放外部输入的中断请求信号IR0~IR7。
2.中断服务寄存器ISR,它是一个8位的寄存器,用来记录正在处理的中断请求。
3.中断屏蔽寄存器IMR,它是一个8位的寄存器,用来存放对各级中断的屏蔽信息。
4.优先级判别器PR,用来识别各中断请求信号的优先级别。
11.请说明Intel8253各个计数通道中三个引脚信号CLK,OUT和GATE的功能。
CLK为计数时钟输入引脚,为计数器提供计数脉冲。
GATE为门控信号输入引脚,用于启动或禁止计数器操作,如允许/禁止计数、启动/停止计数等。
OUT为输出信号引脚以相应的电平或脉冲波形来指示计数的完成、定时时间到。
12.微型计算机系统总线由哪三部分组成?
它们各自的功能是什么?
由地址总线、数据总线和控制总线三部分组成。
地址总线用于指出数据的来源或去向;
数据总线提供了模块间数据传输的路径;
控制总线用来传送各种控制信号以便控制数据、地址总线的操作及使用。
13.试说明在8088CPU执行INT40H指令的过程?
CPU取出INT40H指令,经指令译码获知这是一条中断指令。
并且得到40H就是该软件央断的中断向量码。
接着就将PSW、CS和IP压入堆栈保护起来,并关中断。
而后,将中断向量码40H乘4得到中断向量表地址,从该地址开始的顺序两个单元的内容送IP,下两个单元的内容送CS。
这就转向了中断服务程序。
当然,在此之前,中断服务程序的入口地址早已填入中断向量表中。
14、在I/O接口电路中,按存放信息的类型,端口可分为哪几类?
CPU对这些端口实行读操作还是写操作?
在I/O接口电路中,按存放信息的类型,I/O端口可分为数据口、状态口、控制口。
其中,CPU可对数据口进行读或写操作,对状态口进行读操作,对控制口进行写操作。
15、与并行通信相比较,串行通信有什么特点?
与并行通信相比较,串行通信如下特点:
串行通信适宜于远程数据传送;
串行通信通常传送速度较慢;
串行通信的费用较低、传输线少,可借用电话网络来实现远程通信。
16.什么是接口?
它的功能是什么?
1.数据缓冲功能功能2.设置选择功能3.信号转换功能4.接受、解释并执行CPU命令的功能5.中断管理功能6.可编程功能
17.一个完整的中断过程有那几个步骤?
一个完整的中断过程包括中断请求、中断排队、中断响应、中断处理和中断返回五个步骤。
18.8255有那几个部分组成?
8255包括四个部分,分别是:
1.数据总线缓冲器2.读写控制逻辑3.组和B组控制电路4.数据端口A、B、C.
19.什么是总线周期?
CPU使用总线完成一次存储器或I/O接口的存取所用的时间,称为总线周期,一个基本的总线周期包含4个T状态,分别称为T1、T2、T3、T4。
(意思相近即可)
20.在串行异步传送中一个串行字符由1个起始位,7个数据位,1个校验位和1个停止位组成,每秒传送120个字符,则数据传送的波特率应为多少?
传送每位信息所占用的时间为多少?
解:
10*120=1200(b/s)T=1/1200=0.83(ms)
22.简述8086CPU引脚NMI和INTR的异同。
INTR:
可屏蔽中断,用于处理一般外部设备的中断,受中断允许标志IF控制,高电平有效;
NMI:
非屏蔽中断,CPU响应非屏蔽中断不受中断允许标志的影响,由上升沿触发,CPU响应该中断过程与可屏蔽中断基本相同,区别仅是中断类型号不是从外部设备读取,固定是类型2,NMI中断优先级要高。
23.什么是存储器芯片的全译码和部分译码?
各有什么特点?
(5分)
全译码:
使用全部系统地址总线进行译码。
特点是地址唯一,一个存储单元只对应一个存储器地址(反之亦然),组成的存储系统其地址空间连续。
部分译码:
只使用部分系统地址总线进行译码。
其特点:
有一个没有被使用的地址信号就有两种编码,这两个编码指向同一个存储单元,出现地址重复。
24.一般的I/O接口电路安排有哪三类寄存器?
它们各自的作用是什么?
①数据寄存器
保存处理器与外设之间交换的数据。
②状态寄存器
保存外设当前的工作状态信息。
处理器通过该寄存器掌握外设状态,进行数据交换。
③控制寄存器
保存处理器控制接口电路和外设操作的有关信息。
处理器向控制寄存器写入控制信息,选择接口电路的不同工作方式和与外设交换数据形式。
25.简述I/O端口两种编址方式的优缺点。
单独编址:
译码电路简单、内存空间大;
需专用I/O指令和引脚信号
与存储器统一编址:
指令、引脚信号统一;
译码电路复杂、内存减少。
26.比较异步串行通信和同步串行通信的异同。
相同:
均为串行通信,即信道上一位一位地传送数据。
差异:
异步通信:
以字符为单位传送,每个字符需加起始位和停止位,收发时钟可独立;
同步通信:
以数据块为单位传送,字符块前需加同步字符,收发时钟也需同步;
27.8086中断系统有哪几类?
8259A管理的是哪一类中断?
种类有非屏蔽中断、可屏蔽中断、软件中断
8259可管理可屏蔽中断
28.CPU响应可屏蔽中断有哪些基本条件。
答案:
中断是允许的;
有中断请求;
没有总线请求和响应;
没有高优先级中断在服务;
当前指令执行完;
如果是对段寄存器的操作,执行完此指令后必须再执行一条指令;
如果当前指令是带REP的串指令,则一个字节或字的操作完成,没有必要完全执行完该指令;
若当前指令是封锁指令,则必须执行完其后的一条指令。
填空题
1.8088/8086的一切复位信号至少要维持___4___个时钟周期。
2.8086/8088CPU经加电复位后,执行第一条指令的地址是FFFF0H。
4.假设某个总线周期需插入三个Tw等待状态,则该总线周期内对READY信号检测的次数是___4____。
6.某同学在做实验时,按如图2连接芯片的译码电路,得知该芯片的地址范围为3000H~37FFH。
试问该芯片的CS端应接到74LS138的Y6。
Y0
Y1
Y7
G1
G2A
G2B
A
B
C
+5V
M/IO
A15
A14
A13
A12
图2
7.8253可编程定时/计数器工作于方式3,产生方波输出,设CLK的时钟频率为1MHz,为了得到1KHz的方波,则时间常数的值应为__1000__。
9.设8253的通道1与通道0级连,均为BCD计数,已知CLK1的输入频率为,OUT0的输出作为中断请求信号,则中断请求信号的间隔时间最长为__50s_。
1/(2MHz/100000000)
10.8086/8088最多能处理_256____种中断。
11.一