PADS93继续学习笔记汇总2截止0219.docx

上传人:b****5 文档编号:12304071 上传时间:2023-04-18 格式:DOCX 页数:21 大小:816.85KB
下载 相关 举报
PADS93继续学习笔记汇总2截止0219.docx_第1页
第1页 / 共21页
PADS93继续学习笔记汇总2截止0219.docx_第2页
第2页 / 共21页
PADS93继续学习笔记汇总2截止0219.docx_第3页
第3页 / 共21页
PADS93继续学习笔记汇总2截止0219.docx_第4页
第4页 / 共21页
PADS93继续学习笔记汇总2截止0219.docx_第5页
第5页 / 共21页
点击查看更多>>
下载资源
资源描述

PADS93继续学习笔记汇总2截止0219.docx

《PADS93继续学习笔记汇总2截止0219.docx》由会员分享,可在线阅读,更多相关《PADS93继续学习笔记汇总2截止0219.docx(21页珍藏版)》请在冰豆网上搜索。

PADS93继续学习笔记汇总2截止0219.docx

PADS93继续学习笔记汇总2截止0219

2013-1-12

刚才想从官方提供的4432封装上引线出来,但是在我先前的设置规则上是完全把线引不出的,于是又是修改单个网络规则,又是修改条件规则的,最初一直认为是Pad与Trace之间的问题,最后居然试出来是:

SMD与Trace之间的问题,很纳闷,想不通为什么是SMD,后来查官方帮助,原来SMD是指:

TracetoTrace—TheGapvaluesetintheDifferentialPairsdialogboxhasprecedenceoverthisvalue.

SMD—surfacemountpad

Corner—firsttracebendpoint

Pad—throughholepad

可见表贴元件的焊盘并不是Pad,而是SMD,这样就好了~

1.关于PadStack属性对话框的种种

1.1

“1”代表引脚号,“(P)”代表Plated,看到下方的Plated项没有?

表示这个焊盘要镀金属

1.2

“sh.”表示shape,现在我选的是Rectange所以表示为RNN

后面两项不用说了吧!

当不需要后面的InnerLayer和Oppositeside层时就直接写0即可!

1.3

Width实际上是Y-SIZE,Length实际上是X-SIZE,并且要求Length大于等于Width

如果角度不对,那么在旁边的Oritentation中设置即可!

Offset可以改变鼠标“十”字的偏移量,但只能在Length方向上改变,这就有点不爽了!

2Layout中怎样在多余的焊盘上添加网络号?

开ECO模式,点击:

再点要添加网络号的焊盘,飞出线后点右键,出现“RenameCurrentNet”即可

3

阳光(752309623)9:

07:

14

遇到一问题,COPPER挖空怎样做?

Irving(1265924455)9:

09:

39

coppercutout

阳光(752309623)9:

14:

50

先用copper再用coppercutout他吗?

Irving(1265924455)9:

16:

13

1,coppercutout先劃出要挖空的區域

2,copper畫出鋪同的區域

3,將兩個區域圈選起來按右鍵點擊"combine"

阳光(752309623)9:

16:

28

谢谢

这里也有个问题,那即是怎样才能够控制你用2Dline画出的圆圈的大小,可以这样做:

直接是无法设置的,我想出的是调一个已知大小的焊盘出来,然后照轮廓画

4.keepout是可以设置禁止哪些Object的哦!

5.怎样画铜皮?

2Dline选择为Copper属性,但要注意设置这个:

和这个:

6.选择Shape与单线的属性是不一样的哈!

7.怎样设置PCBLayout中用2Dline画出的圆圈的大小?

直接是无法设置的,我想出的是调一个已知大小的焊盘出来,然后照轮廓画

8.要明白的概念,在PCB封装制作中画出的铜(Copper)是没有属性的,到时候元件调出来它就是一块没有网络属性的铜,也不可以添加网络,你在PCB制作中让它与哪个引脚相连它就相连的,也不会报DCR错的。

但在Layout界面中调出的铜你画完之后软件就会让你指定网络名。

9.关于铜皮关联,你画好一块铜的Shape后,没必要设置铜的线宽来成为一块铜皮,你与焊盘关联后它自动就成铜皮了。

因为铜皮关联的对象就是铜皮,而不是铜网。

10.如果想在焊盘上画标记线,那么可以在AssemblyDrawingTOP/Bottom上画!

这样PCB制作完成后这些标记线是不会在焊盘上出现的。

11.Power和GND的一个符号只能对应一个网络名,是你在建这个符号时就已经定义好的!

12.MakeReuse专题

⑴使用MakeReuse元件的Value值一定要标上哈,因为Value值是它匹配的参数之一,需要匹配的参数如下:

MatchingMode:

PartTypesMUSTmatch

:

DecalTypesMUSTmatch

:

Value/Tol.MUSTmatch

⑵已经被MakeReuse的部分,再被选中,右键,就没有MakeReuse选项了,就只有BreakReuse选项了!

如果你想修改这部分被重用的部分,那么就要选BreakReuse。

点了BreakReuse之后,才可以进行布线修改之类的操作。

另外,如果改网络名,也是可以MakeLikeReuse的!

因为虽然你网络名改了,但是连接关系没有变撒!

13.Plot用于设置打印效果!

14.要修改Logical右下角的表单信息,个人感觉还不如删掉Board.然后自建Text!

(Board只能在DxDesginer中创建和修改!

15.库当中的项目不显示出来,怎么办?

属入通配符“*”,点应用即可!

16.你在PADS的库管理窗口的预览窗口(如下图所示)中看到的东东要看你是在Logic中启动的库管理窗口还是在Layout中启动的库管理窗口

如果果在Logic中启动的,就是原理图封装,而如果你在Layout中启动的,就是PCB封装

另外,当你在PCB提取出某一元件时,它也会在Parts中自动生成这个元件的Parts名,但是可没有Parts封装中哦,如下图所示:

此图中EEPROM_TSSOP-25AA080C就没有Parts封装,原因是我只是从PCB布局图中提取了它的PCB封装。

17.关于Plated

Plated表明钻孔有铜片,如果没有,则显然是个固定孔了哈!

表贴焊盘显然是用不着选这个的哈!

Setswhetherthepadisplatedwithcopper.

Normally,padswithaholeareplated.Tocreateanonplatedholewithnocopper,suchasamountinghole,clicktoclearPlated.Nonplatedholesaredrilledtotruedrilldiameter,withoutoversize,andanydrilloversizedoesnotapplytothem.

Tip:

Thebatchclearancecheckingfunctionsconsidertheaddeddrilloversizevaluewhenflaggingerrors.WhenPlatingiscleared,batchclearancecheckingappliestothetruedrillvalue.

说的意思就是下图所示:

protel中的焊盘属性里有一个选项,就是---plated.很多人都问到过的.在这里译作--镀金.可能很多人对此会产生误解.抓一个图大家看看,也许就明白啥意思了.

在单面板里,那个plated后的勾要不要是一样,但在多层板里,要不要那plated意义就不一样了哦!

18关于PADSLayoutLink

SendNetlist并不能删除元件,ECOToPCB才能够,哈哈哈~

而最后的ECONames只针对ComparePCB选项!

记住,除了第一次生成元件在PCB中外,其它时候都不要点SendNetlist否则会出现各种奇形怪状的错误!

19.怎样在完成整个PCBLayout之后进行DRC检查!

Tools->VerifyDesign->再选择Clearance、Connection你想要进行的检查就可以了

20.修改过孔,却怎么也修改不了,点OK之后一打开还是原来的值,怎么回事呢?

原因是你进入的是过孔类型编辑对话框,真正的设置在这里!

21千万不要先把线引出,发现排针顺序不好布线,再改原理图,再更新,这样一更新,原来引出的线就没有了!

22PADS还能进行网络是否有测试点检测~

23WireBondRules微带线

24

.NET规则中的clearance宽度不能低于Default中的(什么意思呢,举个例吧,就说假如你Default设置的铺铜间距是20mil,但你希望某一网络与铜的距离近一点,数值为10mil,你点这个网络单独设置,这是不行的,尽管你设置了,铺出的结果仍然是20mil),不仅是NET,连CLASS也是,虽然表面上说从左到右优先级依次增高,但事实不是这样的,解决的办法是通过条件规则设置。

条件规则设置方法参见:

25

怎么建原理图封装都感觉比较别扭呢!

仔细一想,别扭在CAE中不能修改引脚号和引脚名,必须是在建了PartType之后,并指派这个CAE封装到PartType之后,这个时候在PartType的界面中点击修改CAE才能更改引脚号和名称。

而且对这个CAE的修改并不会影响到CAE库的CAE封装。

因为CAE库中的封装是不带引脚的编号和名称属性的。

我觉得关于建封装,我还真的有很多模棱两可的东东,先去吃饭,吃完饭再来弄吧!

本来想做个视频的,但发现文档就够了!

CAE封装中有两个标签我要说明一下,如下图所示:

REF和PART-TYPE,这两个在不同的场合有不同的内容。

在CAEEditor中,它的内容永远如上图所示,即使你保存了,也是这样。

在Part-TypeEditor中,REF显示为“组前缀+999”,而PART-TYPE显示为你保存在库中的名字,如下图所示:

而在原理图中,它们显示的内容是你指定的字母前缀和你保存的PART-TYPE名!

如下图所示:

其中EX是我在调出元件时指定的名称,由于是第1个,所以显示为EX1。

在三种界面中,默认的都会显示这两个名称,而不是隐藏!

14:

08:

33下面我们来继续来探索PADS原理图封装和PCB封装的标签显示问题。

上午把原理图的搞清楚了,接下来继续探索PCB的。

首先说新建元件时就有的Name和Type,这两个只是标签名而已,你保存了它仍然显示的内部是Name和Type,因为你保存的时候输入的名字是“NameofPCBDecal”,如下图所示,而不是Type.

就按上左图构建出来的,是要显示Ref.名称的。

可为什么我的那个Header-16没显示呢?

而且Type也没显示出来,我查看了Type的属性:

可见它属于PartType,那为什么没显示出来呢?

应该显示PartType值啊!

是不是因为在原理图封装中没给它分配有PartType这个属性呢?

一查,果然没有:

加上这个还是不显示,但是却在PCB元件属性的标签栏的下拉列表出现了另一个PartType,

选第一个PartType它不会显示,但是选择第二个PartType它会显示。

好,这就说明了一个问题,上面这个Name对应的属性就是Ref.Des.

但下面的Type对应的属性并不是系统默认的PartType,而是你需要在原理图的电气编辑框的Attribue栏新建一个PartType才行!

(这些都是当时错误的想法,真正的原因在于15:

06:

18发现的问题)

14:

50:

22问题大了,不管怎样Type就是不能显示出来,不管怎样都是不能显示的!

继续探索中…

14:

52:

29鼻炎的问题大了,今天下午,我发现,左边的鼻子是通了,但是右边又不通了,难道吃药是没有改观的,只是让两边换着通而已么?

我真是罪孽深重,特别是在色这件事上,最近这几个月,我的身体真是折磨死我了,我一定不再那样了!

搞了

15:

06:

18问题终于解决了,原来是Type的显示颜色设置成黑色了,难怪会出现以下种种怪现状!

如果要显示值,那么在Attributes栏新建Value值,再在PCB封装中建个属性为Value的标签即可。

15:

10:

27为什么系统把标号和Type都设在顶层呢,个人感觉这样设置还是有一定好处的,那就是这样做出的版子人家是看不到元件的任何属性,如果要弄装配图,把标签属于改成丝印顶层并且为了节药空间,把标签放到元件上即可。

16:

53:

14PADScopper居然是shape属性!

22:

33:

51奇怪,为什么PADS我加TEXT即使调成中文字体也不行?

哦,原来在Options里面还需要设置一下!

13:

44:

50在Part-Type中对CAE封装的修改就是在修改对应的CAE封装。

14:

03:

39怎么在两端都连有引脚的线上加Label?

13:

23:

15刚才查了下PADS铺完铜之后关闭之后打开总要重新Hatch!

原来是下面这样:

每次要点“Nohatch"---"Apply"---"Normal"----Apply"才能恢复,关闭PADSLAYOUT,重新打开又是那个样子了

tools---pourmanager----------选中FLOODALL---------点击star.即可

这个是powerpcb的特点,因为铜皮实体的数据量很大,软件每次重新打开Flood后的PCB文件都是只显示一个边框,这个边框叫做hatchoutline,你只需要在Tool-PourManager-Hatch-HatchAll(如果有Split/Mix层,还需要选择PlaneConnect)-start,即可重新显示出所有的铜皮实体。

如果你将PCB文件直接发给厂家,厂家一般会执行上述的操作,来检查和生成光绘文件。

如果你自己提交光绘文件给厂家,那你就得自己搞定这个了。

呵呵~~

____这正是PADS的优点啊!

敷好铜的板子走线依然可以调整,而且操作起来飞快。

Protel敷过铜以后啥也干不了,不知道这么多年来有改进没。

____protel可以先隐藏铺铜,改好之后再恢复,repourallpolygons就可以了

13:

30:

02好了,刚好关网,说明也写完了~哈哈哈~下面开始写给雷院长的报告,顺序是:

写上自己的大名→制作PCB→说明开始的那个版子的情况和为什么没做第二块板子!

15:

01:

38现在我弄装配图,问题大大的,我想统一把所有的元件的值都显示出来,可是不知道怎么办!

我倒知道怎么把标号去掉,只要在颜色设置中设就可以了,但怎样把元件的值都显示出来,麻烦!

网上先查查,如果没查到就开始收拾东西。

15:

09:

13找到了第一种方法击选selectdocumentation然后选择边框里所有东西,再右击选properties,在这里可以更改层和属性尺寸。

右击选selectcomponent是选择所以的器件,其他的自己慢慢研究吧!

呵呵

15:

09:

39第二种方法还在刷新中,刷新出来也是这样!

2013-1-30

注意Boardoutlineandcutout才是板框~而不是Keepout

12:

17:

44运用Align成批量对齐时,可以不用关Align对话框,就直接选择要对齐的目标

10:

16:

32突然发现过孔又没了,辛亏人家有自动备份,这个覆铜给我的教训时铺铜前一定要备份,这个太重要了,因为铺铺阶段你的修改量和删除量都是巨大的,而且又不能回更更改。

有一个问题不知道是怎么回事?

我移动下面这条线时(调整它的位置):

移动完所有的过孔就要消失,这使我百思不得其解~只好重新走,而且一次就要走动~

2013-2-19

1.要拉弧,一定要选择Modify2Dline之后,再右键,才有PullAcre选项!

2.画半圆,也可以用PullAcre项

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 解决方案 > 其它

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1