微机原理与接口技术习题优选docx.docx

上传人:b****7 文档编号:10386611 上传时间:2023-02-10 格式:DOCX 页数:68 大小:32.94KB
下载 相关 举报
微机原理与接口技术习题优选docx.docx_第1页
第1页 / 共68页
微机原理与接口技术习题优选docx.docx_第2页
第2页 / 共68页
微机原理与接口技术习题优选docx.docx_第3页
第3页 / 共68页
微机原理与接口技术习题优选docx.docx_第4页
第4页 / 共68页
微机原理与接口技术习题优选docx.docx_第5页
第5页 / 共68页
点击查看更多>>
下载资源
资源描述

微机原理与接口技术习题优选docx.docx

《微机原理与接口技术习题优选docx.docx》由会员分享,可在线阅读,更多相关《微机原理与接口技术习题优选docx.docx(68页珍藏版)》请在冰豆网上搜索。

微机原理与接口技术习题优选docx.docx

微机原理与接口技术习题优选docx

 

《微机原理与接口技术》习题

 

《微机原理与接口技术》习题

 

一、单项选择题

 

1、80486CPU进行算术和逻辑运算时,可处理的信息的

 

长度为(D)。

A、32位B、16位C、8位D、

 

都可以2、在下面关于微处理器的叙述中,错误的是

 

(C)。

 

A、微处理器是用超大规模集成电路制成的具有运算和

 

控制功能的芯片B、一台计算机的CPU含有1个或多个微处理器

 

C、寄存器具有特殊用途的部分内存单元组成,是内存的一部分D、不同型号的CPU可能具有不同的机器指令

3、若用MB作为PC机主存容量的计量单位,1MB等于

 

(B)字节。

A、210个字节B、220个字节C、230

 

个字节D、240个字节

 

4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为(D)。

A、两个整数相加,若最高位有进位,则一定发生溢出B、两个整数相加,若结果的符号位为0,则一定发生溢出C、两个整数相加,若结果的符号位为1,则一定发生溢出

 

D、两个同号的整数相加,若结果的符号位与加数的符

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

1/22

 

号位相反,则一定发生溢出5、运算器的主要功能是

 

(C

 

 

A、算术运算B、逻辑运算C、算术运算与逻辑运算

 

函数运算6、指令ADDCX,55H[BP]的源操作数的寻址方式

 

是(D)。

D、

A、寄存器寻址B、直接寻址C、寄存器间接寻

 

址D、寄存器相对寻址7、设(SS)=3300H,(SP)=1140H,

 

在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A)

 

A、113AHB、114AHC、1144HD、1140H

 

8、若SI=0053H,BP=0054H,执行SUBSI,BP后,则(C)。

 

A、CF=0,OF=0B、CF=0,OF=1C、CF=1,OF=0D、CF=1,OF=1

9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,

 

(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,

 

指令

 

MOVBX,[BP]

 

执行后,

 

(BX)=(D)

 

A、0102H

 

B、

0201H

C、245AH

D、5A24H10、实模式下

80486CPU

对指令的寻址

(A)决定。

A、CS,IP

B、DS,IP

C、

SS,IP

D、ES,IP

11、使用

80486

汇编语言的伪操作指令定义

:

VALDB2

DUP(1,2,3DUP(3)

,2DUP(1,0))

则在

VAL

存储区内前

十个字节单元的数据是

(D)

A、1,2,3,3,2,1,0,1,2,3B、1,2,3,3,

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

2/22

 

3,3,2,1,0,1C、2,1,2,3,3,2,1,0D、1,

 

2,3,3,3,1,0,1,0,112、下列四条指令都可用来使

 

累加器清,但其中不能清

进位位的是(C)

A、XORAL,

AL

B、ANDAL,0

C、MOVAL,0

D、SUBAL,AL

13

、若(AX)=96H,(BX)=65H,依次执行

ADDAX,BX指

令和DAA指令后,(AL)=(C)。

A、0FBH

B、01H

C、

61H

D、0BH14、下列能使CF标志置1

的指令是(C)。

A、CMCB、CLCC、STCD、CLD

 

15、MOVAX,[BP+SI]隐含使用的段寄存器是(D)。

A、

 

CSB、DSC、ESD、SS

 

16、计算机工作中只读不写的存储器是(B)。

A、

 

DRAMB、ROMC、SRAMD、EEPROM

 

17、下面关于主存储器也是主存储器

18、CPU对存储器或I/O端口完成一次读/写操作所需的

 

时间称为一个

 

 

B)

 

周期。

 

A、指令

 

B、总线

 

C、

时钟

D、读写

19、存取周期是指

(D)

A、存储器的写入时间

B、存储器的读出时间

C、存储器进行连续写操作允许的最短时间间隔

D、

存储器进行连续读

/写操作允许的最短时间

3间隔

20、下面

的说法中,

(C

是正确的。

A、EPROM是不能改写的

B、EPROM是可改写的,所以也是一种读写存储器C、EPROM

 

是可改写的,但它不能作为读写存储器D、EPROM只能改

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

3/22

 

写一次

 

21、主存和

 

CPU之间增加高速缓存的目的是

 

(A

 

 

A、解决

CPU和主存间的速度匹配问题

B、扩大主存容量

C、既扩大主存容量,又提高存取速度D、增强

 

算能力22、采用虚拟存储器的目的是(C)。

 

A、提高主存速度B、扩大外存的容量

CPU的运C、扩大

内存的寻址空间

 

D、提高外存的速度

23、某数据段位于以70000起始的存储区,若该段的长

 

度为64KB,其末地址是(C)A、70FFFHB、80000HC、7FFFFHD、8FFFFH

 

24、微机系统中的存储器可分为四级,其中存储容量最

 

大的是

D)

A、内存

B、内部寄存器

C、高速

缓冲存储器

D、外存

25、下面的说法中,

(B

是正

确的。

 

A、指令周期等于机器周期

 

B、指令周期大于机

器周期

C、指令周期小于机器周期

D、指令周期是机

器周期的两倍

26、按与存储器的关系,

I/O

端口的编址方式

分为。

A、线性和非线性编址

B、集中与分散编址

C、

统一和独立编址D、重叠与非重叠编址

 

27、在中断传送方式下,主机与外部设备间的数据传送

 

通路是。

A、数据总线DBB、专用数据通路C、地址

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

4/22

 

总线

 

AB

 

D、控制总线

 

CB28、状态信息是通过总线进行

传送的。

A、数据

B、地址

C、控制

D、外部

29、

下列总线中,属于局部总线的是。

A、ISA

B、EISA

C、

MCA

D、PCI

30、利用程序查询方式传送数据时,CPU必须读以判断

 

是否传送数据。

A、外设的状态B、DMA的请求信号C、

 

数据输入信息

D、外设中断请求

31、CPU与外设间数据

传送的控制方式有(

D)

A

、中断方式

B、DMA方式C、程序控制方式

D、

以上三种都是

32、CPU与I∕O设备间传送的信号有

(D

A

、数据信息

B、控制信息

C、状态信息

D、以

上三种都是

33、在中断方式下,外设数据输入到内存的路

径是(D)

A、外设→数据总线→内存

B、外设→数

据总线→CPU→内存C、外设→CPU→DMAC→内存D、外设

→I∕O接口→CPU→内存

34、CPU响应中断请求和响应DMA

请求的本质区别是(

D)。

A、中断响应靠软件实现

(B)

速度慢

(C)控制简单

D

、响应中断时,CPU仍然仍控制总线,而响应

DMA请求

时,CPU要让出总线

35、将微处理器、内存储器及

I/O接口

连接起来的总线是。

A

、片总线

B、外总线

C、系统总线

D、局部

2016全新精品资料-全新公文范文-全程指导写作

–独家原创

5/22

 

总线

 

36、在下列指令中,能使PC机CPU对I/O端口进行读

 

写访问的是。

 

A、中断指令

 

B、串操作指令

 

C、输入

输出指令

D、传送指令

37、下列几种芯片是

PC

机的常

用芯片,它们之中可接管总线控制数据传送的是。

 

A、定时器/计数器芯片B、串行接口芯片C、并

 

行接口芯片D、DMA控制器芯片

 

38、下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是

 

A、8253AB、8237AC、8259AD、8255A

 

39、在下列指令中,能使PC机CPU对I/O端口进行读写

 

访问的是。

A、中断指令

B、串操作指令

C、输入/

输出指令

D、传送指令

40、将微处理器、内存储及

I/O

接口连接起来的总线是。

A、片总线

B、外总线

C、

系统总线

D、内部总线

41、支持无条件传送方式的接口

电路中,至少应包含(D

A、数据端口,控制端口

B、状态端口

C、控制

端口

D、数据端口

42、CPU与慢速的外设进行数据传

送时,采用(B)方式可提高CPU的效率。

A

、查询

B、

中断C、DMAD、无条件传送

 

43、当采用(A)输入操作情况时,除非计算机等待,

 

否则无法传送数据给计算机。

A、程序查询方式B、

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

6/22

 

中断方式C、DMA方式D、IOP处理机方式44、微机

 

中地址总线的作用是(C)。

 

A、用于选择存储单元B、用于选择进行信息传

 

输的设备C、用于指定存储单元和I/O设备接口电路的选

 

择地址D、用于确定操作对象45、计算机使用总线结构

 

便于增减外设,同时(C)。

A、减少了信息的传输量B

 

提高了信息的传输量

 

C、存储器和I/O设备的地址码占用CPU时间最长的数据传送方式是

 

D、上述(B)(A)142、

 

(C)。

A、DMA

B、中断C、查询D、无条件

 

143、在微型计算机中将各个主要组成部件连接起来,

 

组成一个可扩充基本系统的总线称之为(D)。

 

A、外部总线B、内部总线C、局部总线D、

 

系统总线144、现行PC机中,I/O口常用的I/O地址范围是

 

(D)

 

A、0000H~FFFFHB、0000H~7FFFHC、0000H~

 

3FFFH

 

D、0000H~

 

03FFH145、PC机执行输出指令

 

OUT时,

向相应的

I/O

接口芯片产生的有效控制信号是

(C)

A、AEN

B、IOR

C、IOW

D、ALE

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

7/22

 

146、当M/IO=0,W/R=0

 

(B)。

A、存储器读

 

时,80486CPU完成的操作为

 

B、I/O读C、存储器写

D、I/O

147、以80486CPU构成的PC机,其系统总线至少应采

 

用。

A、EISA总线B、S—100总线C、ISA总线D、

 

PC/XT总线148、通常一个外设的状态信息在状态端口内占

 

有位。

A、1B、2C、4D、8

 

149、按与存储器的关系,I/O端口的编址方式分为。

A、

 

线性和非线性编址B、集中与分散编址C、统一和独立

 

编址D、重叠与非重叠编址

 

150、在中断传送方式下,主机与外部设备间的数据传

 

送通路是。

 

址总线AB

 

行传送的。

A、数据总线DBB、专用数据通路C、地

 

D、控制总线CB151、状态信息是通过总线进

 

A、数据B、地址C、控制D、外部152、

下列总线中,属于局部总线的是。

 

A、ISAB、EISAC、MCAD、PCI

 

153、利用程序查询方式传送数据时,CPU必须读以判断

 

是否传送数据。

A、外设的状态B、DMA的请求信号C、

 

数据输入信息D、外设中断请求154、若8259A工作在自

 

动循环方式下,当前IR1上的中断请求已执行并返回,则8

 

个中断源中优先级最高的是。

A、IR2B、IR0C、IR7

 

D、IR5

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

8/22

 

155、要屏蔽某外部中断,可通过改变

 

8259A

 

的内容实

现。

A、IRR

B、IMR

C、ISR

D、PR

156、欲读取8259A的IRR的内容,必须先写命令字。

A、

 

ICW1B、OCW2C、ICW2D、OCW3

 

157、80X86系统中硬件中断服务程序的入口地址可得到。

 

A、主程序中的调用指令B、主程序中的转移指令80486CPU有引脚可接收外部中断请求信号。

A、15个

 

158、

 

B、

8个

C、2

D、1

159、中断控制器8259A采用级连方式时最多可管理中

 

断源。

A、64个B、32个C、16个D、15个

 

160、在下列各种中断中,需外部电路提供中断类型号

 

的是。

A、INTO

B、INTn

C、NMI

D、INTR

161、台微型计算机的型号是奔四

800,则其中

800的含

义是

A、CPU中有

800个寄存器

B、CPU中有

800个运算

器C、该微机的内存为800MBD、时钟频率为800MHZ

 

162、算机内部,一切信息的存取,处理和传送都是以

 

形式进行。

A、EBCDIC码B、ASCII码C、十六进制

 

编码D、二进制编码163、位PC机中整数的有效范围是

 

A、-32768―32767

 

B、-32767―32767

 

C、0―

65535

D、-32768―32767

0―65535164、C

表示中,二进制数

11111111B表示十进制数–

1A、原码

B、

反码

C、补码

D、BCD码

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

9/22

 

165、位的二进制数的补码形式表示一个带符号数,它

 

能表示的整数范围是

A、-127—+127

B、-128—+128

C、-127—+128D、-128—+127166、机中运算器和控制

 

器合称为

 

A、CPU

 

B、ALU

 

C、主机

 

D、ENIAC

167、位的个人计算机,一个字节位组成。

A、4

B、

8C、16D、32168、机器中浮点数的表示格式如下:

阶符阶码尾符尾码

15141211100

 

当尾数用补码,阶码用补码表示时,-123.625的表

 

示形式为

 

 

A

 

 

A、

0111100001000110

B、0111111111011010C

0111100001000101D、1000000001000110169、能上,

 

8086的CPU两部分组成。

 

A、SP、ALUB、控制器、FLAGSC、EU、BIUD、EU、ALU170、存器FLAGS中存放两类标志,即。

A、符号标志、溢出标志B、控制标志、状态标志C、方向标志、进位标志D、零标志、奇偶标志171、在保护模式下,

代码段的段基址存在于(D)中。

 

A、段选择符B、指令指针寄存器C、段寄存器

 

D、段描述符172、查表指令XLAT规定,待查表的首址应存

 

入(D)中。

 

A、BPB、SIC、DID、BX

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

10/22

 

173、取的某一条指令的偏移地址(D)提供。

A、SIB、

 

BPC、SPD、IP

 

174、寄存器间接寻址方式中,操作数在(C)中。

 

A、通用寄存器B、堆栈C、主存单元D、段

 

寄存器175、运算型指令的寻址和转移型指令的寻址,其

 

不同点在于(A)。

A、前者取操作数,后者决定程序的转移

 

地址B、后者取操作数,前者决定程序的转移地址C、两

 

者都是取操作数

 

D、两者都是决定程序的转移地址176、JMPWORDPTR[DI]

 

是(A)。

 

A、段内间接转移B、段间间接转移C、段内直

 

接转移D、段间直接转移177、INC指令不影响(B)标志。

 

A、OFB、CFC、SFD、ZF178、逻辑移位指令SHL

 

用于(C)。

 

 

A、带符号数乘2

 

2D、无符号数除

 

B、带符号数除2

 

2179、算术移位指令

 

C、无符号数

 

SAR用于(B)。

A、带符号数乘2

 

乘2D、无符号数除

 

是(D)。

A、MOV[SI]

B、带符号数除2C、无符号数

 

2180、下列指令中,有语法错误的

 

,AXB、INAL,DXC、XORAX,

1234HD、OUT210H,AL181、采用高速缓存Cache的

 

目的是(B)。

 

A、提高总线速度B、提高主存速度C、使CPU全

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

11/22

 

速运行D、扩大寻址空间182、堆栈的工作方式是(D)。

 

A、先进先出B、随机读写C、只能读出,不能写入

 

D、后进先出

 

183、EPROM是指(D)

 

 

A、随机读写存储器

B、可编程只读存储器

C、只

读存储器D、可擦除可编程只读存储器

 

184、连续启动两次独立的存储器操作之间的最小间隔

 

叫。

A、存取时间B、读周期C、写周期D、存

 

取周期

 

185、对存储器访问时,地址线有效和数据线有效的时

 

间关系应该是。

A、数据线较先有效B、二者同时有效

 

C、地址线较先有效D、同时高电平186、微机的内存器

 

可用构成。

 

A、RAM和ROMB、硬盘C、软盘

 

和外存储器相比,内存储器的特点是组成

D、光盘187、

 

128KB的存储器系

统,需要片6264芯片。

 

A、16B、24C、32D、64

 

190、若内存容量为64KB,则访问内存所需地址线(A)

 

条。

A、16B、20C、18D、19二、判断题

 

1、80486的逻辑段不允许有段的重叠和交叉。

 

2、在80486的32位标志寄存器中,其每一位都有一定的含义。

 

2016全新精品资料-全新公文范文-全程指导写作–独家原创

12/22

 

3、若一个数据块的起始地址为20A0H:

0F6H,则该数据

 

块起始地址的实际地址是21B60H。

 

4、SP的内容可以不指向堆栈的栈顶。

5、寄存器寻

 

址其运算速度较低。

 

6、指令MOVAX,[BX]的源操作数是寄存器寻址方式。

(F)

 

7、对堆栈区的操作必须遵循先进先出的原则。

(F)8

 

比较两个带符号数的大小,可根据CF标志来判断。

(F)

 

9、逻辑操作符AND,OR,XOR和NOT,只能用于数字表

 

达式。

 

(T)10

 

、不能给段寄存器赋立即数。

 

(T)

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 总结汇报 > 学习总结

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1