组成原理题库求答案Finally.docx
《组成原理题库求答案Finally.docx》由会员分享,可在线阅读,更多相关《组成原理题库求答案Finally.docx(59页珍藏版)》请在冰豆网上搜索。
组成原理题库求答案Finally
选择题:
1,第一代计算机中使用的主要器件是[].
A、电子管B晶体管C、中小规模集成电路D、中大规模集成电路
A、电子管
B、晶体管
C、集成电路
D、超大规模集成电路
答案ABCD的顺序就是计算机一二三四代的顺序
2、下列用来表示计算机的性能指标不正确的是[]。
A、处理机字长B、反码C总线宽度DMIPS
3、在定点二进制运算器中,减法运算一般通过[]来实现。
A、原码运算的二进制减法器
B、补码运算的二进制加法器
C、原码运算的十进制加法器
D、补码运算的二进制减法器
4、下列关于定点数和浮点数运算结果溢出的说法正确的是[].
A、浮点数阶码下溢一般指运算结果为0
B、定点数上溢指超过它所能表示的最大数
C、定点数下溢指运算结果为0
D、浮点数阶码上溢指超过当前浮点数所能表示的最大数
5、存储器中表示存储的最小单位是【】。
A、存储器B以上说法均不对C、存储单元D存储位元
6、存储器的随机访问方式是指【】。
A、可按地址访问存储器任一编址单元,其访问时间相同且与地址无关
B、可对存储器进行读出与写入
C、可随意访问存储器
D按随机文件访问存储器
7、下列关于并行存储器的说法,不正确的是[].
A、主存储器是线性编址的
B、双端口和多模块交叉存储器均采用空间并行技术。
C、双端口存储器是指同一个存储器具有两组相互独立的读写控制电路。
D多模块交叉存储器中地址在模块中按交叉方式安排
8、关于Cache高速缓冲存储器的说法中,错误的是【】.
A、Cache的命中率只与其容量相关
B、在体系结构上,Cache存储器位于主存与CPU之间
C、使用Cache存储器并不能扩大主存的容量
D、Cache存储器存储的内容是主存部分内容的拷贝
9.操作数地址,为某一寄存器内容和位移量之和,可以是[]寻址方式。
A、相对寻址方式B变址寻址方式C以上三种方式D、基址寻址方式
10、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns,80ns,70ns和6ons,则该计算机的流水线操作周期应设计为[]。
A、90nsB8OnsC,60nsD,70ns
11CPU对整个计算机系统的运行是极其重要的,它具有下列选项列出的哪些基本功能【】。
①指令控制②时间控制②数据加工④操作控制
A、②③B、①②③④C,①②③D、①④
12,假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz则总线带宽是
A、20MB/S、B80MB/SC,10MB/sD40MB/S
13,假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存l0000次,其中访间Cache缺失(未命中)500次,则Cache的命中率是[]。
A、95%B、9.5%C,5%D、50%
14、同步通信之所以比异步通信具有较高的传输频率,是因为同步通信[].
A总线长度较短B、各部件存取时间比较接近C、不需要应答信号D、用一个公共时钟信号进行同步
15、计算机的外围设备是指【】。
A输入了输出设备B、外存储器C输入/输出设备及外存储器D除了CPU和内存以外的其他设备
16,CPU主要由哪两个部分组成【】。
1ALU②CACHE③CU④IC
A①②B、①③C、②③D、③④
17、十进制数-128的8位补码表示是[]。
A、11111111Bl000000lBC、l0000000BD1l000000B
18、在下面描述的汇编语言基本概念中,不正确的表述是[]。
A、汇编语言编写的程序执行速度比高级语言慢
B,汇编语言对机器的依赖性高
C、对程序员的训练要求来说,需要硬件知识
D、用汇编语言编写程序的难度比高级语言大
19、寄存器间接寻址方式中,操作数在【】。
A通用寄存器B、程序计数器C、堆栈D、主存单元
20、下列关于SRAM和DRAM的描述中,正确的是[]。
A,SRAM比DRAM的速度更快
B,SRAM需要动态刷新
C,SRAM中的数据在掉电后不会丢失,而DRAM则会
D、单位容量DRAM的价
格更高
21、下列关于存取时间和存储周期的描述中,正确的是【】。
A、存储周期指-改读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间(存取时间)
B、以上说法均不正确
C存取时间指连续启动两改读操作所需间隔的最小时间(存储周期)
D存储周期略长于存取时间P66
22、以下关于常用的指令寻址方式,正确的是【】。
A、立即数寻址方式B、寄存器寻址方式C、相对寻址方式D、跳跃寻址方式
23发生中断请求的时间条件是【】。
A、一次DMA操作结束B、一改I/O操作结束C,机器内部发生故障D、一条指令执行结束
24、保存当前正在执行指令地址的寄存器是【】.
A、数据寄存器(DR)B程序计数器(PC)C,指令寄存器(IR)D地址寄存器(AR)
在CPU中:
(1)保存当前正在执行的指令的寄存器是( IR );
(2)保存当前正在执行的指令地址的寄存器是( AR )
25、同步控制是【】。
A、只适用于外围设备控制的方式
B、所有指令执行时间都相同的方式
C、由统一时序信号控制的方式
D,只适用于CPU控制的方式
26,系统总线中地址线的功能是【】。
A、选择进行信息传输的设备B、选择外存地址C、选择主存单元地址D,指定主存和I/O设备接口电路的地址
27,采用串行接口进行7位ASCII码传送,带有一位奇校验位,1位起始位和1位停止位,当波特率位9600波特时,字符传送速率为【】
A、960B、873C,480D、1371
28,偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址,下列寻址方式中,不属于偏移寻址方式的是【】
A、基址寻址B、相对寻址C、变址寻址D间接寻址
29、中断向量地址是【】
A、中断服务程序入口地址指示器B、例行程序入口地址C、中断服务程序入口地址D、子程序入口地址
30、计算机的外围设备是指【】。
A、外存储器B、除了CPU和内存以外的其他设备C,输入/输出设备D、输入输出设备及外存储器
31,CPU响应中断的时间是【】
A、间址周期结束B,执行周期结束C中断源提出请求D取指周期结束
32、下列说法中【】是正确的.
A、指令的地址码给出存储器地址的加法指令,在执行周期不一定访存B、加法指令的执行周期一定不访存C、指令的地址码给出存储器地址的加法指令,在执行周期一定访存D,加法指令的执行周期一定要访存
33、基址寻址方式中,操作数的有效地址是【】。
A、寄存器内容加上形式地址B、程序计数器内容加上形式地址C,变址寄存器内容加上形式地址D、基址寄存器内容加上形式地址(位移量)
34,DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作【】。
ADMA,B、周期挪用C、停止CPU访问主存D,DMA与CPU交替访问
35、下列描述中【】是正确的.
A、以上说法均不对B,控制器能理解、解释并执行所有的指令及存储结果C,所有的数据运算都在CPU的控制器中完成D、一台计算机包括输入、输出、控制、存储及算逻运算五个单元
36,以下【】是错误的。
A,软件查询法和硬件法都能找到中断服务程序的入口地址B、中断向量就是中断服务程序的入口地址C、中断向量法可以提高识别中断源的速度D、中断服务程序可以是操作系统模块
37,浮点数的表示范围和精度取决于【】。
A、阶码的机器数形式和尾数的位数B,阶码的机器数形式和尾数的机器数形式C,阶码的位数和尾数的机器数形式D,阶码的位数和尾数的位数
38、程序控制类指令的功能是【】。
A、一定是自动加+1B、改变程序执行的顺序C,进行主存和CPU之间的数据传送D,进行CPU和设备之间的数据传送
39、对有关数据加以分类、统计、分析,这属于计算机在【】方面的应用
A、实时控制B,数据处理C,数值计算D,辅助设计
40,以下关干中断的叙述中,[]是正确的。
A、外部设备一旦发出中断请求,CPU应立即响应B、中断方式一般用于处理随机出现的服务请求C、程序查询用于键盘中断D、外部设备一旦发出中断请求,便立即得到CPU的响应
41、在独立请求方式下,若有N个设备,则[]。
A、有N个总线请求信号和一个总线响应信号B,有N个总线请求信号和N个总线响应信号C有一个总线请求信号和一个总线响应信号D有一个总线请求信号和N个总线响应信号
42、主存和CPU之间增加高速缓冲存储器的目的是[]
A解决CPU和主存之间的速度匹配问题B,既扩大主存容量,又提高了存取速度C、扩大主存容量D扩大辅存容量
43、在浮点机中,判断原码规格化形式的原则是【]
A、尾数的符号位与第一数位相同B、尾数的符号位与第一数位不同C、阶符与数符不同D、尾数的第一数位为1,数符任意
44,超标量技术是【】
A、在每个时钟周期内同时并发多条指令
B、缩短原来流水线的处理器周期
C、把流水线的处理数据量提升到超过原来设计的标准
D、把多条能并行操作的指令组合成一条具有多个操作码字段的指令
45、Cache的地址映射中【】比较多的采用‘按内容寻址’,的相联存储器来实现。
A,以上都有B、组相联映象C、直接映象D、全相联映象
46,第二代计算机中使用的主要器件是【】。
A、晶体管B、电子管C、中大规模集成电路O、中小规模集成电路
47,某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数是[]。
A、+(2^63-1)B,+(2^64-1)C、-(2^63-1)D、-(2^64-1)
48、存储单元是指【】
A、存放1个二进制信息位的存储基元B、存放1个机器字的所有存储基元集合C,存放1个字节的所有存储基元集合D、存放2个字节的所有存储基元集合
49,操作数寻址方式中的寄存器间接寻址方式,是指操作数在[]中。
A、外存B,寄存器C、硬盘D、内存
50、指令周期是指【】。
A.CPU从主存取出一条指令加上执行一条指令的时间B,CPU执行一条指令的时间C,CPU从主存取出一条指令的时间D、时钟周期时间
51,冯·诺依曼机工作的基本方式的特点是【】。
A、堆栈操作B、存贮器按内容选择地址C按地址访并顺序执行指令D,多指令流单数据流
52、在机器数【】中,零的表示形式是唯一的
A、反码B、补码C,移码D,原码
53、为了便于实现多级中断,保存现场信息最有效的办法是采用【】。
A、存储器B、堆栈C,通用寄存器D、外存
54、运算器的核心功能部件是【】。
A数据总线B通用寄存器CALUD、状态条件寄存器
55微程序控制器中,机器指令与微指令的关系是【】。
A、一条微指令由若干条机器指令组成
B、一段机器指令组成的程序可由一条微指令来执行
C、每一条机器指令由一段用微指令编成的微程序来解释执行
D、每一条机器指令由一条微指令来执行
56双端口存储器所以能进行高速读/写操作,是因为采用【】。
A新型器件B、高速芯片C、流水技术D、两套相互独立的读写电路
57、从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于【】计算机.
A、冯·诺依曼B智能C、串行O、并行
58、以下有关运算器的描述,【】是正确的。
A算术运算与逻辑运算B、只做加法运算C、只做算术运算D、只做逻辑运算
59、单级中断系统中,CPU一旦响应中断,立即关闭【】标志,以防止本改中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A、DMA请求B、中断允许C、中断请求D、中断屏蔽
60,CPU中跟踪指令后继地址的寄存器是【】。
A、指令寄存器B程序计数器C、地址寄存器D、通用寄存器
61冯。
诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是[]
A、指令和数据所在的存储单元B、指令周期的不同阶段C、指令和数据的寻址方式D、指令操作码的译码结果
62、一个C语言程序在一台32位机器上运行。
程序中定义了三个变量xyz,其中x和z是int型,Y为shout型。
当x=127,y=-9时,执行赋值语句z=x+y后,xyz的值分别是【】
A、x=O000007FH,y=FFF9H,z=00000076H
B、x=0000007FH,y=FFF7H,z=00000076H
C,x=0000007FH,y=FFF7H,z=FFFF0076H
D,x=0000007FH,y=FFF9H,z=FFFF0076H
63、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。
现要用2Kx8位的ROM芯片和4Kx4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是【】
A、130
B230
C115
D215
64、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。
假定取指令时,每取一个字节PC自动加1(提示:
如果指令为两个字节,则pc自动加2,以此类推)。
若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H则该转移指令成功转以后的目标地址是【】
A.2006HB.2008HC.2007HD.2009H
65、下列关于RISC的叙述中,错误的是【】
A、RISC的指令数、寻址方式和指令格式种类相对CISC少
B、RISC晋遍采用微程序控制器
C、RISC的内部通用寄存器数量相对CISC多
D、RISC大多数指令在一个时钟周期内宪成
66、主存储器和CPU之间增加cache的目的是[]
A、既扩大主存储器容量,又扩大CPU中通用寄存器的数量B、解诀CPU和主存之间的速度匹配问题C、扩大CPU中通用寄存器的数量D、扩大主存储器容量
67、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns,80ns,70ns和60ns则该计算机的CPU时钟周期至少是【】
A.60nsB.70nsC.80nsD.90ns
68、相对于微程序控制器,硬布线控制器的特点是【】
A、指令执行速度慢,指令功能的修改和扩展难
B、指令执行速度快,指令功能的修改和扩展容易
C指令执行速度快,指令功能的修改和扩展难
D指令执行速度慢,指令功能的修改和扩展容易
69、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MBz则总线带宽是【】
A.40MB/SB.80MB/SC.10MB/SD.20MB/S
70,假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访}司Cache缺失(来命中)50改,则Cache的命中率是【】
A.5%B.50%C.95%D.9.5%
71、下列选项中,能引起外部中断的事件是【】
A,键盘输入B,除数为0C,浮点运算下溢D、访存缺页
72、下列有关只RAM和ROM的叙述中,正确的是【】
I、RAM是易失性存储器,ROM是非易失性存储器
II、RAM和RDM都是采用随机存取的方式进行信息访间
III、RAM和RDM都可用作Cache
IV、RAM和ROM都需要进行刷新
A、仅IIIIIIV
B、仅I,IIIII
C、仅II和III
D、仅I和II
73、下列数中最小的数是【】
A、(101001)BCD---29
B、(52)8---42
C、(101001)2----41
D、(233)16---563
74,某SRAM芯片,其存储容量为512Kx8位,该芯片的地址线和数据线的数目是【]
A5128
B8512
C198
D188
75、在下面描述的汇编语言基本概念中,不正确的表述是【】
A、汇编语言编写的程序执行速度比高级语言慢
B、用汇编语言编写程序的难度比高级语言大
C、对程序员的训练要求来说,需要硬件知识
D、汇编语言对机器的依赖性高
76、寄存器间接寻址方式中,操作数在【】
A、堆栈B、主存单元C,通用寄存器D,程序计数器
77、机器指令与微指令之间的关系是【】
A、用若干条机器指令实现一条微指令B、用若干条微指令实现一条机器指令C、用一条机器指令实现一条微指令D、用一条微指令实现一条机器指令
78、存储单元是指【】
A存放1个机器字的所有存储元集合B存放2个字节的所有存储元集合C存放l个二进制信息位的存储元D存放1个字节的所有存储元集合
79、指令周期是指【】
A,CPU从主存取出一条指令加上执行一条指令的时间
B,CPU从主存取出一条指令的时间C,CPU执行一条指令的时间D,时钟周期时间
80、发生中断请求的时间条件是【】
A、一改DMA操作结束B、一改I/O操作结束C机器内部发生故障D、一条指令执行结柬
81为了便干实现多级中断,保存现场信息最有效的办法是采用【】
A、堆栈B、通用寄存器C、外存D、存储器
82、同步控制是【】
A、由统一时序信号控制的方式B所有指令执行时间都相同的方式
C适用于CPU控制的方式D、只适用于外围设备控制的方式
83、CPU中跟踪指令后继地址的寄存器是【】
A,指令寄存器B,通用寄存器C、地址寄存器D程序计数器
84、下列不会引起指令流水阻塞的是【】
A、数据相关B,资源冲突C、条件转移D、数据旁路
85、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址下列寻址方式中,不属于偏移寻址方式的是【】
A、变址寻址B、相对寻址C间接寻址D、基址寻址
86、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。
每个主存块大小为32字节,按字节编址。
主存129号单元所在主存块应装入到的Cache组号是
A、4B,0C,2D,6
87、计算机的外围设备是指【】
A、外存储器
B、输入输出设备
C、输入输出设备及外存储器
D,、除了CPU和内存以外的其他设备
2009年计算机统考——计算机组成原理部分
一、单项选择题:
每小题2分。
11.冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们
的依据是。
A.指令操作码的译码结果B.指令和数据的寻址方式
C.指令周期的不同阶段D.指令和数据所在的存储单元
12.一个C语言程序在一台32位机器上运行。
程序中定义了三个变量x、y和z,其中
x和z为int型,y为short型。
当x=127,y=-9时,执行赋值语句z=x+y后,x、y和z的值
分别是。
A.x=0000007FH,y=FFF9H,z=00000076H
B.x=0000007FH,y=FFF9H,z=FFFF0076H
C.x=0000007FH,y=FFF7H,z=FFFF0076H
D.x=0000007FH,y=FFF7H,z=00000076H
13.浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。
若
有两个数X=27×29/32,Y=25×5/8,则用浮点加法计算X+Y的最终结果是。
A.001111100010B.001110100010
C.010000010001D.发生溢出
14.某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。
每个主存
块大小为32B,按字节编址。
主存129号单元所在主存块应装入到的Cache组号是。
A.0B.1C.4D.6
15.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。
现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的
ROM芯片数和RAM芯片数分别是。
A.1、15B.2、15C.1、30D.2、30
16.某机器字长为16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,
第一字节为操作码字段,第二字节为相对位移量字段。
假定取指令时,每取一个字节PC自
动加1。
若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指
令成功转移后的目标地址是。
A.2006HB.2007HC.2008HD.2009H
17.下列关于RISC的叙述中,错误的是。
A.RISC普遍采用微程序控制器
B.RISC大多数指令在一个时钟周期内完成
C.RISC的内部通用寄存器数量相对CISC多
D.RISC的指令数、寻址方式和指令格式种类相对CISC少
18.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能
段之间的缓存时间)分别为90ns、80ns、70ns、和60ns,则该计算机的CPU时钟周期至少
是。
A.90nsB.80nsC.70nsD.60ns
19.相对于微程序控制器,硬布线控制器的特点是。
A.指令执行速度慢,指令功能的修改和扩展容易
B.指令执行速度慢,指令功能的修改和扩展难
C.指令执行速度快,指令功能的修改和扩展容易
D.指令执行速度快,指令功能的修改和扩展难
20.假设某系统总线在一个总线周期中并行传输4B信息,一个总线周期占用2个时钟
周期,总线时钟频率为10MHz,则总线带宽是。
A.10MB/sB.20MB/sC.40MB/sD.80MB/s
21.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,
其中访问Cache缺失(未命中)50次,则Cache的命中率是。
A.5%B.9.5%C.50%D.95%
22.下列选项中,能引起外部中断的事件是。
A.键盘输入B.除数为0
C.浮点运算下溢D.访存缺页
2010年计算机统考——计算机组成原理部分
一、单项选择题
12.下列选项中,能缩短程序执行时间的措施是。
Ⅰ.提高CPU时钟频率Ⅱ.优化数据通路结构Ⅲ.对程序进行编译优化
A.仅Ⅰ和ⅡB.仅Ⅰ和ⅢC.仅Ⅱ和ⅢD.Ⅰ、Ⅱ和Ⅲ
13.假定有4个整数用8位补码分别表示r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运
算结果存放在一个8位寄存器中,则下列运算中会发生溢出的是。
A.r1×r2B.r2×r3C.r1×r4D.r2×r4
14.假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float
和do