ImageVerifierCode 换一换
格式:DOCX , 页数:47 ,大小:1,006.53KB ,
资源ID:9919378      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/9919378.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(基于bandgap版图设计毕业论文.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

基于bandgap版图设计毕业论文.docx

1、基于bandgap版图设计毕业论文基于bandgap版图设计毕业论文摘要 摘 要 近年来随着IC设计要求的不断发展,集成电路版图设计是实现集成电路制造所必不可少的设计环节,它不仅关系到集成电路的功能是否正确,而且也会极大程度地影响集成电路的性能、成本。而集成电路中的bandgap可以在温度和电压不稳定的环境中保持稳定的参考电压,被广泛运用于比较器、A/D转换器等模拟电路及数模混合信号集成电路中,其性能直接影响整个系统的精度和性能。因此,bandgap版图设计的研究非常有意义。 本文基于Cadence 版图设计软件平台,采用XFAB0.6m CMOS 工艺设计。设计的版图元件包括PMOS、NMO

2、S、PNP三极管、电阻、电容。其中对差分放大器、电流镜、电阻等重要元件采用了匹配和对称的设计方法,考虑电气特性的版图设计技术;为防止闩锁效应,本设计还运用了保护环保护整个电路,提高了bandgap电路的可靠性。 本设计对最终设计出的版图使用calibre验证工具进行LVS和DRC验证,并顺利通过验证。 关键字:版图;带隙基准电压源;Cadence;匹配;验证 I Abstract ABSTRACT In recent years, along with IC design request of continuously development, IC layout are essential

3、to achieve the design of integrated circuit manufacturing sectors, it is not only related to the ICs functions are correct, but also great extent affect IC performance and cost.But bandgap reference voltage of integrated circuit can keep stability in the unsteady environment of the temperature and t

4、he electric voltage of reference electric voltage, used extensively in comparison machine, A/D conversion machine etc. analog electric circuit and some mixture signal integrated circuit. Its function is directly influence the whole accuracy and function of system. Therefore, the research which take

5、the layout design of the bandgap reference voltage is very meaningful. This text ,according to the design software of the Cadence about layout design, adopts XFAB0.6m CMOS of design rule.The component of layout design include PMOS, NMOS, PNP, electric resistance, electric capacity. To the OP、current

6、 and resistance which are importance components adopt layout design technique of consideration electricity characteristic; To reduce latch-up, this design still uses guard ring to protect the whole electric circuit, improving the credibility of bandgap reference voltage. In the end, this design carr

7、ied LVS and DRC of verification to the landscape used calibre verification tool that finally designs and passed a verification smoothly. Key Words: Layout; Bandgap reference voltage; Cadence; matching; Symmetry II 第1章 引言 . 1 1.1选题背景及意义 . 1 1.2国内微电子发展状况 . 1 第2章 Bandgap简介 . 3 2.1 什么是Bandgap . 3 2.2 Ba

8、ndgap的原理 . 3 2.3 Bandgap的应用 . 5 第3章 Virtuoso工具及版图绘制 . 7 3.1 Cadence 软件介绍 . 7 3.2 Virtuoso工具的使用 . 8 3.2.1建立版图库 . 8 3.2.2层选择窗的设置 . 11 3.2.3版图编辑窗的设置 . 13 3.2.4Virtuoso的常用快捷键 . 14 第4章 Bandgap的版图设计 . 17 4.1版图设计中的相关主题 . 17 4.1.1器件的匹配规则 . 17 4.1.2匹配管子的版图设计 . 21 4.1.3电阻版图设计 . 24 4.1.4倒比管版图设计 . 25 4.1.5双极型晶体

9、管版图设计 . 26 4.1.6电容版图设计 . 27 4.2全局规划(floor plan) . 28 III 4.2.1模块摆放 . 28 4.3整体布线 . 29 第5章 Bandgap电路版图验证 . 31 5.1版图验证的概述 . 31 5.2版图的DRC验证 . 32 5.3 版图的LVS验证 . 35 结束语 . 40 参考文献 . 41 致 谢 . 42 附 录 . 44 外文资料原文 . 48 IV 第1章 引言 第1章 引言 1.1选题背景及意义 随着IC工艺的发展,在模拟电路和数模混合电路中,片内集成的基准源电路已被普遍采用,它是集成电路中的一个重要模块。产生基准的目的是

10、建立一个与电源波动和工艺无关、具有确定温度特性的直流电压或电流。为了提高电路的性能对基准源的要求越来越高。而相应的版图设计也是至关重要的,它直接关系到基准源性能的好坏。 集成电路版图设计是连接集成电路工艺的桥梁,它在集成电路发展过程中起着重要作用。随着特征尺寸的不断减小,使得版图设计中需要考虑的问题越来越多,对版图设计人员的要求也越来越高。 研究本课题从基础入手,一方面是电路和版图理论知识的学习,另一方面是EDA工具的应用实践,理论与实践相结合能够帮助我轻松了解IC后端设计的全过程,熟练运用Cadence工具进行版图设计和验证以及掌握版图设计的基本方法和技巧。这将对所学知识的巩固和今后从事相关

11、工作有很大帮助。 1.2国内微电子发展状况 随着全球信息化、网络化和知识化经济浪潮的到来,集成电路产业的战略地位越来越重要,它已成为事关国民经济、国防建设、人民生活和信息安全的基础性、战略性产业。特别是近几年来,在世界半导体产业环境不断改善,集成电路的性能以惊人的速度向快速和微型方面发展,其发展潜力、高技术含量和广阔的市场都令人叹为观止。与此同时,中国集成电路产业也已经开始快速发展,正在努力向世界技术前沿靠拢。也就是说,我们中国的IC产业已经初具规模,并且正处在一个摆脱一味只是集中在制造和消费方面而向核心技术领域转型的一个关键阶段,所有的IC精英们正在齐心协力打造中国自己的“中国芯”,争取早日

12、扭转在内核技术上受制于人的局面,这是每一个IC精英义不容辞的责任,同时也是产业调研的最大目的。 1 第1章 引言 随着我国国民经济的持续高速增长,蓄势多年的我国IC产业出现了勃勃生机,呈现群体发展态势。我国在2002年底前,共有3条8英寸生产线,6条6英寸线,6条5英寸线,10条4英寸线。2003年正在建设的有5条8英寸线,2条6英寸线。正在筹建的有1条12英寸线,8条8英寸线,6条6英寸线,1条5英寸线。这些生产线的建立将有助于缩小我国与世界先进水平的差距。 目前我国 IC 芯片制造企业有49家,其中综合制造企业40家,委托加工6家,相对集中在长江三角洲地区、京津地区和珠江三角洲地区。近几年

13、我国IC产业取得了一定的进步,2001 年国产IC的产我国的集成电路(IC)产业近年来发展非常迅速,对IC设计人才的需求日益趋膨胀,尤其在版图设计方面的人才更是紧缺,因此,版图设计的培养就越来越迫切。 2 第3章 Virtuoso工具及版图绘制 第2章 Bandgap简介 本章主要介绍Bandgap的基本知识。首先给出Bandgap的定义;然后对其原理及运用进行说明,重点讲述带隙基准源的原理;最后用具体例子阐述基准源的实际应用。本章是本课题的一个理论基础,具有一定的电路知识将对后面的版图设计有较大帮助。 2.1 什么是Bandgap Bandgap voltage reference中文翻译为

14、带隙基准电压源,也常常有人简单地称它为Bandgap。是利用一个与温度成正比的电压与二极管压降之和,二者温度系数相互抵消,实现与温度无关的电压基准。因为其基准电压与硅的带隙电压差不多,因而称为带隙基准。实际上利用的不是带隙电压。现在有些Bandgap结构输出电压与带隙电压也不一致。 模拟电路广泛的包含电压基准和电流基准。这种基准是直流量,它与电源和工艺参数的关系很小,但与温度的关系是确定的。 产生基准的目的是建立一个与电源和工艺无关,具有确定温度特性的直流电压或电流。在大多数应用中,所要求的温度关系采取下面三种形式中的一种: 1)与绝对温度成正比; 2)常数Gm特性,也就是,一些晶体管的跨导保

15、持常数; 3)与温度无关。 要实现基准电压源所需解决的主要问题是如何提高其温度抑制与电源抑制,即如何实现与温度有确定关系且与电源基本无关的结构。由于在现实中半导体几乎没有与温度无关的参数,因此只有找到一些具有正温度系数和负温度系数的参数,通过合适的组合,可以得到与温度无关的量,且这些参数与电源无关。 2.2 Bandgap的原理 Bandgap广泛应用于电源调节器、A,D和D,A转换器、数据采集系统,以及各种测量设备中。它的原理是通过合理的电路设计,设法利用正、负温度系数相3 第3章 Virtuoso工具及版图绘制 互抵消来补偿Vbe随温度变化对输出电压的影响,以获得接近零温度系数的基准源。它

16、可以在温度和电压不稳定的环境中保持稳定的参考电压,被广泛运用于模拟电路及数模混合信号集成电路中。 图2-1为带隙基准电压源的原理示意图。双极性晶体管的基极-发射极电压VBE,具有负的温度系数,其温度系数一般为-2(2 mV,K。而热电压VT具有正的温度系数,其温度系数在室温下为十0(085 V,K。将VT乘以常数K并和VBE相加就得到输出电压VREF: 将式(1)对温度T微分并代入VBE和VT的温度系数可求得K,它使VREF的温度系数在理论上为零。VBE受电源电压变化的影响很小,因而带隙基准电压的输出电压受电源的影响也很小。 4 第3章 Virtuoso工具及版图绘制 传统带隙基准源结构能输出

17、比较精确的电压,但其电源电压较高(大于3 V),且基准输出范围有限(1(2 V以上)。要在1(8 V以下的电源电压得到1(2 V以下的精确基准电压,就必须对基准源结构上进行改进和提高。 图2-1 带隙基准源原理示意图 图2-2 典型的CMOS带隙基准电压源 2.3 Bandgap的应用 几乎在所有先进的电子产品中都可以找到基准源,它们可能是独立的、也可能集成在具有更多功能的器件中。比如:在数据转换器中,基准源提供了一个绝5 第3章 Virtuoso工具及版图绘制 对电压,与输入电压进行比较以确定适当的数字输出。在电压调节器中,基准源提供了一个已知的电压值,用它与输出作比较,得到一个用于调节输出

18、电压的反馈。在电压检测器中,基准源被当作一个设置触发点的门限。下面再举两个更具体的例子来加以说明。 例:ADC中的基准电压源 “模拟数字转换”的意思,如果要把模拟信号量化,就要有一个量ADC就是化标准。比如16位的ADC可以量化出来65536个电平级别,但是每一级实际对应的电压在不同的基准源下就不一样了。 如果使用3.2768V的基准源,允许正负输入的情况下,那么每个量化级所表示的电压相差0.1mV,即0.0001V,但同样的环境,基准源是6.5536V的话,则每级相差0.2mV了。 从ADC的原理上来说,以常见的SLOPE法为例,都是要通过以保持中的信号电压向电容充电后进行放电,并把这个时间

19、与基准源充电后的放电时间进行比较而得到的,没有基准源,就无法知道本次放电时间对应的电压是多少了。 此例中基准源给ADC电路提供了一个参考电压,基准源的精度越高,ADC量化模拟信号的精度也就越高。 6 第3章 Virtuoso工具及版图绘制 第3章 Virtuoso工具及版图绘制 本章是本课题的一个重点,主要介绍版图绘制工具Virtuoso的使用以及版图设计中的相关主题。所谓版图就是在制造集成电路时使用的掩膜版上的几何图形,它是一组相互套合的图形,各层版图相应于不同的工艺步骤,每一层版图用不同的图案来表示。集成电路的版图设计是指根据电子电路性能的要求和制造工艺的水平,按照一定的规则,将电子线路图

20、设计成为光刻掩膜版图。版图设计是连接电路系统和制造工艺的桥梁,是发展集成电路必不可少的重要环节。 3.1 Cadence 软件介绍 Cadence是CADENCE公司生产的集成电路设计产品的总称,是具有强大功能的大规模集成电路设计辅助设计系统。作为流行的EDA设计工具,Cadence可以完成各种电子设计,包括ASIC设计,FPGA设计和PCB设计。它是全球最大的电子设计技术(Electronic Design Technologies)、程序方案服务和设计服务供应商之一。Cadence公司还提供设计方法学服务,帮助客户优化其设计流程;提供设计外包服务,协助客户进入新的市场领域。自1991年以来

21、,该公司已的销售业绩一直占据EDA行业的第一位置。 Cadence版图设计工具 Virtuoso Editor是一个包含电路设计、仿真验证、版图绘制、数据导入导出等多种设计工具的综合性设计平台。它支持参数化单元,是一个很好的特性。Cadence集成了版图验证工具diva,即本设计所使用的版图验证工具。 Virtuoso定制设计平台是一个全面的系统,能够加速差异化定制芯片的精确设计。 个人消费电子和无线产品已经成为当今世界电子市场的主导力量。这些设备对于新功能和特性的无止境的要求促进了RF、模拟和混合信号应用设备的前所未有的发展。为创造满足该需求的新产品,IC设计师必须掌握精确的模拟数值电压、电

22、流、电荷,以及电阻与电容等参数值的持续比率。这就是企业采用定制设计的时候。 7 第3章 Virtuoso工具及版图绘制 全定制设计在让性能最大化的同时实现了面积和功耗的最小化。尽管如此,它需要进行大量的手工作业,需要一批有着极高技能的特定的工程师。此外,定制模拟电路对于物理效应更为敏感,而这在新的纳米工艺节点上进一步得以加强。为简化设计定制IC的流程,并将其整合到终端产品中,半导体和系统公司需要精密的软件和流程方法,以达成迅速上市和迅速量产的目标。Cadence Virtuoso定制设计平台提供了极其迅速而保证芯片精确的方式,进行定制模拟、RF和混合信号IC的设计。主要优点 : 1)通用数据库

23、上的集成产品,解决了跨越各工艺节点的复杂设计要求 ; 2)自动化约束管理有助于维持流程内以及广泛分布于设计链内的设计意图; 3)高速全面的模拟引擎实现约束精炼 ; 4)全新的底层编辑器让设计团队可以在芯片实现之前探索多种设计结构 ; 5)新的版图布置技术和DFM相结合,提供了尽可能最佳、最具差异化的定制芯片。 3.2 Virtuoso工具的使用 3.2.1建立版图库 1. 在自己的home directory下新建一个项目目录,如jzhus home。在jzhus home下新建layout文件夹。把图层技术文件( .tf文件)、版图显示文件(.drf文件,注意一定要命名为display.dr

24、f)等技术文件拷贝到layout目录下。 2. 在layout目录下启动Cadence。 3.建library:(1) 在CIW框中点击File?New?Library,弹出对话框,如图3-2所示(也可以在库管理器中建库)。填写新库名。 8 第3章 Virtuoso工具及版图绘制 图3-1 建立新库 在弹出的对话框中有3项关于技术文件的选择。在Technology File选项中选择第一个,即“Compile a new techfile”,点击“OK”按钮,出现Load Technology File对话框(见图3-2)。在ASCII Technology File文本区输入技术文件名,如x

25、fab.tf,单击“OK”按钮,报告技术文件加载成功。 图3-2 加载技术文件 (2) 如果需要建单元,选择 Technology File选项中的“Attach to an existing techfile”,出现“Attach Design Library to Technology File”对话框,在Technology Library文本区打开下拉菜单选择需要的技术库,单击“OK”按钮即可完成建库。 (3) 对已有的库进行添加时,选择库管理器中Edit?Library Path., 填写库名和路径并保存。或直接在cds.lib文件中加语句“DEFINE 库名 路径”。 9 第3章

26、Virtuoso工具及版图绘制 4. 自己的库建好以后,还需要在库中建自己需要的单元。用命令File?New?Cell view.,出现“Create New File”对话框(见图3-3)。 图3-3 单元库的建立 在对话框中,库名选为03_rabbit,本设计是要设计bandgap电路的版图,在Cell Name文本区输入bandgap。将Tool选为Virtuoso,则View Name自动生成Layout,点击“OK”按钮,屏幕则会弹出版图编辑窗(virtuoso Layout Editing)和层选择窗(LSW)。如图3-4所示。 10 第3章 Virtuoso工具及版图绘制 图3-

27、4 层选择窗和版图编辑窗 3.2.2层选择窗的设置 1. 设置层符号 在层选择窗(LSW)中,点击Edit?Set Valid Layers., 出现如3-5图的对话框。点选某图层符号右边的小正方形,决定是否将该图层符号显示在LSW上。 选Edit?Save可对设置进行保存。 11 第3章 Virtuoso工具及版图绘制 图3-5 Set Valid Layers对话框 2. 设置层符号的颜色和图案 在LSW中,点击Edit?Display Resource Editor, 出现如图3-6的对话框。 图3-6 Display Resource Editor对话框 在Application设置为Virtuoso,在Tech Lib Name中选择技术库,对话框中就出现了层图

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1