ImageVerifierCode 换一换
格式:DOCX , 页数:53 ,大小:2.65MB ,
资源ID:8440137      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/8440137.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(DSP的PCB制板与工艺设计终结版.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

DSP的PCB制板与工艺设计终结版.docx

1、DSP的PCB制板与工艺设计终结版湖南工程学院电 子 实 习课题名称 PCB制板与工艺设计 专业班级 自动化0702 姓 名 颜小龙 学 号 200701020213 指导教师 赵葵银,邱泓等 2010年 6 月 21 日湖南工程学院电 子 实 习 任 务 书课题名称 PCB制板与工艺设计 专业班级 自动化 学生姓名 颜小龙 学 号 200701020213 指导老师 赵葵银、邱泓等 审 批 任务书下达日期 2010 年 6月 21日任务完成日期 2010年 6月 25日设计内容与设计要求设计内容:对给定的电路(按学号进行分配),使用Protel软件,进行电路图绘制,进行PCB制版设计,设计为

2、双面板,板子大小合适,进行合理的规则设置,PCB板子的元器件布局、布线合理,要求补泪滴、铺铜,电源线与地线不小于20mil,要求按工业化标准设计,并进行必要的合理的抗干扰处理。设计要求:1)初步分析电路图,按16纸张大小,绘制电路图,若超出16K,则分页绘制。2)查阅元器件参数与封装,没有的封装要求自建封装库。3)进行ERC规则检查,生成正确的网络表;4)按工业化标准进行PCB制板与工艺设计(参数设置,规则设置,板子大小确定,布局,布线,补泪滴,铺铜,抗干扰处理等)。5)生成的报表有(网络表,板子信息表,材料清单表,数控钻孔文件,元件拾放文件);6)写说明书7) 必须打印的文档为:原理图材料清

3、单顶层底层各层叠印(各层重叠一起打印)丝印层3D效果图。其他的表单或PCB图层只生成,不打印。主 要 设 计 条 件1.现代电子设计实验室(EDA);2.Protel软件。3.任务电路图;4.设计书籍与电子资料若干。5.示范成品PCB样板若干,示范电子成品若干。说 明 书 格 式目 录第1章 电路图绘制第2章 元器件参数对应封装选择及说明(有适当文字说明)第3章 ERC与网络表第4章 PCB制板与工艺设计(有适当文字说明)第5章 各种报表的生成第6章 PCB各层面输出与打印第7章 总结参考文献进 度 安 排 设计时间为一周第一周星期一、布置课题任务,课题介绍及讲课。借阅资料,电路图绘制。星期二

4、、PCB封装确定,生成正确网络表。星期三、PCB制板与工艺设计星期四、PCB制板与工艺设计星期五、说明书的编写,下午答辩。参 考 文 献参考文献1、 程路.Protel 99SE多层电路板设计与制作M.人民邮电出版社.2007.2、 高名远.电子工艺实训与PROTEL DXP应用M.化学工业出版社.2007.3、 高鹏.电路设计与制版PROTEL 99入门与提高(修订版)M.人民邮电出版社.2008.4、Mark.I.Montrose著.电磁兼容和印刷电路板理论,设计和布线M. 人民邮电出版社.2007.5. 深圳华为.华为PCB布线规范M.内部资料.1999.6. 提高印刷电路板的电磁兼容设

5、计.网络资料.目录第1章 电路图的绘制 6第2章 元器件参数对应封装选择及说明 7第3章 ERC与网络表 83.1 ERC电气规则检查 83.2网络表 8第4章 PCB制板与工艺设计 18第5章 各种报表的生成 20材料清单 20第6章 PCB各层面输出与打印 22第7章 总结 25第1章 电路图的绘制本次设计的课题是DSP1812实验板PCB设计,其绘制电路原理图如图1.1所示。第2章 元器件参数对应封装选择及说明 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念.因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的针插式,这种元件体积

6、较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电路板上了。本次设计元器件的参数及封装如下:元件对应封装元件对应封装U1qfp176J3DB9/FU2ILEAD-24J4SIP2U3SOJ-16J5SIP10U4SOCKET-44R1R32AXIAL0.4U5TPS75733C1C9 C11 C13C18 RAD0.2U6SO-8C10、C12、C14RB.2/.4U8SO-8D1D5RAD0.1J1、J5SIP10X1X

7、TAL1J2 IDC-14第3章 ERC与网络表3.1 ERC电气规则检查电气规则检查是利用电路设计软件对用户设计好的电路进行测试,以便能够检查出人为的错误或者疏忽。电气规则检查无误后才能继续下面的工作。以下是本次课程设计原理图电气法则测试后生成的报表:Error Report For : DocumentsSheet1.Sch 26-Jun-2010 13:31:10End Report3.2 网络表网络表是原理图与印制电路板之间的一座桥梁,是印制电路板自动布线的灵魂。网络表可以在原理图编辑器中直接由原理图文件生成,也可以在文本文件编辑器中手动编辑。本次设计采用从原理图文件生成网络表。本次电

8、路生成的网络表如下:C1RAD0.1106C2RAD0.1106C3RAD0.1104C4RAD0.1104C5RAD0.1104C6RAD0.1104C7RAD0.1104C8RAD0.1104C9RAD0.1104C10RB.2/.447uFC11RAD0.1104C12RB.2/.447uFC13RAD0.1104C14RB.2/.447uFC15RAD0.1104C16RAD0.124pC17RAD0.124pC18RAD0.1104D1RAD0.1LEDD2RAD0.1LEDD3RAD0.1LEDD4RAD0.1LEDD5RAD0.1LEDJ1SIP10HEADER 10J2IDC-

9、1414PINJ3DB9/FDB9J4SIP2CON2J5SIP10HEADER 10JP1SIP3JPJP2SIP3JPJP3SIP3JPJP4SIP3JPJP5SIP3JPL1AXIAL0.4CMI322513X100KL2AXIAL0.4CMI322513X100KR1AXIAL0.424K9R2AXIAL0.41KR3AXIAL0.41KR4AXIAL0.41KR5AXIAL0.41KR6AXIAL0.41KR7AXIAL0.44K7R8AXIAL0.44K7R9AXIAL0.44K7R10AXIAL0.44K7R11AXIAL0.42K2R12AXIAL0.42K2R13AXIAL0

10、.42K2R14AXIAL0.44K7R15AXIAL0.42K2R16AXIAL0.42K2R17AXIAL0.44K7R18AXIAL0.44K7R19AXIAL0.44K7R20AXIAL0.44K7R21AXIAL0.44K7R22AXIAL0.44K7R23AXIAL0.40R24AXIAL0.430K1R25AXIAL0.44K7R26AXIAL0.418K2R27AXIAL0.44K7R28AXIAL0.40R29AXIAL0.40R30AXIAL0.40R31AXIAL0.44K7R32AXIAL0.40R33AXIAL0.40S1BUTTONBUTTONU1qfp176TMS

11、320F2812U2ILEAD-24SN74CBTD3384U3SOJ-16MAX202U4SOCKET-44IS61LV51216-12TU5TPS75733TPS75733U6SO-8TPS76801QU7TPS3823-33TPS3823-33U8SO-8AT25010A-10SI-2.7X1XTAL130MHZ(ADCINA0J5-2U1-174)(ADCINA1J5-3U1-173)(ADCINA2J5-4U1-172)(ADCINA3J5-5U1-171)(ADCINA4J5-6U1-170)(ADCINA5J5-7U1-169)(ADCINA6J5-8U1-168)(ADCINA

12、7J5-9U1-167)(ADCL0J5-1U1-175)(AGNDC1-2C2-2C14-2C15-2J5-10L2-2R1-1U1-12U1-15U1-165U1-176)(AVDD33C14-1C15-1L1-2U1-1U1-13U1-14U1-166)(EMU0J2-13R17-2U1-137)(EMU1J2-14R18-2U1-146)(GNDC6-2C7-2C8-2C9-2C10-2C11-2C12-2C13-2C16-2C17-2C18-2D1-2D2-2D3-2D4-2D5-2J1-10J2-4J2-6J2-8J2-10J2-12J3-5J4-2L2-1R11-2R12-2R1

13、3-2R15-2R16-2R24-1S1-1AS1-1BU1-19U1-32U1-38U1-52U1-58U1-70U1-78U1-86U1-99U1-105U1-113U1-120U1-129U1-134U1-142U1-153U1-163U2-1U2-11U2-12U3-15U4-12U4-34U4-39U4-40U5-1U5-3U6-1U7-2U8-4)(HOLR33-2U1-25)(LED0R5-2U1-29)(LED1R6-2U1-26)(MDXAJP4-2)(NetC1_1C1-1U1-11)(NetC2_1C2-1U1-10)(NetC3_1C3-1U3-1)(NetC3_2C3

14、-2U3-3)(NetC4_1C4-1U3-4)(NetC4_2C4-2U3-5)(NetC5_1C5-1U3-2)(NetD1_1D1-1R2-1)(NetD2_1D2-1R3-1)(NetD3_1D3-1R4-1)(NetD4_1D4-1R5-1)(NetD5_1D5-1R6-1)(NetR7_1JP1-1R7-1)(NetR8_1JP2-1R8-1)(NetR9_1JP3-1R9-1)(NetR10_1JP4-1R10-1)(NetR11_1JP1-3R11-1)(NetR12_1JP2-3R12-1)(NetR13_1JP3-3R13-1)(NetR14_1JP5-1R14-1)(Ne

15、tR15_1JP4-3R15-1)(NetR16_1JP5-3R16-1)(NetS1_2AS1-2AS1-2BU7-3)(NetU1_16R1-2U1-16)(NetU1_140R27-2U1-140)(NetU1_149R20-1U1-149)(NetU1_150R21-1U1-150)(NetU1_151R22-1U1-151)(NetU1_159R19-2U1-159)(NetU3_6C7-1U3-6)(NetU4_1R23-1U4-1)(NetU4_22R29-1U4-22)(NetU4_23R30-1U4-23)(NetU4_28R28-1U4-28)(NetU6_7R24-2R2

16、6-1U6-7)(NetU8_3R32-1U8-3)(NetU8_7R33-1U8-7)(PWM1J1-2U1-92)(PWM2J1-3U1-93)(PWM3J1-4U1-94)(PWM4J1-5U1-95)(PWM5J1-6U1-98)(PWM6J1-7U1-101)(PGR25-1U5-5U6-2)(RXDAJ3-2U3-13)(SCIRXDAU1-157U2-4)(SCITXDAJP5-2U1-155U2-3)(SPICLKAJP2-2U1-34U2-18)(SPISIMOAU1-40U2-14)(SPISOMIAU1-41U2-17)(SPISTEAJP3-2U1-35U2-21)(T

17、1PWM_T1CMPJ1-8U1-102)(T2PWM_T2CMPU1-104)(T2PWM_TCMPJ1-9)(TCKJ2-9J2-11U1-136)(TDIJ2-3U1-131)(TDOJ2-7U1-127)(TMSJ2-1U1-126)(TXDAJ3-3U3-14)(TRSTJ2-2U1-135)(VDD5C5-2C6-1C8-1C9-1C18-1J4-1R2-2U2-17U3-16U5-2U6-3U6-4U8-8)(VDD19C12-1C13-1R4-2R26-2U1-23U1-37U1-56U1-75U1-100U1-112U1-128U1-143U1-154U1-162U6-5U6

18、-6)(VDD33C10-1C11-1J1-1J2-5L1-1R3-2R7-2R8-2R9-2R10-2R14-2R17-1R18-1R19-1R20-2R21-2R22-2R25-2R27-1R31-2U1-31U1-64U1-69U1-81U1-114U1-145U4-11U4-13U5-4U7-5)(WDIU1-20U7-4)(WDXAU1-22)(WRR32-2U1-28)(X1C16-1U1-77X1-1)(X2C17-1U1-76X1-2)(XA0U1-18U4-44)(XA1U1-43U4-43)(XA2U1-80U4-42)(XA3U1-85U4-27)(XA4U1-103U4

19、-26)(XA5U1-108U4-25)(XA6U1-111U4-24)(XA7U1-118U4-21)(XA8U1-121U4-20)(XA9U1-125U4-19)(XA10U1-130U4-18)(XA11U1-132U4-5)(XA12U1-138U4-4)(XA13U1-141U4-3)(XA14U1-144U4-2)(XA15R23-2U1-148)(XA16R29-2U1-152)(XA17R30-2U1-156)(XA18R28-2U1-158)(XD0U1-21U4-7)(XD1U1-24U4-8)(XD2U1-27U4-9)(XD3U1-30U4-10)(XD4U1-33U

20、4-13)(XD5U1-36U4-14)(XD6U1-39U4-15)(XD7U1-54U4-16)(XD8U1-65U4-29)(XD9U1-68U4-30)(XD10U1-73U4-31)(XD11U1-74U4-32)(XD12U1-96U4-35)(XD13U1-97U4-36)(XD14U1-139U4-37)(XD15U1-147U4-38)(XMP/MCJP1-2U1-17)(XSCIRXDAU2-5U3-12)(XSCITXDAU2-2U3-11)(XSPICLKAU2-19U8-6)(XSPISIMOAU2-15U8-5)(XSPISOMIAU2-16U8-2)(XSPIST

21、EAU2-20U8-1)(XCS7U1-133U4-6)(XRDU1-42U4-41)(XRSR31-1U1-66U7-1)(XWEU1-84U4-17)第4章 PCB制板与工艺设计电路设计的最终目的是为了设计出电子产品,而电子产品的物理结构是通过印刷电路板来实现的。Protel 99SE为设计者提供了一个完整的电路板设计环境,使电路设计更加方便有效。应用Protel 99SE设计印刷电路板过程如下:(1)启动印刷电路板设计服务器执行菜单File/New命令,从框中选择PCB设计服务器(PCB Document)图标,双击该图标,建立PCB设计文档。双击文档图标,进入PCB设计服务器界面。(2

22、)规划电路板根据要设计的电路确定电路板的尺寸。选取Keep Out Layer复选框,执行菜单命令Place/Keepout/Track,绘制电路板的边框。执行菜单Design/Options,在“Signal Lager”中选择Bottom Lager,把电路板定义为单面板。(3)设置参数参数设置是电路板设计的非常重要的步骤,执行菜单命令Design/Rules,左键单击Routing按钮,根据设计要求,在规则类(Rules Classes)中设置参数。选择Routing Layer,对布线工作层进行设置:左键单击Properties,在“布线工作层面设置”对话框的“Pule Attribu

23、tes”选项中设置Tod Layer为“Not Used”、设置 Bottom Layer为“Any”。选择Width Constraint,对地线线宽、电源线宽进行设置。(4)装入元件封装库执行菜单命令Design/Add/Remove Library,在“添加/删除元件库” 对话框中选取所有元件所对应的元件封装库,例如:PCB Footprint,Transistor,General IC,International Rectifiers等。(5)装入网络表执行菜单Design/Load Nets命令,然后在弹出的窗口中单击Browse按钮,再在弹出的窗口中选择电路原理图设计生成的网络表文件(扩展名为Net),如果没有错误,单击Execute。若出现错误提示,必须更改错误。(6)元器件布局Protel 99SE既可以进行自动布局也可以进行手工布局,执行菜单命令Tools/Auto Placement/Auto Placer可以自动布局。布局是布线关键性的一步,为了使布局更加合理,多数设计者都采用手工布局方式。(7)自动布线Protel 99S

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1