ImageVerifierCode 换一换
格式:DOCX , 页数:8 ,大小:66.02KB ,
资源ID:7760930      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/7760930.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(CMOS石英晶振最优起振条件分析与电路设计精.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

CMOS石英晶振最优起振条件分析与电路设计精.docx

1、CMOS石英晶振最优起振条件分析与电路设计精CMOS石英晶振最优启振条件分析与电路设计摘要:本文基于自动控制原理,对Pieice CMOS晶振电路的启振条件作了详细 的分析,对电路中影响石英晶振起振的各种寄生参数作了深入研究,结合Matlab对 理论分析作了验证,并以15M11Z晶振为例,设计了一个保证晶振可靠起振的最优反 相器,最后通过HSPICE模拟进一步验证了理论分析的正确性。关键词:CMOS ;石英晶振;启振条件The optunum stai t-up conditions analysis and Cucuit design of CMOS Ciystal Oscillatoi J

2、iang Reiyie(School of Computei Science. National University of Defense TechnologyAbstract:This paper investigates the stait-up conditions in Pierce CMOS ciystal oscillator base upon the auto-contiol pimciple The effect of oscillatoi stan-up conditions caused by ciystal cucuit paiasitics has been ana

3、lyzed theoretically in detail. The result of theoietical analysis is venfied usmg Matlab, and the optunum mveitei which can guarantee cucuit oscillate leliably has been designed for the 15M11Z ciystal oscillatoi as an example. Finally, usmg Hspice sunulation, the conectness of the theoretical analys

4、is is venfied fiinhei.JKey woids:CMOS, Ciystal oscillatoi; Stan-up conditionI引言在现代电子系统中,Pierce CMOS晶振电路、作为时钟发生器,得到越来越广泛 的应用12810。基于CMOS反相器的石英晶体振荡器是一种常用的结构,然 而,以前的分析直接从电路结构入手,没有把晶振电路作为一个控制系统来分析,也 没有很好的关注晶振中寄生参数对振荡器起振的影响810,只是说明了反相器在 某一尺寸可以起振,并没有说明怎样设计一个反相器、使其尺寸在一个范围内都能使 晶振电路可靠起振,以及怎么使其快速起振。晶振电路在固定偏置下

5、,即使环路增益 满足“巴克豪森准则”,振荡器似乎能够振荡,而实际上如果环路增益太大,电路也 不能起振。本文针对这些问题,把晶振电路从控制系统的角度,结合自动控制原理进 行理论分析,详细说明了各种参数对电路性能的影响,得到使晶振电路起振的环路增 益的范围,并结合Matlab得到一个最优值,最后以15MHz晶振电路设计为例,在 SMIC 13011m CMOS工艺下,通过Spice模拟验证理论分析的正确性。II.原理石英谐振器简称晶体,是晶体振荡的核心原件,它由石英晶体片、电极、支架及 其他辅助装置组成,是利用石英晶体的压电效应原理制成的电、机械振荡系统。如 图1是石英晶振的等效电路。图 1.石英

6、晶振等效电路 Fig. 1. ciystal equivalent cucuit石英晶振由等效电阻R0、等效电感L 0和等效电容C 0组成的串联振荡回路 与静态电容C 3并联组成。在等效电路中,L0、C0组成串联谐振电路,谐振频率 为5:0f =GII(1而L0、C0又与C 3组成并联谐振回路,谐振频率为当工作频率Offv时,晶体呈容性;当工作频率Offfavv时.晶体呈感性;而当工作频率f f 00时,晶体呈容性。晶体在晶体振荡器主振级的振荡电路中呈现感性,即工作频率满足0f f f CCO如图2是常用的Pierce振荡器拓扑2 J 厶 Co图。图2. Pieice石英振荡电路Fig. 2.

7、 Piiece ciystal oscillator cucuitPieice振荡器电路用并联反馈电阻R f引进直流偏置。在电路起振时,Rf使得反向器的Viiiv out-v dd/2o为了 减小晶振上的负载电阻,这些偏置电阻在工艺和有源器件的特性允许的情况下要尽 可能的大,当振荡频率为1MHz20MHz时,Rf典型值为1MG10MQ范围。反相器提供了必要的增益并产生180。相移,电容C1和 C 2设置电路的反馈因子,结合晶振的感抗产生振荡所需的另外180。相移,在加上反 相器提供的180。相移,只要电路环路增益满足“巴克豪森准则” 3:00|(| 1(18OHjHj cocoOnL=n(3那

8、么电路就会在Oco处起振。这两个条件是必须的但还不充分,在存在温度 和工艺变化的情况下为了确保振荡,典型地我们将选择环路增益至少两倍或三倍于所要 求的值。图2所示的振荡器的小信号模型如图3所示,这可以用来确定振荡器的起振条 件。跨导g m取决反相器以及电路的偏置条件,电阻R 1和R 2分别表示总的输入 输出阻抗。电容C1和C2包括有源器件电容和电路产生寄生电容。RO、C0和 L 0构成晶振的等效电路。电容C 3包括了有源器件的电容,但是主要取决于晶振 的固有电容,Rf是偏置引入的电阻。图 3.石英振荡器小信号模型 Fig. 3. Small-signal ciystal oscillator如

9、图3,我们可以研究电路的稳定性条件,从受控电流源的输出端断开环路,引进个测试电流1流过反馈环路以计算环路增益。首先,分析晶振等效电路以及R 3、C 3的等效阻抗,如下:003011(|(fZsRRLsCsCs卄(4 200002203000000003(1(1(1ffRLCsRCsCRCsLCsRCsLCsRCsC +=+ (5现在我们可以通过计算环路传输函数来分析电路的稳定性,如图3,断开反馈环路,引入测试电流1,则有:221121211|1IIII(|in R C sVRCsRZsRCsCs卄(6 out m in i g V = (7(out m m i g VTsii=-(8 1211

10、22122211(1(1 (1 (1mgRRTsZsRCsRCsRRCsRRCS=-+ (9从传输函数可以看出,T(s包含高Q值复数零、极点对,加上两个负实数极点和 个负实数零点。现在,可以用一些典型的晶振参数值代入函数、产生相应的波特 图、根轨迹图、Nyquist (奈奎斯特图,以分析振荡电路的是否能够起振。III、Matlab 分析式(8是电路的传输函数T(s,可以看出T(s是g in的线性函数,则可以得到归一 化的传输函数(/minTsgVi-= gm作为根轨迹图中变量,其变化范围为 0讼。首先不考虑寄生参数R f和C 3,且将反向器的输入电阻看成g用谐振频率为 15MHz 典型的参数丄

11、 0=11.25mH、C0=10fF、R0=25G、R2=1KQ、C l=12pF、C 2=15pF,用Matlab得到的根轨迹图如图4所示。根轨迹法是分析和设计线性系统的定常控制系统的图解方法,它是开环系统某一参数从零变化到无穷时,闭环系统特 征方程的根在s平面上变化的轨迹,如果闭环极点全部位于S左半平面,则系统一定 是稳定的,否则系统就不稳定,即稳定性只与闭环极点位置有关,而与闭环零点位置 无关4o从图4可见,在gm变化的整个范围内,根轨迹在右半平面都存在,系统不 稳定,所以电路不存在起振的问题。图4.根轨迹图Fig.4. Root-locus diagram但是,忽略C 3只是理想情况。

12、为了电路能偏置在一个合理的工作点,R f是必须的,下面来考虑实际情况,C 3=12pF、R f =5MG、R 1=10200,我们可以得到Matlab分析结果如图5所示,其中 图5(a为根轨迹图。从图5(a可见,随着g m增加,根轨迹会进入右半平面,电路会起 振,但是随着g m继续增大、根轨迹又会重新进入左半平面,系统会达到稳定,电路不 能起振。所以gm只有在一个合适的范围之内电路才会起振。从图5(cNvquist也 可以得到相应的结论,它包含负实轴上的点(-l/gm,0 ,从而也可以得到使得电路起 振gm的范围。如图5(d可以看到在频率为晶体谐振频率15MHz时,相移达到了 180。这个关键

13、点,且增益的绝对值大于一,满足了巴克豪森准则,所以只要确定一个合理的g m,电路就会起振。当然,为了电路能够可靠的起振,我们希望gm的范围越大越好,而实际上gm 的范围是由电路参数确定的,而现在15MHz晶振的参数是确定的,经Matlab 分析可知,当R f到达几兆欧姆时,对g m范围的影响可以忽略,增大C 1、C 2都可 以增大gm的范围,但是电容太大,会影响振荡频率的精确度;而反相器输入输出电阻也是影响电路起振的重要因素。所以下一节就是要通过Hspice找到一个合理的 反向器,使它的输入输出电阻及g m能够使得电路能可靠起振。D0 LOCOS険AxeBode DiagramBode Dia

14、gram(a(b(C(d图5. (a根轨迹图;(b根轨迹局部放大图;(c Nyquist图;(d波特图Fig.5. (a Root- locus diagiam (b enlarged diagram of Root-locus (cNyquist diagram (d Bode plotIV、Spice 模拟用15MHz晶振典型参数得到如图5(a根轨迹图,随着gm增大,根轨迹会进入右 半平面,当gm继续增大,根轨迹又会回到左半平面,因为根轨迹图中,左半平面系统 是稳定的,右半平面系统是不稳定,而振荡电路是一个不稳定系统,所以需要根轨迹 进入右半平面,此时临界点的g nunin = 1.36m

15、A/V和g nunax =36.5mA/V,及当反相器 的g m在此之间时,系统就会发生振荡,但是为了使反相器能够快速起振,反相器的 跨导应满足2:Jg/wmin moptg=(10确定了反相器gmopt的值,接下来就可以确定反相器的尺寸了。在设计反向器 时,考虑PMOS管的上拉电阻与NMOS管的下拉电阻匹配,这通常要求PMOS与 NMOS的宽度比在3-3.5之间,这使得反相器具有一个对称的VTC且tpLH与tpHL 相等,但这并不意味着这一比值可以得到最小的传播延时。如果对称性和噪声容限 不是主要因素,那么实际上可以通过减小PMOS器件的宽度来加快反相器的速度,在 此设计中,要求反相器tpL

16、H与tpHL相等且速度较快,故将Wpmos / Wnmos确定为 2.56、其沟道长度用典型值(此设计用SMIC 1301UH工艺故L=130mno按照这一原 则,用 Hspice 找到一组最优尺寸:Wpmos=25.5ums Wmnos=10.2um,Lpmos=Lnmos=0.13iim,然后结合Matlab中15MHz晶振典型参数,用Hspice模拟淇 结果如图6所示。当然,本文只是以最简单的反向器为例,在实际的晶振电路中所用的反相器,根 据不同的要求其结构会有所不同,但是分析方法是一样的。无论什么样的反相器结 构,我们都可以得到其小信号模型,然后按照本文前面的分析方法得到保证晶振电路

17、可靠启振的最优跨导g mopt o继而指导反相器的设计。图6.振荡器Spice模拟结果V、结论通过对基于CMOS反相器的石英晶振的小信号分析,可以得到它的环路增益的 传输函数。结合自动控制理论和Matlab分析,可以确定电路中哪些参数影响振荡器 启振,根据不同的晶振参数,通过Matlab分析,可以得到使得电路起振的gm的范围, 然后通过Hspice找到g m在这个范围内的最优反相器,最后通过Hspice模拟验证 了理论推导的正确性。本文提供了优化反相器的设计方法,确保了晶振可靠起振。参考文献1M Uiikiich and R Mevei. Conditions foi stait-up in

18、ciystal oscillators I EEE J. Solid-State Cucuits, Feb. 1982,SC-17(2 228236.2Andreas Rusznvak. Stait-Up Tmie of CMOS Oscillatois.IEEE Transactions on Ciicuits and Systems,March 1987,CAS-34(33Belizad Razavi、模拟集成电路设计M.陈贵灿等译、西安洒安交通大学出版 社,2002 4胡寿松,自动控制原理-3版M,国防工业出版6 Jan M. Radbaey etc.,数字集成电路电路、系统与设计(第二

19、版M.周润 德等译,北京:电子工业出版社,2004.10 7 Masahuo Toki and Yasuo Tsuzuki. Analysis of star-up chaiacteiistics of CMOS ciystal oscillatois.IEEE fiequency contiol symposium,1992 8陈曙等,CMOS石英晶体振荡器的设计与实现 电子工程 师,2004.11 9 Stuait Robb & David Brook etc., Determimiig MCU Oscillatoi Startup Paiameteis, Fieescale Semiconductoranc.2004 10廖刚 等,一种低功耗 CMOS 晶振电路设计,微电子学与计算机,2002年第12期11 R. G. Meyei andD. Soo, “MOS ciystal oscillator design,” IEEE J.Solid-State Ciicuits, vol. SC-15, pp. 222-22& Apr. 1980. 12 E. Vittoz, “Quartz oscillators for watches in Proc. Int. Congi.Cluonometiy, 1979. pp. 131-140.

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1