ImageVerifierCode 换一换
格式:DOCX , 页数:15 ,大小:2.96MB ,
资源ID:7495500      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/7495500.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(Quartus下载程序到fpga开发板的教程张显编.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

Quartus下载程序到fpga开发板的教程张显编.docx

1、Quartus下载程序到fpga开发板的教程张显编Quartus下载程序到fpga开发板的教程(张显编)D6.再点击next则有7.点击finish即完成工程的建立二在存在原代码的情况下,将原代码加入工程1.按照刚才的路径查看所建的工程有:2.打开原代码所在地(个体情况不一样,看自己的在哪)有以下里面有2个文件夹很重要,就是source和tcl,source里面就是我们程序的源代码3.将sourece 和tcl拷贝到刚才建立的那个工程文件夹下,结果如下4.回到quartus软件中,点击project,在其下点击add files in project ,有点击图中红色处,有5.选中图中的3个.

2、v文件,并点击打开,立即有6.点击applay、再点OK即可7.回到quartus软件中,点击红色file处,可以看到刚才添加的3个文件8.选择顶层文件,根据所编代码模块,自行选择之一,上图中选择了mix模块,右键单击,并点击set as top level entity,之后就有,Hierarchy中显示的是mix模块,说明顶层模块设置成功三工程的其余设置1.点击红色处,之后单击Device,有2.点击上图红色处Device and pin options,则有3.点击configuration,按照下图红色处配置修改(EPCS64根据自身情况选择)4.选择unused pins,如下按照上

3、图设置,输入三态模式5.选择voltage,FPGA的I/O口是3.3v的TTL电平,选择它,有下:6.把dual_purpose pin进行设置,双功能引脚都设置为普通的I/O口即可四编译工程1.进行编译,点击图中红色处,一个三角2.编译后的结果,显示编译成功,同时会生成一个编译报告上图编译报告会显示一些所用FPGA的资源3.点击pin planner,则生成以下画面4.进行引脚分配,在红色处逐一进行选择,双击原来空白处并下拉,关闭,在进行编译即可五.下载程序1.编译过后,点击红色处图标显示programmer,进入下载界面如下:2.添加文件,编译后有2中文件,sof、pof文件2种,JTA

4、G下载时用sof文件、AS下载使用pof文件,用JTAG下载时,存在RAM里,一旦掉电程序会丢失,上电后要重新下载,用AS下载的话,则是固化了,掉电也不会丢失,一般编译后,文件会自动加载,如没有,就点击下图红色处寻找,进行添加即可:3.USB下载器连上,电源线通上,按下开关,点击旁侧的start,进行下载看到右上方显示绿色进度条为100%,说明下载成功4.实验现象以及开发板图5.第二篇(简洁版)1.在某个路径下创建一个文件,做为工程文件的路径,命名2.在Quartus中先创建一个文件File,把file另存为上面那个工程文件路径下,在新建的verilogHDL文件中编写好所需程序,然后保存,注意文件名要和module后的文件名一致,如果不一致就会导致出错这时会跳出一个对话框,问要不要为这个文件创建工程,点击是的,3.开始工程的创建,关于工程创建,参考上一篇第一部分4.之后进行第三部分,工程的其余设置,参考上篇5.编译,分配引脚,下载程序,参考上篇AS下载,请参照FPGA-AS_下载使用说明书这个文档,一定要注意,软件配置好以后,硬件的接口一定也变成AS下载接口!

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1