ImageVerifierCode 换一换
格式:DOCX , 页数:22 ,大小:22.90KB ,
资源ID:7351178      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/7351178.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(秋季数字电子技术题库电路题库.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

秋季数字电子技术题库电路题库.docx

1、秋季数字电子技术题库电路题库一、单选(87分)1、 数字电路中使用的是(A)A、二进制B、 八进制C、 十进制D、 7X12、 维持阻塞型D触发器的状态由CP (A)时D的状态决定。A、 上升沿B、 下降沿C、 商电平D、 低电平3、 二极管或门的两输入信号AB=(A)时,输出为低电平。A、 0B、 1C、 10D、 114、 如果触发器的次态仅取决于CP (A)时输入信号的状态,就可以克服空翻。A、 上(下)沿B、 高电平C、 低电平D、 无塚定5、 欲在一串幅度称的脉;中信号中,剔除幅度不够大的脉;中,可用(A)电路。A、 施密特鹼器B、 単稳态触发器C、 多谐振荡器D、 集成时器6、 改

2、变(A)值,不会改变555构成的多谐振荡器电路的振荡频率。A、 电隣CCB、 电阻R1C、 电阻R2D、 电容C7、 把数字輙换成为相应甌星的(A).A、 数-模转换B、 DACC、 A/D转换器D、 ADC8、 n位DAC最大的输出电压uOmax%(A ) UD.A、 (2n-1)B、 2nC、 2n+1D、 (2n + 1)9、 DAC单位量化电压的大1涪于Dn为()时,DAC输出的樹以电压值。A、 1B、 nC、 2n-1D、 2n10、用不同数制的数字来表示2004 ,最少的是(A).A、B、 十进制C、 八进制D、 11、如果把触发器的啊入濶妾到F ,该触发器掘换成()触发器。A、

3、DB、 TC、 RSD、 正确答室:A 12、组合电路设计的结果一1到().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室:A 13、程序控制中,常用()电路作定时器。A、计数器13、程序控制中,常用()电路作定时器.A、 计数器B、 I:嚴器C、 译码器D、 编码器正确答室:A学生答室:X14、n位环形移位寄存器有效状态数据是().A、 nB、 2nC、 4nD、 2n正确答室:A15、小容量的RAM内部存储矩阵数字于外部地址线数N的关系为().A、 2nB、 22nC、 22nD、 2n正确答室:A16、 两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则

4、该电路的逻辑关系是().A、 与非B、 或非C、 同或D、 异或正确答室:A17、 数字信号是().A、 时间和幅值上略变化的信号B、 时间和幅值上离散的信号C、 时间上连续、幅值上离1竣化的信号D、 时间上离散、幅值上的信号正确答室:B18、 数字电路中最常用的BCD().A、 5421码B、 8421码C、 余3码D、 循环码正确答室:B19、用卡诺图化筒具有无关项的逻辑函数时,若用圏法,在包围圈内的?是按处理;在包围圏外的?是按处理。A、 1 , 1B、 1 , 0C、 0,0D、 不确定。正确答室:B 20、TTL与非门输出高电平的范醵().A、 1.4VB、 2.4VC、 3.3VD

5、、 =3.6V正确答室:B 21、TTL与E门阈值裁UT的耍曜(),A、 0.4VB、 1.4VC、 2VD、 2.4V正确答室:B 22、TTL与门商电平输出电流IOH的参数规范值是().A、 200卩AB、 400卩AC、 800卩AD、 1000卩A正确答室:B 23、两个与非门构成的基本RS触发器,当Q= =0时,当两个输入信号和时触发器的输出Q会().A、 变为0B、 顚1不变C、 顚。不变D、 无疵定正确答室:B 24、如果把触发器的啲入蟾到F ,该触发器掘换成()触发器,A、 DB、 TC、 RSD、 T正确答室:B 25、主从JKJ8J发器Q的状态是在时钟脉;中CP()发生变化

6、,A、 上升沿B、 下降沿C、 高电平D、 低电平正确答室:B 26、 数字系统中,常用()电路,将输入脉;中信發为等聞宽的脉;中信号。A、 施密特鹼器B、 単稳态触发器C、 多嚥荡器D、 鲂定时器正确答室:B 27、 数字系统中,鞋嗾确定时的电路是().A、 施密特媽器B、 単稳态触发器C、 多嚥荡器D、 鲂定时器正确答室:B 28、 若将输入脉;中信發迟一段时间后输出,应用()电路.A、 施密特媽器B、 単稳态触发器C、 多嚥荡器D、 鲂定时器正确答室:B 29、 555构成的多嚥荡器电路中,当R=R2时,欲使输出占空比约为50% ,最筒单的办法是().A、 电容C婭B、 R2两端用g二极

7、管C、 C-U端接地D、 VCC婭正确答室:B 30、 从电路结构上看,时序电路必须含有().A、 门电路B、 存储电路C、 RC电路D、 译码电路正确答室:B 31、把36kHz的脉;中信庭为Hz的脉;中信号,若采用0进制集成计数器,则各级的分频系数为().A、 (3,6,10,10,10)B、 (4,9,10,10,10)C、 (3,12,10,10,10)D、 (6,3,10,10,10)正确答室:B 32、 与倒T型电阻网络DAC相比,权电流网络D/牌换器的主要优点是消除了 ()对转换精度的影响。A、 网络电阻精度B、 模拟开关导通电阻C、 电流建立时间D、 加法器正确答室:B 33、

8、 如要将一个最大幅度为5.VB$)g信号转换为数字信号,要求输入每变化20mV,输出信号的最低G(LSB)发生变化,应选用()位ADC。A、 6B、 8C、 10D、 12正确答室:B 34、 组合电路分析的结果是要获得().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室:B 35、 “与非”逻果为0”的制帳该成的連().A、 入“0B、 全辄入TC、 至少有一个输入“1-D任一个输入“0”正确答室:B 36、十进制数36转换为十六进制数,结果为().A、 26B、 24C、 22D、 20正确答室:B 37、 N变量的卡诺图中任一最小项应当有()相邻块。A、

9、2NB、 NC、 N+1D、 N-1正确答室:B 38、 数字信号是().A、 时间和幅值上略变化的信号B、 时间和幅值上离散的信号C、 时间上连续、幅值上离1竣化的信号D、 时间上离散、幅值上的信号正确答室:B 39、 数字电路中最常用的BCD是().A、 5421码B、 8421码C、 余3码D、 循环码正确答室:B 40、 两个与非门构成的基本RS触发器,当Q= =0时,当两个输入信号和时触发器的输出Q会().A、 变为0B、 保持1不变C、保持不变D、 无法确定正确答室:B 41、 电源电压VDD为OVMCMOS集成期开关可接通幅度为()的信号。A、 - 10-0VB、 0-10VC、

10、 0 VDD/2D、 10V正确答室:B 42、 组合电路分析的结果是要获得().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室:B 43、 在设计过程中,逻辑函数化筒的目的是().A、 获得B、 用最少的逻辑器件完成设计C、 用最少的集电门完成设计D、 获得杪的成正确答室:B 44、 74LS38W ()个译码输入端。A、 1B、 3C、 8D、 无潮定正确答室:B 45、采用双地址译码且分时送入行和列地址信号DRAM内部存储矩阵的字数与外部地址绿n的关系T为().A、 2nB、 22nC、 22nD、 2n正确答室:B 46、电可擦除的PROM器件是().A

11、、 EPROMB、 E2PROMC、 PLAD、 PAL正确答室:B 47、已知二输入逻辑门的输入A 输出F的波形如下图所示,这是0逻辑门的波形?().A、 与非B、 或C、 同或D、 与正确答室:C 48、 三极管开关电路中,影响开关速度的主要因素是().A、 tdB、 trC、 tsD、 tf正确答室:C 49、 标准TTL门关门电平之值为().A、 0.3VB、 0.5VC、 0.8VD、 1.2V正确答室:C 50、 TTL与非门输出低电平的#参数规范值是(C).A、 0.3VB、 0.3VC、 0.4VD、 =0.8V 51、 基本RS触发器的输入直接控制输出状态,所以它不能成为(C

12、)触发器。A、 直接置1,清0B、直接置位、复位C、 同步D、 异步 52、 数字系统中,能自行产生矩形波的电路是(C).A、 施密特鹼器B、 単稳态触发器C、多谐振荡器D、集成定时器 53、在环形振荡器中,为了降低振荡频率,通常在环形通道中串入(C),A、 更多非门B、 电感LC、 RC环节D、 大容量电容 54、 555构成的多谐振荡器中,还可通过改变(C)端电压值使震荡周期改変.A、 VCCB、 RDC、 C-UD、 GND 55、 在(C)揣加可变电压,可使555多跡荡器输出调频波。A、 RDB、 OUTC、 C-UD、 GND 56、欲把一脉冲信哥斑8个CP后输出,宜采用(C)电路.

13、A、 计数器B、 分频器C、 移位寄存器D、 脉冲发生器57、欲把并行数据转换成串行数据,可用().A、计数器B、 分频器C、 移位寄存器D、 脉冲发生器 58、n位二制的A/D转换器可分辨出满量程值的(C)输入变化量.A、1/(2n + 1)B、1/2nC、1/(2n-1)D、无潮定 59、如要把一个最大幅度位9.99VK模拟信号转换成数字信号,要求ADC的分辨率小于(C ) mx:.A、 6B、 8C、 10D、 12 60、格雷码的优点是(C).A、 代确B、 记忆方便C、 两组相邻代码之间只有一G不同D、 同时具备以上三者 61、律把并行数据转换成串行数据,可用().A、计数器B、分频

14、器C、移位寄存器D、脉冲发生器62、842BCDS0000表示的十进制数是().A、131B、103C、87D、13正确答室:C 63、“或非”逻辑运具结果为0”的条件是该或项的变量().A、B、C、至少输入一个1D、正确答室:C 64、格雷码的优点是().A、B、C、两组相邻代码之间只有YZ不同D、正确答室:C 代确记忆方便两组相邻代码之间只有YZ不同同时具备以上三者65、用原码输出的停码器实现多输出逻辑函数,需要増加若干个().A、非门B、与非门C、或门D、晰门正确答室:C 66、用Mx4的DRAM芯片通过(C)扩展可以获得4Mx8的存储器。A、B、C、复合D、67、FPGA比较适合用在以

15、(C)的数字系统。A、 复杂B、 控制为主C、 时序为主D、 较简单 68、 处理(D)的电子电路顚字电路。A、 交流电压信号B、 直流信号C、 曲信号D、 数字信号 69、用不同数制的数字来表示2007 ,最少的是(D).A、二进制B、 八进制C、 十进制D、十六进制 70、格雷码与奇偶校验码又妍为(D).A、 有权码B、 符号码C、 无权码D、 可靠性代码 71、已知,选出下列可以肯定使的取值()。A、 ABC=011B、 BC=11C、 CD=10D、 BCD=111正确答室:D 72、二极管与门的两输入信号AB=()时,输出为高电平。A、 0B、 1C、 10D、 11正确答室:D 7

16、3、数字电路中,晶体管的工作于()状态。A、 放大B、 饱和C、 截止D、 开关正确答室:D 74、用三态门可以实现“总线链接,但其使能控制端应为().A、 固定接0B、 固定接1C、 同时使能D、 分时使用正确答室:D 75、如果把D触发器的输出反健连接到输入D ,它输出Q的脉;中波形的城为CP脉;中频率的(D).A、 二倍频B、 不变C、 四分频D、 二分频 76、三态寄存器的()信号无效时,寄存器输出为有阻状态。A、 异步清零B、 输入使C、 CPD、 输出使能77、改变()之值不会影响555构成单稳态触发器的定时时间tw。A、 电阻RB、 电容CC、 C-U端电位D、 电源VCC 78

17、、把模拟量转换位数字量的转换器件称为().A、数-模转换器B、 DACC. D/A转换器D、ADC正确答室:D 79、把模拟戦换成为相亨星的转换器件称为().网51A、数-模转换器B、 DACC. D/A转换器D、ADC正确答室:D 80、(95)H表示().A、 二数B、 十进制数C、 八进制数D、 十六进制数正确答室:D 81、两个开关控制一盏灯,用A和B为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为().A、 同或B、 或C、 异或D、 与非正确答室:D 82、处理()的电子电路晶&字电路。A、 交流电压信号B、 直流信号C、 曲信号D、 数字信号正确答

18、室:D 83、不属于CMOS逻辑电路优点的提法是().A、 输出高低电平麒B、 电源适用范围宽C、 抗干扰能力强D、电磁动能力强正确答室:D 84、 0-4线优痛码器允许同时输入()踹扁码信号。A、 1B、 9C、 10D、 多正确答室:D 85、 ROM可以用来存睇序、表格和大量固定数据,但它不可以用離现().A、 代码转换B、 逻辑函数C、 乘法运算D、 计数器正确答室:D 86、以下可编程逻辑器件中,集成密度最商的是().A、 PALB、 GALC、 HDPLDD、 FPGA正确答室:D 87、 格雷码与奇偶校验码又畴为().A、有权码B、 符号码C、 无权码D、 可靠性代码正确答室:D

19、 二、判断(45分)88、 构成一个7进制计数器需要3个触发器()正确答室:正确 89、 1001个“1.龄异或的结果是。()正确答室:正确 90、 函数F连续取00次对偶,F不变。()正确答室:正确 91、 正“与非”门也就是负“明E门.()正确答室:正确 92、 CMOS门的输出结构和TTL的类似,可以分成标准的、漏极开路及3魄出三种。()正确答室:正确 93、 位倒T型电阻网络DAC的电阻网络的电阻取值有2种.()正确答室:正确 94、 触发器中,存在龄空翻唳的有钟控的触发器.()正确答室:正确 95、 为实现将JKJK发凝换为D触发器,应使J=D,K=D。()正确答室:正确 96、 三

20、极管作为开关使用时,螭商开关速度,可降低mi深度。()正确答室:正确 97、 一个N位逐次逼近型A/D换器完成一次转换要进行N次岐,需要N+2个时钟脉;轧()正确答室:正确 98、 D/A转换器的位数越多,能够分辨的最小输出电压变化星就越小。()正确答室:正确99、 单稳态触发器它有一个稳态和暂稳态()正确答室:正确学生答室:x100、 主从JKJI4发器在CP=期间,存在一次性变化.()正确答室:正确学生答室:x101、 D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。()正确答室:正确学生答室:x102、 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只短暂的过

21、渡状态,不能稳定而是立刻变为0状态。()正确答室:正确103、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()正确答室:正确104、 约束项就是逻辑函数中不允许出现的变星取值组合,用卡诺图化简时,可将约束项当作,也可当作0.()正确答室:正确105、 计数器除了能7輪入脉;中进行计数,还能作为分频器用.()正确答室:正确106、 优痛码器只对同时输入的信号中的优先细!最有的ffM謳。()正确答室:正确107、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()正确答室:正确学生答室:x108、 约束项就是逻辑函数中不允许出现的变星取值组合,用卡诺图化简时

22、,可将约束项当作,也可当作0.()正确答室:正确109、 优先编码器只对同时输入的信号中的优先细!最有的ffM謳。()正确答室:正确110、 八位二进制数可以表示256种不同状态。()正确答室:正确111、 多个三态门的输出端相链接到一根总线上,使用时须只让一个 三态门传送信号,其他门处于高阻状态。()正确答室:正确113、译码器哪个输出信号有效取决于译码器的地址输入信号。()正确答室:正确 114、五进制计数器的有效状态为五个。()正确答室:正确 115、RS触发器、JK发器均具有状态翻转功能正确答室:错 116、D/A的含义是模数转换()正确答室:错 117已知逻辑A+B=A+C ,则B=

23、CO ()正确答室:错 118、八路数据分配器的地址输入(选择控制)端有8个。()正确答室:错 119、逻辑变星的取值,比0大。()正确答室:错 120、A+AB=A+B ()正确答室:错 121、多谐振荡器有两个稳态。()正确答室:错 122、D/A转换器是将模拟量转换成数字量()正确答室:错 123、主从RS触发器在。&期间,R、S之间不存在约束。()正确答室:错 124、逻辑变量的取值,比0大。()正确答室:错125、八路数据分配器的地址输入(选择控制)端有8个。正确答室:错126、因为逻辑表达式A+B+AB=A+B成立,所以AB=O成立。()正确答室:错 127、时序电路不含有记忆功能的器件()正确答室:错 128、时序电路不含有记忆功能的器件()正确答室:错 129、BCD码即842码。()正确答室:错 130、TTL与非门与CMOgE门的逻朝跻一样。()正确答室:错 131、二进制数00和二进制代码00都表示十进制数。()正确答室:错 132、三态门输出为有阻时,g出线上电压为高电平。()正确答室:错

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1