ImageVerifierCode 换一换
格式:DOCX , 页数:16 ,大小:1.12MB ,
资源ID:7044560      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/7044560.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(实验一组合逻辑电路的设计与测试振宇.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

实验一组合逻辑电路的设计与测试振宇.docx

1、实验一组合逻辑电路的设计与测试振宇实验一、组合逻辑电路的设计与测试一、实验目的1、学会查阅数字芯片数据手册,掌握集成芯片的逻辑功能,了解芯片主要参数。2、熟悉常用仪器如函数发生器,台式数字万用表及数字示波器的使用方法,熟悉电压、电流等参数测量。3、掌握组合逻辑电路的设计与测试方法。4、认识竞争冒险现象,加深对竞争冒险现象产生的理解,学会消除竞争冒险。二、实验仪器直流稳压电源 、面包板及插线、数字示波器、台式数字万用表、函数信号发生器及相关芯片:74LS00、74LS20、74LS86、74LS04、 74LS02 、74LS08、发光二极管与少量阻容器件。三、数字电路实验步骤1、查阅与实验相关

2、芯片资料,从网站下载芯片数据手册。2、列表,列出相关标准参数。3、测试方案设定,画出电路原理图,并用multisim10软件进行功能仿真测试。如何设计电路实现题设要求的逻辑功能,选择哪款芯片?考虑仪器、供电电源等各种误差,如何能测量准确?4、在实验室面包板上搭建系统、调试电路,测试逻辑功能,测量数据,绘制波形,并进行误差分析。5、按要求完成实验报告四、实验任务1、查阅实验过程中所用芯片技术手册,给出相关技术指标与逻辑功能真值表,画出芯片物理与逻辑引脚图。2、验证74LS00的逻辑功能,自行设计电路测试 VOL、VOH、 ICCL、ICCH等参数。 低电平输出电源电流ICCL与高电平输出电源电流

3、ICCH 说明:芯片处于不同的工作状态,电源提供的电流就是不同的。以与非门为例,ICCL就是指所有输入端悬空,输出端空载时,芯片输出低电平时电源提供器件的电流。ICCH就是指输出端空载,每个门各有一个以上的输入端接地,其余输入端悬空,芯片输出高电平时电源提供给器件的电流。通常ICCLICCH,它们的大小标志着器件静态功耗的大小。器件的最大功耗为PCCLVCCICCL。手册中提供的电源电流与功耗值就是指整个器件总的电源电流与总的功耗。引脚图:7400芯片物理与逻辑引脚图:7486芯片物理与逻辑引脚图:7404芯片物理与逻辑引脚图: 7402芯片物理与逻辑引脚图: 验证74LS00的逻辑功能(1)

4、电路图: 仿真结果:(2)VOL、VOH、ICCL、ICCH测量值:VOL、VOH、ICCL、ICCH测量值VOL(V)VOH(V)ICCL(mA)ICCH(mA)理论值0、23、4124测量值表1、13、用所提供的芯片设计1位半加器、1位全加器与1位数值比较器电路。按设计逻辑图搭建电路测试电路逻辑功能。1位半加、全加器与数值比较器电路设计 (1)1位半加器电路图:仿真结果:(2)1位全加器 电路图:仿真结果:(3)数值比较器电路图:1位数值比较器仿真结果:4、自行设计组合逻辑电路观察竞争冒险现象,并用输出并联电容法消除错误脉冲。值得注意的就是因为每级门电路的传输延迟时间就是ns级,时间非常短,示波器中不好观察,所以设计电路时可适当多增加几级传输延迟,譬如7级。同时用示波器观察时选择好触发档位,用us级的时间档观察尖峰窄脉冲。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1