ImageVerifierCode 换一换
格式:DOCX , 页数:12 ,大小:51.35KB ,
资源ID:6864531      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6864531.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电路实验.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字电路实验.docx

1、数字电路实验实验一 TTL门一. 实验目的1. 熟悉TTL集成与非门外形及外部引线的排列。2. 验证TTL与非门的逻辑功能。3. 试用与非门接成其它几种逻辑门的方法并熟悉它们的逻辑功能。二. 实验仪器和芯片1. 双踪示波器2. 数字电路实验箱3. 74LS00 三. 实验内容和步骤1. 熟悉实验设备:熟悉通用实验箱的结构和使用方法,熟悉74LS00集成块的外形和引线情况。2. 测量与非门的逻辑功能将74LS00中的一个与非门的两个输入端分别接到实验箱中的两个电平开关上,输出端接到箱中的逻辑电平指示灯上,接通5V电源和地,按表11 完成逻辑功能的测量。并规定高电平为逻辑“1”,低电平为逻辑“0”

2、。表11 输入输出AB测量状态预计状态000110113. 用与非门组成与门、或门、非门、异或门。并测量相应的逻辑功能。用74LS00中的与非门分别接成与门、或门、非门、异或门画出接线图并将测试结果1-2表中,根据表分别写出它们的逻辑表达式。 表12 输入与门输出或门输出非门输出异或输出AB测量状态预计状态测量状态预计状态测量状态预计状态测量状态预计状态000110114.观察控制门的工作 将与非门的一个输入端A作为控制门,接到实验箱的H/L插孔上;另一个输入端B作为信号端,接到实验箱的频率为12的时钟脉冲信号发生器CP上,输出接到箱中逻辑电平指示灯上。当扳动扭子开关时,观察指示灯亮灭情况。并

3、用示波器观察A、B点及输出点的波形,了解控制门的作用。四. 预习内容1. 复习TTL与非门的工作原理2. 了解74LS00集成电路的逻辑和引线排列图。五.实验报告要求1要求写出相应的表达式;2画出相应的逻辑图;实验二 组合逻辑电路分析一. 实验目的1. 掌握组合逻辑电路的分析方法;2. 验证半加器和全加器的逻辑功能;3. 了解二进制数的运算规律。二. 实验仪器设备1. 数字电路实验箱2. 74LS00三. 实验内容组合电路的分析是根据所给的逻辑电路,写出输入与输出之间的逻辑关系(逻辑函数表达式或真值表)。从而评定该电路的逻辑功能。组合电路的分析方法,一般是首先对给定的逻辑电路按逻辑门的连接方式

4、逐一地写出相应的逻辑表达式,然后写出输出函数的表达式(如果需要列其真值表时,可由表达式通过运算求出)。但这样写出的逻辑函数表达式可能不是最简单的,所以还应该利用逻辑代数的公式或卡诺图进行化简。1. 分析半加器的逻辑功能图21(1) 写出图21所示电路的逻辑表达式。X1= X2= X3= Y= Z= (2) 按图21接线进行测试,将测试结果记入表21。表2-1输入测试结果(亮、灭)ABYZ000110112. 分析全加器的逻辑功能(1) 写出图22所示电路的逻辑表达式。图22 由与非门组成的全加器 =(2) 按图22接线进行测试,将测试结果记入表22。 表2-2 列真值表测试结果(亮、灭)ABS

5、S000010100110001011101111四. 预习要求1.复习半加器、全加器工作原理五实验报告要求1要求写出相应的表达式;2画出相应的逻辑图;3. 填写相应的表格。实验三 组合逻辑电路设计 一、实验目的 1、掌握中规模集成数据选择器的逻辑功能及使用方法 2、学习用数据选择器构成组合逻辑电路的方法 二、实验设备与器件 1.数字电路实验箱实验箱2.芯片74LS151、 74LS153三、实验内容 1、测试数据选择器74LS151的逻辑功能 2、测试74LS153的逻辑功能 3、选用合适的数据选择器设计全减器。 1)写出设计过程 2)画出接线图 3)验证逻辑功能四、预习内容1、 复习数据选

6、择器的工作原理;2、 用数据选择器对实验内容中各函数式进行预设计;五、实验报告1用数据选择器对实验内容进行设计、写出设计全过程、画出接线图、进行逻辑功能测试;2总结实验收获、体会。实验四 双稳态触发器一. 实验目的1. 熟悉JK 触发器及D触发器的外形及外引线排列。2. 验证基本RS 触发器、JK 触发器及D触发器的逻辑功能。二. 实验仪器设备图411. 数字电路实验箱2. 双踪示波器3. 万用表三. 实验内容和步骤1. 测试基本RS 触发器的逻辑功能用74LS00中的两个与非门接成基本RS 触发器 如图41 所示。将RD、SD分别接到两个电平开 关上,、分别接到两个输出指示灯上,按表41 完

7、成功能测试。2. JK触发器逻辑功能 将74LS76的RD、SD、J、K端分别接到实验箱中的电平开关上,、分别接到两个逻辑电平指示灯上。 (1)置位、复位功能测试:J、K端置任意状态,按表42 完成测试。 (2) J、K功能测试 将JK 触发器的CP端接到实验箱的单脉冲源上,按表43 完成功能测试。 (3)将JK 触发器接成计数状态(J=K=1),CP端接到实验箱的时钟脉冲发生器的输出端上(),用示波器观察波形。3. D触发器功能的测试(1)置位、复位功能测试将74LS74 D触发器的RD、SD端分别接电平开关,CP端接手动脉冲源,置D、CP于任意位置,按表44 完成RD、SD功能测试。(2)

8、D功能测试 按表45测试D触发器功能。四. 预习内容1. 掌握各触发器的逻辑功能。2. 熟悉74LS00、74LS74、74LS756的引脚功能。3. 了解JK 、RS、D触发器的触发方式。一、实验记录RDSDQ原态Q现态0101100表41 条件测试触发器状态SDRD00011011表42表43测试条件测试结果J、K端状态Q原状态CP脉冲变化后状态Qn+1JK预计态实测态预计态实测态0001010110011101 表44RDSDQ原态Q现态01011001表4-5测试条件测试结果D端状态Q原状态CP变化后触发器状态D预计态实测态预计态实测态001101实验五 N进制计数器一. 实验目的1学

9、习用集成触发器构成计数器的方法;2掌握中规模集成计数器的使用方法及功能测试方法;3掌握用中规模集成计数器实现任意进制计数器的方法。二. 实验器材1 SXJ3C数字电路学习机;1台2 74LS1612、 74LS2902。三. 实验内容 1用74LS161实现一个小于12和大于12的任意进制计数器; 2用74LS290实现一个小于10和大于10的任意进制计数器;四. 设计要求 1画出连线图;要求.(1)根据自己实验台编号,大进制计数器容量=40-实验台编号; (2)每个同学,要求设计4种电路图,但实现方式(同步或异步),要有所不同2. 在实验箱上完成测试功能。五. 预习要求1复习有关计数器的内容

10、;2熟悉所用各集成块的引脚排列图;实验六 555应用 一、 实验目的 1 熟悉555时基电路逻辑功能的测试方法。 2 熟悉555时基电路的工作原理及其应用。二、实验器材1SXJ3C数字电路学习机;1台2双踪示波器;1台 3 元器件: NE555 1块, 电阻、电容、导线若干。 三、实验内容及步骤1. 单稳态触发器 用555时基电路设计一个单稳态触发器,频率不限(可为1KHZ)。若为高频振荡器,用示波器观察得到的矩形波;低频则用电平显示。要求:实验报告上要有延迟时间的理论估算值及测试值;2. 多谐振荡器用555时基电路设计一个多谐振荡器,频率不限(可为1KHZ)。若为高频振荡器,用示波器观察得到

11、的矩形波;低频则用电平显示。要求:实验报告上要有周期或频率的理论估算值及测试值;3. 施密特触发器(选作)用555时基电路设计一个施密特触发器,观测输出波形,测绘电压传输特性,计算回差电压。五. 实验预习要求1. 复习有关555定时器的工作原理。 拟定实验中所需的连线图、数据。 拟定实验步骤和方法。实验七 数字电路综合实验 数字钟设计一、 设计任务 1. 基本功能:以数字形式显示时、分、秒的时间,小时的计时要求为“24翻1”,分和秒的计时要求为60进位; 2.扩展功能:校时、正点报时及闹时功能;二、 要求(完整的设计报告)1. 芯片选取;2. 功能讲解,包括参数的计算及必要的理论推导;3. 完整的电路图(型号、参数)。三、分析总结智力抢答器一、 设计任务1.基本功能:4人智力抢答器,4人分别对应4个开关;设总开关,有主持人控制;具有现实功能;2. 扩展功能:定时抢答;在规定时间内抢答有效。二、同上三、同上

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1