ImageVerifierCode 换一换
格式:DOCX , 页数:12 ,大小:392.79KB ,
资源ID:6734927      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6734927.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(十三进制同步减法计数的设计 数电课程设计docx.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

十三进制同步减法计数的设计 数电课程设计docx.docx

1、十三进制同步减法计数的设计 数电课程设计docx1十三进制同步减法计数(无效状态为0001、0010、0011)的设计1.1课程设计的目的:1、 了解同步计数器的工作原理和逻辑功能。2、 掌握计数器电路的分析、设计方法及应用。3、 熟悉设计过程和边沿JK触发器原理。1.2设计总框图:十三进制同步减法计数器P 8421 BCD 码 输入减法计数器脉冲 输出进位信号1.3设计过程:1.3.1、状态图:/0 /0 /0 /0 /0 /01 1 1 1 1 1 1 0 1 1 0 1 1 1 0 0 1 0 1 1 1 0 1 01 0 0 1t I/01 0 000 0 1 0 0 0 1 0 1

2、0 1 1 0 0 1 1 1 1 000/ 1 /0 /0 /0 /0 /01.3.2、选择触发器、求时钟方程、输出方程和状态方程(1)选择触发器由于JK触发器功能齐全、使用灵活,故选用4个下降沿出发的边沿JK触发器。(2)求时钟方程CP0=CPi=CP2=CP3=CP(3)求输出方程输出方程的卡诺图为:。 oi 11 1。1XXX000000000000输出方程: Y= Qn3Qn2(4)状态方程:次态卡诺图:1111XXXXXXXXXXXX0000000101100101101111001110110101111000101010010001111000011110所以:Q3n+1的卡诺

3、图为:。2雨的卡诺图为:Qi】的卡诺图为:Qon+1的卡诺图为:QniQno 00 01 11 10XX1X0001001/ 、1L J00状态方程:Q3n+1= Qn3Qn2 + Qn3Qno + Qn3Qni+ OSQfQ% +(Qo+Qn1+Qn2)Qn3Q2n+1=Qn2QniQno+ (Qno+Qni)Qn3Qin+1=QBiQBoQn3+QniQno+ WSQ%Qn+1=Q% (Q+QS驱动方程为:J3=Qn2 K3=Q;Or2=0瑚0 J1=Q Q%/ TOV KE。JO= QniQn2Qn3 KO=1(6)检验能否自启动(无效状态OOO1, 0010, 0011)0011 00

4、10 10010001 1010所以能自启动1.4逻辑接线图:74LS11D1.6实验仪器74LS112芯片2块,74LS08芯片1块74LS00芯片2块 开关导线若干1.7实验结论(分析实验中出现的故障及产生的原因)实验正常,个芯片运行正常。2串行序列信号检测器(检测序列为1101)2.1课程设计的目的:1、 了解同步计数器的工作原理和逻辑功能。2、 掌握计数器电路的分析、设计方法及应用。3、熟悉设计过程和边沿JK触发器原理。2.2设计总框图:序列信号检测器(检测序列CP 为 1101)输出信号序列发生器的时钟脉冲2.3 设计过程1、合并等价状态,化简原始状态图得到最简状态图2、进行状态分配

5、,画出用二进制编码后的状态图2.3.3选择触发器、求时钟方程、状态方程1、选择触发器由于JK触发器功能齐全、使用灵活,故选用2个下降沿出发的边沿JK触发器。2、求时钟方程CPO=CP1=CP2 =CP3、状态方程次态卡诺图000000110110111000 01 11 10Qin+1的卡诺图为:QniQnoxX 00 01 11 1000010G)u_J所以:Qin+1=x (ZiQ+CQ+X) QniQon+1 = (XQni)o%+ X QniQno驱动方程为:Jl=XQnq Kl= XQ%J0= X Qni X Qni K0 = X Qni74LS08D2.5电路原理图vccDGND2

6、.6实验仪器74LS112芯片1块,74LS08芯片1块74LS00芯片1块74LS04芯片1块,发 光二极管两个,开关三个,导线若干。2.7实验结论(分析实验中出现的故障及产生的原因)实验正常,个芯片运行正常。3六进制同步加法计数器(无效状态为010, 100)3.1目的和意义通过课程设计锻炼动手能力和思维能力检测实际操作能力以及所学知识。增强对所学知识的认识,加深电路的理解,使所学知识形成一个串联网巩固知新。 扩展知识面。使自己对所学知识有一个总括的把握。3.2设计要求及分析3.2.1要求:设计一个六进制同步加法计数器(无效状态为010, 100)3.2.2设计总框图:六进制同步加法计数器

7、 CP 8421 BCD 码输入加法计数器脉冲 3.3 设计过程3.3.2选择触发器、求时钟方程、和状态方程1、 选择触发器由于JK触发器功能齐全、使用灵活,故选用3个下降沿出发的边沿JK触发器。2、 求时钟方程CP0=CPi=CP2=CP3、 卡诺图QniQnoQ 00 01 11 10001Oil101XXXXXX110000111。2职卡诺图为:Qn!QnoQn2. 00 01 11 10001X1 101Qi卡诺图为:oo010XX0一011110Qon+1卡诺图为:Q2n+1=Qn2 Qni + (Qo+Q)Qn2Qin+1= QnoQni+QnoQniQo-qo+q5、驱动方程为:

8、J2= Qni K2= Qn!Qn0Ji= Qno Kl= Qn0Jo=l Ko= Q%3.3 逻辑接线图GND&GND3.4 电路原理图义耕02 立梁 lediXGND3.5实验仪器74LS112芯片2块,74LS08芯片1块,开关导线若干3.6实验结论(分析实验中出现的故障及产生的原因)实验正常,每个芯片运行正常。参考文献1于孟尝.数字电子技术基础简明教程.第三版.北京:高等教育出版社,1985.2康华光.电子技术基础:数字部分.4版.北京:高等教育出版社,2000.3蔡惟铮.集成电子技术.北京:高等教育出版社,2004 .课程设计心得做本次课程设计是在考察我们对以前所学的知识的掌握情况,

9、怎样运用我所学的理 论知识去解决一些实际问题,也是考察我们的动手能力。经过了一段时间的努力我终于完成了,从芯片的选择,再到设计与实现。在这个过 程中我学习到了很多在课本上不能学习到的知识,对一个产品也有了一个新的认识,以 前我都很简单的认为一个产品很容易就做出来了,现在我知道了每一个产品都需要很复 杂的工序。通过这次的课程设计我学到了主要有如下几点:1.提前做好准备工作在开始动手之前,我们要把各芯片件的功能弄清楚,以及如 何拓展,只有把这些真正的搞懂之后才能顺利完成设计。2.耐心分析,解决问题设计与实现的过程中我们会遇到一些困难这是很正常的事, 但是不能一遇到问题就慌了,要耐心的分析问题并解决,这次课程设计的时候我就遇到 了这样的情况,比如:各种门的特点和怎样使用。做本次课程设计我了解到自己对以前 所学过知识的掌握一点也不牢固,不能用这些知识去解决一些实际的问题,所以我以后 一定要好好运用所学的知识,这样不仅可以让理论与实践相结合,而且还能提高我的动 手能力。课程设计虽然结束了,但是我们还有很多的事情要做,对仍然不熟悉或不了解的知 识点我们要尽快的去学习了解,对课程设计中出现的问题我们还要去认真的分析研究。 还有我们还需要去增强自己的动手能力,去不断的锻炼,只有这样该课程设计才能发挥 最大的作用。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1