ImageVerifierCode 换一换
格式:DOCX , 页数:24 ,大小:58.10KB ,
资源ID:6558078      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6558078.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成与结构试题及答案.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成与结构试题及答案.docx

1、计算机组成与结构试题及答案 (0013)计算机组成原理复习思考题一、单项选择题1下列( )属于应用软件。 操作系统 编译系统 连接程序 文本处理2计算机的字长决定了( )。指令直接寻址能力 计算机的运算精度计算机的运算速度 计算机的高低档次3主板上高速缓冲存储器CACHE是设在( )。主存与CPU之间 主存与外存之间接口板上 CPU内部4进位计数制中的最大数是指( )。一个数允许使用的最大数码 一个数位允许使用的数码个数一个固定的常数值 数码在数据中的不同位置5相联存贮器是按( )进行寻址的存贮器。 地址方式 堆栈方式 内容指定方式 地址方式与堆栈方式6总线中地址线的作用是( )。 用于选择存

2、储器单元 用于选择进行信息传输的设备 用于选择存储器单元及用于选择进行信息传输的设备 地址信号7某计算机字长32位,其存储容量为128KB,若按字编址,那么它的寻址范围是( )。 064K 016K 08K 032K8基址寻址方式中,操作数的有效地址等于( )。 堆栈指示器内容加上位移量 程序计数器内容加上位移量 基值寄存器内容加上位移量 变址寄存器内容加上位移量9目前大多数集成电路生产中,所采用的基本材料为( )。 单晶硅 非晶硅 锑化钼 硫化镉10CRT的分辨率为10241024像素,像素颜色数为512,则刷新存储器容量是( )。 256KB 512KB 2MB 1MB11CPU内由许多部

3、件组成,其核心部件是( )。 累加寄存器 算术运算部件 ALU部件 多路开关12用某个寄存器中操作数的寻址方式称为( )寻址。 直接 间接 寄存器直接 寄存器间接13. 二级高速缓冲存储器CACHE是设在( )。 主存与CPU之间 主存与外存之间 接口板上 CPU内部14.主-辅存储器的目的是( )。 解决CPU和主存之间的速度匹配问题 扩大主存储器的容量 扩大CPU中通用寄存器的数量 既扩大主存储容量又扩大CPU通用寄存器数量15.在机器数( )中,零的表示形式是唯一的。 原码 补码 移码 反码16.为了便于实现多级中断,保存现场信息最有效的办法是采用( )。 通用寄存器 堆栈 存储器 外存

4、17DMA传送是实现( )之间信息高速传送的一种方式。 CPU与IO接口电路 内存与外设 CPU与内存 内存与内存18磁盘转速提高一倍,则( )。 平均等待时间缩小一半 其存取速度也提高一倍 影响查道时间 存取速度不变19用补码表示的定点小数,其表示范围为( )。 1X1 1X1 1X1 1X120直接、间接、立即三种寻址方式指令的执行速度由快到慢的顺序列是( )。 直接、立即、间接 直接、间接、立即立即、直接、间接 不确定21符号不相同的两数相减是( )。 一定会产生溢出的 可能产生溢出的 一定不产生溢出 以上都不是22某SRAM芯片,存储容量为64K16位,该芯片的地址线和数据线数目为(

5、)。 64,16 16,16 64,8 16,6423闪速存储器称为( )。 光盘 固态盘 硬盘 软盘24指令周期是指( )。 CPU从主存取出一条指令的时间 CPU执行一条指令的时间 CPU从主存取出一条指令加上CPU执行这条指令的时间 时钟周期时间;25浮点数比定点小数和整数的使用( )。 差不多 更复杂 更方便 更慢26符号相同的两数相减是( )。 会产生溢出的 是不会产生溢出的 不一定产生溢出 以上都不是27常用的虚拟存储系统由( )两级存储器组成,其中辅存是磁表面存储器。 cache主存 主存辅存 cache辅存 通用寄存器主存28要用25616位的存储器芯片组成4K字节存储器,需要

6、这样的存储器芯片数为( )。 2 4 8 1629磁盘上的磁道是( )。 记录密度不同的同心圆 记录密度相同的同心圆 一条阿基米德螺线 两条阿基米德螺线30系统总线中地址线的功能是( )。 选择主存单元地址 选择进行信息传输的设备 选择外存地址 指定主存和I/O设备接口电路的地址31在CPU中跟踪指令后继地址的寄存器是( )。 主存地址寄存器 程序计数器 指令寄存器 状态条件寄存器32至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )。 节约元件 运算速度快 物理器件的性能决定 信息处理方便33贮存器是计算机系统的记忆设备,它主要用来( )。 存放数据 存放程序 存放数据和程序 存放

7、微程序34磁盘驱动器向盘片磁层记录时采用( )方式写入。 并行 串行 并串行 串并行35DMA方式指直接依靠硬件实现主机IO设备间( )数据直接传送。 软件 位 成组 块36运算器的主要功能是进行( )运算。 逻辑 算术 初等函数 逻辑与算术37用于对某个操作数在内存的寻址方式称为( )寻址。 直接 间接 寄存器直接 寄存器间接38DMA方式指直接依靠硬件实现主机IO设备间( )数据直接传送。 软件 位 成组 块39动态RAM刷新时间一般小于或等于( )的时间内进行一次。 2ns 2s 2ms 2s40发生中断请求的条件是( )。 一条指令执行结束 一次I/O操作结束 机器内部发生故障 一次D

8、MA操作结束41定点原码运算是( )。 补码运算 仅数值运算 数值、符号运算后邻接 类似二进制运算42下述I/O控制方式,哪种主要由程序实现( )。 PPU(外围处理机) 中断方式 DMA 方式 通道方式二、填空题1(6525)10 =( )16。2设X补1011,则X(真值)为 。3(3C4)16( )2 。 4广泛使用的_和_都是半导体随机读写存储器,前者速度快,后者速度慢。5一条指令分为 和_ _两部份。6沿磁盘半径方向单位长度的磁道数称为 单位长度磁道所能记录二进制信息的位数叫 。7浮点数的尾数码部份,在机器中多采用 表示。 8堆栈按结构不同,分为_堆栈和_堆栈。9相联存储器是按_访问

9、的存储器,在cache中用来存放_.10磁盘一般采用 磁记录方式,而磁带一般采用 磁记录方式。11布尔代数有“与”、 、 三种基本逻辑关系。12动态RAM刷新一般有 和 _ 两种。13在微程序控制器中一组实现一定操作功能的微命令的组合构成一条 而一条机器指令的功能是由若干条 组成。14设X(真值)-01001,则X补为 。15主存与cache的地址映射有_,_,_三种方式。16中断有软中断、 、 。. 17 AR寄存器存放的是 _, MDR寄存器用来存放 _。18完成一条指令一般分为 周期和 周期。19半导体SRAM靠_存贮信息,半导体DRAM则是靠_存贮信息。20重写型光盘分_和_两种。21

10、中断向量地址是_地址。22. 机器周期基本上是根据 确定。23堆栈的栈底是 ,堆栈的栈顶 。24一个16位的浮点数,阶码用6位表示,尾数用10位(含一位符号位)表示,阶的基数为2,阶码用补码表示,尾数用原码表示,则其浮点数表示的最大值为 最小正值为 。25微程序控制器是一种 控制器。三、简答题1两数的浮点数相加减后,为什么用阶码判别溢出?2写出浮点数加减运算步骤。3简述补码加减运算溢出的三种检测方法。4在寄存器寄存器型,寄存器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?5简述主存储器中动态和静态存储器的异同。6简述微程序与硬布线控制的计算机异同。

11、7指令和数据均以二进制代码形式放在主存中,请问CPU如何区别它们是指令还是数据?8简述补码运算与原码运算的不同。9简述激光打印机工作原理。10简述中断处理步骤。11操作数的编址方式有哪些?12简述DMA方式和程序中断方式区别13一个计算机系统中的总线,大致分为哪几类。14简述计算机CPU流水线工作原理及流水线阻塞原因,并举三个因素分析。15外围设备的I/O控制分哪几类?。16简述硬盘头盘组件密封原因。17CPU内部有哪些部件组成?其功能是什么?18简述CRT对一屏字符(字符显示窗口815, 字符点阵78,一屏字符 为8025个字)工作原理。19简述堆栈的作用。20DRAM存储器采用何种方式刷新

12、?有哪几种常用的刷新方式?四、计算题1已知x = -0.01111 y = +0.11001 用补码计算 x补,-x补,y补,-y补,x+y, x-y。2求十进制数-113的原码表示,反码表示,补码表示和移码表示(用8位二进制表示,并设最高位为符号位,真值为7位)。3机器数字长为8位(含1位符号位),当X= -100(十进制)时,其对应的二进制表示,写出(X)原表示及(X)补表示。4某硬盘内有10片盘片,每盘片有2个记录面,每个记录面有6000 磁道,每道分为32个扇区,每扇区512字节,磁盘转速5400转/分,求硬盘内有多少个存储面,有多少个柱面,硬盘的存储容量是多少,数据传输率是多少。5设

13、计算机的存储器为6464位,直接地址映像的cache容量为2字,每块4 字,问: cache地址的标志字段、块号和块内地址字段分别有多少位? cache中可装入多少块数据?6设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由256k8位的SRAM 芯片组成,需多少片?(3)需多少位地址作芯片选择?7用16K16位的SRAM芯片构成64K32位的存储器。要求画出该存储器的组成逻辑框图。8计算机系统的内存储器由 cache和主存构成,cache的存取周期为50纳秒,主存的存取周期为400纳秒。已知在一段给定的时间内,CPU访问了cache的1、

14、3、5、7、3、4、6块,访问了主存1003、1004、1005地址。问:(1) cache的命中率是多少?(2) CPU访问内存的平均时间是多少纳秒?9某机字长16位,定位表示,尾数15位,数符1位,问:(1) 定点原码整数表示时,最大正数是多少?最大负数是多少?(2)定点原码小数表示时,最大正数是多少?最大负数是多少?10已知某机采用微程序控制方式,其存储器容量为51264(位),微程序在整个控制存储器中实现转移,可控制微程序的条件共4个,微指令采用水平型格式,后继微指令地址采用断定方式。 画出微指令采用水平型格式,微指令中的三个字段分别应多少位? 画出对应这种微指令格式的微程序控制器逻辑

15、框图。11机器数字长为8位(含1位符号位),若机器数为FF(十六进制),当它分别表示原码、补码、反码和移码时,等价的十进制整数分别是多少?12某机器有5级中断L0L4, 中断响应次序L0最高,L4最低,现改为中断处理次序从高到低为L0、L3、L4、L1、L2,问:(1)各级中断处理程序的中断级屏蔽值如何设置。(2)5级中断同时发出中断请求,按更改后次序画出进入各级中断处理程序的过程示意图。 (0013) 计算机组成原理复习思考题答案 一单项选择题123456789101112131415161718192021222324252627282930313233343536373839404142

16、二填空题二填空题答案:1;41.01 2;-0.101 3;111100.01 4;SRAM,DRAM 5;操作码,地址码6 ;道密度,位密度 7;补码 8;寄存器,存储器 9;内容,部分主存内容 10;随机,顺序 11 ;或,非 12;集中、分布刷新 13;微指令14;1.0111 15; 直接相联、组相联、全相联16; 内中断,外中断17;地址、数据18;取指令、执行19;触发器mos电容20;磁光型、相变型21; 中断服务程序入口22;微操作时间23; 栈底不变,栈顶可变 24; +232 (1-2-10)、+242 25;软件三 简答题见教材。四 计算题1. 解:X补=1.10001

17、-X 补=0.01111 Y 补=0.11001 -Y 补=1.00111X+Y=+0.01010 X-Y 结果发生溢出2原码 11110001 反码 10001110 补码 10001111 移码 00001111 311111111,100000014存储面=20个记录面 柱面=6000 硬盘的存储容量=32*6000*32*512B 数据传输率=(5400/60)*(32*512)B/s 55位,9位,2位 512块。 6 4MB 16片 (3)2位地址线作芯片片选选择 7所需芯片总数(64K32)(16K16)= 8片 因此存储器可分为4个模块,每个模块16K32位,各模块通过A15、

18、A14进行2:4译码。8(1)0.7 ; (2)190ns 9. (1)+215 -1、-1; (2) +(1-2-15 )、-2-15。 10. (1)51、4、9 位 ; (2) 见教材。 11原码-127、补码 -1、 反码0和移码+1 12见教材。 试卷A一、填空题:(每空1分,共15分)1、原码一位乘法中,符号位与数值位( ),运算结果的符号位等于( )。2、码值80H:若表示真值0,则为( )码;若表示真值128,则为( )码。3、微指令格式分为( )型微指令和( )型微指令,其中,前者的并行操作能力比后者强。4、在多级存储体系中,Cache存储器的主要功能是( )。5、在下列常用

19、术语后面,写出相应的中文名称:VLSI( ), RISC( ), DMA( ), DRAM( )。6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括( ),( )( )。7、从计算机系统结构的发展和演变看,近代计算机是以( )为中心的系统结构。二、单项选择题:(每题2分,共40分)1、寄存器间接寻址方式中,操作数处于( )中。A、通用寄存器 B、主存 C、程序计数器 D、堆栈2、CPU是指( )。A、运算器 B、控制器C、运算器和控制器 D、运算器、控制器和主存3、若一台计算机的字长为2个字节,则表明该机器( )。A、能处理的数值最大为2位十进制数。B、能处理的数值最多由

20、2位二进制数组成。C、在CPU中能够作为一个整体加以处理的二进制代码为16位。D、在CPU中运算的结果最大为2的16次方4、在浮点数编码表示中,( )在机器数中不出现,是隐含的。A、基数 B、尾数 C、符号 D、阶码5、控制器的功能是( )。A、产生时序信号 B、从主存取出一条指令 C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令。6、虚拟存储器可以实现( )。A、提高主存储器的存取速度 B、扩大主存储器的存储空间,并能进行自动管理和调度C、提高外存储器的存取周期D、扩大外存储器的存储空间7、32个汉字的机内码需要( )。A、 8字节 B

21、、64字节 C、32字节 D、16字节8、相联存储器是按( )进行寻址的存储器。A、地址指定方式 B、堆栈指定方式C、内容指定方式 D、地址指定方式与堆栈存储方式结合9、状态寄存器用来存放( )。A、算术运算结果 B、逻辑运算结果C、运算类型 D、算术逻辑运算指令及测试指令的结果状态10、在机器数( )中,零的表示形式是唯一的。A、原码 B、补码 C、补码和移码 D、原码和反码11、计算机的存储器采用分级方式是为了( )。A、减少主机箱的体积 B、解决容量、价格、速度三者之间的矛盾C、保存大量数据方便 D、操作方便12、有关Cache的说法正确的是( )。A、只能在CPU以外 B、CPU内外都

22、可以设置CacheC、只能在CPU以内 D、若存在Cache,CPU就不能再访问主存13、在定点二进制运算中,减法运算一般通过( )来实现。A、原码运算的二进制减法器 B、补码运算的二进制减法器C、补码运算的十进制加法器 D、补码运算的二进制加法器14、堆栈常用于( )。A、数据移位 B、程序转移 C、保护程序现场 D、输入、输出15、计算机系统的层次结构从内到外依次为( )。A、硬件系统、系统软件、应用软件 B、系统软件、硬件系统、应用软件C、系统软件、应用软件、硬件系统 D、应用软件、硬件系统、系统软件16、一个指令周期通常由( )组成。A、若干个节拍 B、若干个时钟周期 C、若干个工作脉

23、冲 D、若干个机器周期17、在计算机系统中,表征系统运行状态的部件是( )。A、程序计数器 B、累加计数器 C、中断计数器 D、程序状态字18、某虚拟存储器采用页式内存管理,使用LRU页面替换算法,考虑下面的页面访问地址流(每次访问在一个时间单位中完成),1、8、1、7、8、2、7、2、1、8、3、8、2、1、3、1、7、1、3、7。假定内存容量为4个页面,开始时为空的,则页面失效次数是( )。A、4 B、 5 C、6 D、719、某一SRAM芯片,其容量是10248位,除电源和接地端外,该芯片引脚的最小数目是( )。A、20 B、22 C、 25 D、 3020、下面尾数(1位符号位)的表示

24、中,不是规格化尾数的是( )。A、010011101 (原码) B、110011110(原码) C、010111111 (补码) D、110111001(补码)三、简答题:(每题5分,共10分)1、Cache与主存之间的地址映像方法有哪几种?各有何特点?2、DRAM存储器为什么要刷新?有哪几种常用的刷新方法?四、综合题:(共35分)1、(本题7分)某机采用微程序控制器,其微程序控制器有18种微操作命令(采用直接控制法,即水平型微指令),有8个转移控制状态(采用译码形式),微指令格式中的下址字段7位。该机机器指令系统采用4位定长操作码,平均每条指令由7条微指令组成。问:(1)该微指令的格式中,操

25、作控制字段和判别测试字段各有几位?控存的容量是多少(字数字长)?(4分)(2)该机指令系统共有多少条指令?需要多少容量的控存?上述的控存是否合适?(3分)操作控制字段 判别测试字段 下址字段 2、(本题12分)设浮点数的格式为:阶码4位,包含一位符号位,尾数5位,包含一位符号位,阶码和尾数均用补码表示,排列顺序为:阶符(1位) 阶码(3位) 数符(1位) 尾数(4位) 则按上述浮点数的格式:(1)若(X)10=22/64,(Y)10= 2.75,则求X和Y的规格化浮点数表示形式。(6分)(2)求X+Y浮(要求用补码计算,列出计算步骤)(6分)3、(本题共16分)某机字长8位,CPU地址总线16

26、位,数据总线8位,存储器按字节编址,CPU的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:(1)若该机主存采用16K1位的DRAM芯片(内部为128128阵列)构成最大主存空间,则共需多少个芯片?若采用异步刷新方式,单元刷新周期为2ms,则刷新信号的周期为多少时间?刷新用的行地址为几位?(6分)(2)若为该机配备2K8位的Cache,每块8字节,采用2路组相联映像,试写出对主存地址各个字段的划分(标出各个字段的位数);若主存地址为3280H,则该地址可映像到Cache的哪一组?(4分)(3)若用4个8K4位的SRAM芯片和2

27、个4K8位的SRAM芯片形成24K8位的连续RAM存储区域,起始地址为0000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端。试画出SRAM与CPU的连接图,在图上标清楚地址译码连接,数据线、地址线、控制线连接。(6分) 试卷B一、单项选择题:(每题1分,共20分)1、目前我们所说的个人台式商用机属于 。A、巨型机 B、中型机 C、小型机 D、微型机2、下列数中最大的数是 。A、(10011001)2 B、(227)8 C、(98)16 D、(152)103、在小型或微型计算机里,普遍采用的字符编码是 。A、 BCD码 B、 16进制 C、 格雷码 D

28、、 ASC码4、在下列机器数 中,零的表示形式是唯一的。A、原码 B、补码 C、反码 D、原码和反码5、设X补=1.x1x2x3x4,当满足 时,X -1/2成立。A、x1必须为1,x2x3x4至少有一个为1 B、x1必须为1,x2x3x4任意C、x1必须为0,x2x3x4至少有一个为1 D、x1必须为0,x2x3x4任意6、假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是 。A、11001011 B、11010110 C、11000001 D、110010017、在CPU中,跟踪后继指令地址的寄存器是 。A、指令寄存器 B、程序计数器 C、地址寄存器 D、状态条件寄存器8、EPROM是指 。A、读写存储器 B、只读存储器 C、可编程的只读存储器 D、光擦除可编程的只读存储器9、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的栈顶单元。如果进栈操作的动作顺序是(A)MSP,(SP) 1SP。那么出栈操作的动作顺序应为 。A、(MSP)A,(SP)+1SP B、(MSP)A,(SP)1SPC、(SP1)SP,(MSP)A D、 (SP)+1SP,(MSP)A10、下面尾数(1位符号位)的表示中,不是规格化的尾数的是 。A、010011101(原码) B、110011110(原码)C、01011

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1