ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:128.32KB ,
资源ID:6277154      下载积分:12 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6277154.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成基础学习知识原理CPU设计.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成基础学习知识原理CPU设计.docx

1、计算机组成基础学习知识原理CPU设计1 CPU的用途 字长:8位 D70 寻址范围:64byte,2的6次方64,A502 确定ISA(包括程序员可访问的寄存器) 1)程序员可访问的寄存器 AC8位累加器 CPU的指令集(共4条)指令操作码操作COM00XXXXXXACAC(取反)JREL01XXXXXXPCPC+00AAAAAAOR10XXXXXXACACM00AAAAAASUB111AAAAAAACACM00AAAAAA1 2)其他寄存器AR地址寄存器6位由A50向存贮提供地址PC程序计数器6位指向下一条指令的地址DR数据寄存器8位通过D70从存贮器接收指令和数据IR指令寄存器2位存放从存

2、贮器中取回的指令的操作码部分3 CPU设计状态图 为了确定CPU的状态图,对每条指令作以下分析1) 从存贮器中取指令(所有指令均相同)原理:在CPU能执行指令之前,它必须从存贮器中取出,CPU通过执行如下的操作序列完成这个任务A) 选择存贮单元由A50确定B) 对工A50译码,延迟,并向存贮器发一个信号使存贮器将此指令输出到它的输出引脚。这些引脚与CPU的D70相连。CPU从这些引脚读入数据。具体操作:(分为三个状态)A)要取的指令的地址存放在程序计数器(PC)中。第一步就是把PC的内容拷贝到AR中。FETCH1:ARPCB)CPU必须从存贮器中读取指令,为此CPU必须发一个READ信号到器的

3、RD(RDRAM,相对于OEROM)端上使存贮器将数据发送到D70上,存入CPU的DR寄存器中。同时实现PCPC+1,为取下一条指令作准备。FETCH2:DRM,PCPC+1C) 作为取指令的一部分,CPU还必须完成两件事。1 DR的高2位拷贝到IR,目的是确定指令的功能2 DR的低6位拷贝到AR,目的:a. 对于ORT和SUB1指令这6 位包含了指令的一个操作数的存贮器地址(一个数已经在AC)b. 对于COM和JREL,它们不需要再次访问存贮器,一旦它们返回到FETCH1周期,FETCH1将把PC的值装到AR,覆盖无用的值。FETCH3:IRDR7,6, ARDR50 取指令周期的状态图2)

4、 指令译码(每条指令的操作码都是唯一的)本CPU有四条指令,因此有四个不同的执行同期,为此用IR中的值来确定即可。3) 指令执行(每条指令的执行周期都是一样的)每条指令的执行周期的状态分析:1COM指令 功能是对AC的内容取反,执行周期的状态是 COM1:ACAC2. JREL指令代码为01AAAAAA,即转移的相对地址由AAAAAA确定,而AAAAAA在DR50中,所以有 JREL1:PCPC+ DR503OR指令 为了执行指令,必须完成两件事情 OR1:DRM;从存贮器取出一个操作数送到数据寄存器 OR2:ACACDR;与AC相或,并把结果存回AC中4. SUB1指令 为了执行指令,必须完

5、成两件事情 SUB11:DRM;从存贮器取出一个操作数送到数据寄存器 SUB12:AC - AC + DR;对DR取反,等于DR1 综上所述可知CPU的完全状态图如下4 设计必要的数据通路和控制逻辑,以便实现这个有限状态机,最终实现这个CPU。状态图以及寄存器的传输说明了实现本CPU所须完成工作(方法和步骤如下)1) 与CPU的每个状态相关联的操作(共九个状态)FETCH1:ARPCFETCH2:DRM,PCPC+1FETCH3:IRDR7,6, ARDR50COM1: ACACJREL1: PCPC+ DR50 OR1: DRM;OR2: ACACDR;SUB11: DRM; SUB12:

6、AC - AC + DR2) 建立数据通路的原理和方法A 存贮器是通过引脚D70将数据送给CPU。B 存贮器的地址是通过地址引脚A50从AR中获得的。于是CPU与存贮器之间要A50(地址)和D70(数据)通路,如下图3) 总线类型的确定方法原理:首先把操作数重新分组,依据是指导修改同一个寄存器的操作分配在同一组。AR:ARPC ,ARDR50PC:PCPC+ DR50,PCPC+1DR:DRM,IR:IRDR7,6,AC:AC AR, DR, IR,AC总是从其他一些部件中装入数据。若数据已在总线上,则需要做的是能够执行并装入操作。(LD端口分别是ARLOAD,DRLOAD,IRLOAD,AC

7、LOAD信号同步装入)b PC能从其他一些部件中装入数据,还有相应的自增(INC)当前值,所以应创建一个单独的硬件使之能自增。(端口有PCINC,PCLOAD)4) 把每个部件都连接到系统总线上三态缓冲区原有的寄存器部是把结果输出到系统总线,使CPU内部数据冲突,所以应增加三态缓冲区加以控制,但AR的输出还应与A50相接,这是寻址所需。5) 根据实际需要修改上图的设计,并加上适当控制信号名称1 AR :仅向存贮器提供地址,没有必要将它的输出连接到内部总线上,加上ARLOAD实现从BUS装入数据。2 ARPC :保留三态缓冲器由PCBUS控制同步3 IR : 不通过内部总线向任何其他部件提供数据

8、,而IR的输出将直接送到控制器用于确定指令的功能4 AC:本CPU不向其他任何单位提供数据5 DR70 :不统一,有6位也有2位宽度,必须确定哪些寄存器从总线的哪些位上接收和发送数据。应有DRBUS实现同步。DRLOAD实现LD6 AC:必须能装载AC + DR的和,以及ACDR与AC的逻辑与结果。CPU必须包含一个能产生这些结果的ALU,并由ACLOAD实现装入。7 PC:必须能装载PC+ DR50的和。CPU必须包含一个能产生这些结果的ALU并由PCLOAD实现载入,而PCINC实现PCPC+1ALU的设计1) ALU1(与PC相连)的设计数据通路的分析:功ALU1必须接收PC和DR作为输

9、入,然后把运算结果输出到PC实现PCPC+ DR50在本CPU中,把PC的导线和ALU的输入输出相连起来,并且利用系统总线把DR和ALU的输入连接起来。用计数器来实现PCPC+1操作,就可以在FETCH2内完成,因为计数器不必占用总线的时间。2) ALU2(与AC相连)的设计 在本ALU的设计中AC和ALU的输入输出连接,并且利用系统总线把DR和ALU和输入相连起来。 ( ALUS1,ALUS2=0,0, 选ACAC, ALUS1,ALUS2=0,1,选ACACDR,ALUS1,ALUS2=1,0,选AC - AC + DR, )用硬布线的方法设计控制器组成: 计数器:保存当前状态共有9个状态

10、(四条指令,共有9个状态)所以需要一个四16位译码器,译码器中有7个状态没用到。 译码器:接收当前状态并为每个状态生成单独的信号 逻辑组合:接受单独的状态信号,为每一部件生成控制信号以及计数器的控制信号原理图:计数器与译码器的设计:1. FETCH1状态:规定计数器的0值,使用计数器的CLR1到达这一状态。(指令执行完毕后,转入的取址状态。)2. 将顺序状态设定为计数器的连续值,用INC实现。3 利用IR映射1 IR0来确定指令的执行如下表IR计数值状态001000COM1011010JREL1101100OR1111110SUB1指令的执行FETCH10FETCH21FETCH32COM1:

11、 8JREL1:10 OR1: 12 OR2: 13 SUB11:14 SUB12:15计数器控制信号的确定LD:在取址周期的FETCH3状态中发出,进入执行周期的第一个状态(装载1IR0进入指令的正确执行周期)FETCH3:IRDR7,6, ARDR50INC:CLR:如上图所示根据译码器的输出信号组合后产生中寄存器的有关信号ARLOAD(装载地址寄存器的控制信号) FETCH1:ARPCFETCH3:ARDR502 PCLOAD PCINCPCLOAD =JREL1: PCPC+ DR50PCINC =FETCH2:PCPC+13 DRLOAD(实现DRM)FETCH2+OR1+SUB11

12、 ACLOAD (实现ACAC, ACACDR,AC - AC + DR) ACLOADCOM1+ OR2+ SUB12 IRLOAD= FETCH36 ALUS1,ALUS2 与相连的有两个控制信号ALUS1,ALUS2=0,0, 选COM1: ACAC ALUS1,ALUS2=0,1,选OR2: ACACDR;ALUS1,ALUS2=1,0,选SUB12: AC 9因共有9 条微指令,可用四位MUX微地址寄存器,微地址寄存器控存24169用四位确定UPOS的位数二 生成正确序列并设计映象逻辑1. 给有限状态机的每一种状态分配一个控存地址利用IR映射1 IR0来确定指令的执行如下表IR计数值

13、状态001000COM1011010JREL1101100OR1111110SUB12.其余微指令的地址微程序控制器的状态地址FETCH10FETCH21FETCH32COM1: 8JREL1:10 OR1: 12 OR2: 13 SUB11:14 SUB12:153. 确定微指令中的选择域和地址域,即生成正确的微指令执行顺序1)一般状态转换设SEL0,ADDR为下一条指令要执行的控存号,一个微指执行完后,从ADDR中得到下址,转到ADDR指定的微指令2)特别状态FETCH3下址的确定当FETCH3执行完后,必须到指令执行周期的微子程序入处,根据1IR0所算出的结果三 生成正确的微操作及相应的

14、控制信号用水平型微指令生成微操作及用垂直型指令生成微操作本CPU采用水平型微指令生成微操作法微操作及它们的助记符助记符微操作ARPCARPCDRMDRMPCINPCPC+1IRDRIRDR7,6ARDRARDR50NOACACACPCPLUSDRPCPC+ DR50ACORDRACACDRACSUBDRAC AC + DR由于IRDR和ARDR在同一个微操作进行,可以对他们进行合并为AIDR来表示。指令格式选择域1位微操作域8位下址域4位微程序控制器基本的水平微代码状态地址SELARPCDRMPCINAIDRNOACPCPLUSDRACORDRACSUBDRADDRFETCH100000100

15、000000001FETCH200010011000000010FETCH30010100010000*COM110000000010000000JREL110100000001000000OR111000001000001101OR211010000000100000SUB1111100010000001111SUB12111100000000100001位8位4位控存容量:(1+8+4)*9117位CPU控制信号值控制信号值ARLOADARPCAIDRPCLOADPCPLUSDRPCINCPCINDRLOADDRMACLOADNOACACORDRACSUBDRIRLOADAIDRALUS1ACSUBDRALUS2ACORDRMEMBUSDRMPCBUSARPCREADDRMDRBUSAIDRPCPLUSDRACORDRACSUBDR设计体会由于这个CPU的设计和教材上的例子很相似,只要按照教材上设计程序就可以一步步的设计出来。通过这个CPU设计对CPU的指令的执行和实现有了更加深的了解,也对CPU内部的结构有了更好的理解。对这类非常简单的CPU设计的过程和具体步骤有一定的了解。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1